Цифровой частотный дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалистических Республикависимое от авт. свидетельствааявлено 20,Х,1969 ( 1368263/26-9) 1 П 3 д исоединением заявкиПриоритетОпубликовано 31,И Комитет по деламизобретений и открыт ДК 621.376.332(088.8) 1. Бюллетень сеете Министпсе СССР Дата опубликования описания 18,Х,1 вторы обрете В. В. Шкирятов. Подлинно 3 аявител ИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР устройства; диаграммы Работа у щем. Сигна 5 пает па вхо валов, где импульсовна фиг, 2 показ его работы.стройства заключае л измеряемой час д формирователя 1 формируется пос с периодом ны в еменнь тся в следую 1 пр посту- мерных интер- едовательность Упр вход тригывает венпульсы ,ч на буфер- случае из потвая тчи- манисла нав. ывая счет- вала када 5 счить го сче ает ко к 7 ч уст открнныйинтер иче 2 к дс к -исло разря Изобретение относится к радиоизмерительной технике и может быть использовано в цифровых частотных дискриминаторах, предназначенных для измерения частоты рассогласования следящих измерителей.Известны цифровые частотные дискриминаторыры, содержащие формирователь мерных интервалов, выполненный в виде последовательно соединенных преобразователя синусоидального сигнала в импульсную последовательность, делитель и триггер, к выходам которого подключены два вентиля, реверсивный счетчик, счетный вход которого подключен к выходу одного из вентилей, а установочный - к выходу запоминающего устройства, и коммутатор.Эти дискриминаторы имеют сравнительно большой аппаратурный объем и в то же время недостаточную точность измерений. Цель изобретения - повышение точности измерения при уменьшении аппаратурного объема. Для достижения этой цели к выходу второго вентиля подключен буферный каскад, выполненный, например, в виде к-разрядного 35 счетчикового делителя, выход которого соединен с входом запоминающего устройства и с установочным входом триггера формирователя мерных интервалов.На фиг. 1 дана блок-схема предложенного 30 которая поступает на установочный гера 2, закрывает вентиль 3 и откр тиль 4, в результате чего счетные им через открытый вентиль 4 проходят ньш каскад 5, состоящий в общем к-разрядного счетчика-делителя.Импульс с выхода буферного кас ступает на вентили коммутатора б, тем самым число ЛЛ из реверсивно ка 7 на выход дискриминатора, выд ду на запись в реверсивный счетчт У в обратном коде из регистра 8 ливает триггер 2 в состояние 1, тем самым через вентиль 3 реверси чик 7 для подсчета (измерения)2 времени,.равного Т; = Т, - , пУсчИ,= Т, =У, -, 22 я 7 г ДГ Я 37 К 2 Ф 11 г. Составитель Н. Степановехред Т, П. Курилко Орло рек 1 ор Е. Н. Зим сдакто Заказ 288918 Изд, М 1177 Тираж 473 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 415 ипография, пр. Сапунова,Поскольку для реализации алгоритма ;Ис. кримииироваиия необходимо выполнить опе,ра 41 ию вычитания ЛЮ 1= (У - Хо(, а в данном случае вместо величины ЛЖ 1 получено Л 1;,=У - 2", то для получения вели пшы ЛЛ 11 необходимо в регистре 8 образования и .;ранения числа Уо образовывать ие величину Л 1 о= =)сиТ, а ЧИСЛО У =А 1 а - 2". В ЗтОМ СЛуЧаЕ строго выполняется операция дискримицироваиия: КМ 1 =Л 1 - 2 к - (ЛО - 2") ) = ( Л 1 - ЛО 1. При поступлении на установочный вход триггера 2 очередного импульса с выхода делителя иа тг формирователя 1 мерных интервалов цикл работы дискриминатора повторяется. Цифровои частотпыи д 51 кримипатор, содер 5 кащий формирователь мерных иГтервалов, 5 выполненный в виде последовательцо соедииепиь 1 х преобразователя синусоида;ьиого сцг.нала в импульсную последовательность, дели- ТЕ.1 Я И ТРИГГСРа, К ВЫХОДаМ 1,ОТОРОГО ОДКЛКь чепы два вентиля, реверсивный счетчик, с 1.т цый вход которого подключен и выходу од 1 ц 1 ГО из вентилей, а устацовочцый - к вь 1 хо.ц запоминающего устройства, и коммутатор, отличаlощийся тем, что, с целью повы 1 цепия точности измерения при уменьшении аппаратур ного объема, к 1 зыходу второго вентиля подключен буферный каскад, выполиеццьш, 1 апример, в виде к-разрядиого счетчикового делителя, выход которого соедпцсц с входом запоминающего устройства и с установочным 2 О входом триггера формирователя мерных интервалов,
СмотретьЗаявка
1368263
В. В. Шкир тов, А. Д. Подлиннов
МПК / Метки
МПК: H03D 3/04
Метки: дискриминатор, цифровой, частотный
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/2-313278-cifrovojj-chastotnyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой частотный дискриминатор</a>