Аналого-дискретный интегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 301713
Авторы: Тевзадзе, Хаиндрава, Эркомайшвили
Текст
ЗО 1713 О П И"А.Н И -Е ИЗОБРЕТЕНИЯ Соеэ Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельства-МПК 6 06 д 7/18 аявлено 28,Х 1,1969 ( 1380494/18-24) с присоединением заявкиПриоритет Комитет по делам иэобретений и открытий при Совете Министров СССРОпубликовано 21,7,1971, Бюллетень1 Дата опубликования описания 10.И.1971 Авторыизобретен Р, А. Тевзадзе, Г, М, Хаиндрава и Г. Т. Эркомайшвил Заявитель билисский научно-исследовательский институт приборостроения и средств автоматизацииНАЛОГО-ДИСКРЕТНЫЙ ИНТЕГРАТОР Изобретение относительной техники. области вычислиппамическит выси ть точ Известны аналого-дискретные интеграторы, содержащие входной, выходной и два разрядных ключа, интегрирующий и суммирующий усилители, формирователь управляющих сигналое и цифро-аналоговый преобразователь. Предложенное устроиство отличается от известных тем, что оно дополнительно содержит интегрирующий усилитель и двоичный счетчик, причем первый и второй выходы входного ключа соединены соответственно со входами первого и второго интегрирующих усилителей, а выходы последних через первый и второй входы выходного ключа подключены к одному из входов суммирующего усилителя и одновременно к двоичному счетчику через первый и второй входы формирователя управляющих сигналов; два управляющих выхода формирователя присоединены ко входному и выходному ключам, а два другие через разрядные ключи - к управляющим входам интегрирующих усилителей, причем выходом устройства в цифровой форме является один из выходов двоичного счетчика, а два других его выхода подключены через соответствующие входы цифро-аналогового преобразователя ко входам суммирующего усилителя. Это позволяет расширить д 1диапазон интегрирования и поность.На чертеже представлена блок-схема предлагаемого интегратора.Первый и второй выходы входного ключа 1соединены соответственно со входами первого и второго интегрирующих усилителей 2, а выходы последних через первый и второй входы 10 выходного ключа 3 подключены к одному извходов суммирующего усилителя 4 и одновременно к двоичному счетчику 5 через первый и второй входы формирователя 6 управляющих сигналов, два управляющих выхода которого 15 присоединены ко входному 1 и выходному 8ключам, а два другие через разрядные ключи 7 - к управляющим входам интегрирующих усилителей 2. Два выхода двопчпого счетчика 5 подключены через соотвстствую щие входы цифро-аналогового преобразователя 8 ко входам суммирующего усилителя 4.Третий выход двоичного счетчика 5 является выходом устройства в цифровой форме, а выход суммирующего усилителя 4 - выходом 25 устройства в аналоговой формеУстройство работает следующим образом.Два параллельно включенных интегрирующих усилителя 2 работают поочередно, так что при пуске одного из них другой закорочен 30 с помощью разрядного ключа 7, а входная301713 15 Заказ 1422/7 Изд.634 Тираж 473 Подписное Типография, пр. Сапунова 2 цепь этого усилителя разомкнута с помощью входного ключа 1. Для осуществления переключения процесса интегрирования с одного интегрирующего усилителя 2 на другой, выходные цепи формирователя б управляющих сигналов подключены ко входному ключу 1, разрядному ключу 7 и выходному ключу 3.Входное напряжение интегрируется в одном из интегрирующих усилителей 2 до определенного постоянного порогового уровня, который устанавливается в формирователе б управляющих сигналов. По достижении порогового уровня в формирователе б формируются управляющие сигналы для входного 1, разрядного 7 и выходного 8 ключей и импульсы счета, подаваемые в восьмиразрядный двоичный счетчик 5.Под действием управляющих сигналов на выходах формирователя б управляющих сигналов происходит переключение двух интегрирующих усилителей 2, из которых один был в замкнутом состоянии (конденсатор в цепи обратной связи закорочен с помощью разрядного ключа 7), а другой - в разомкнутом и осуществлял процесс интегрирования входного напряжения.После каждого переключения интегрирующих усилителей 2 в двоичном счетчике 5 накапливаются импульсы счета, частота следования которых находится в пропорциональной зависимости от уровня напряжения на входе устройства. Упомянутые импульсы являются результатом интегрирования в цифровой форме.Для получения результата интегрирования в аналоговой форме выходы восьмиразрядного двоичного счетчика 5 подключены к цифро-аналоговому преобразователю 8.В качестве выходного блока использован суммирующий усилитель постоянного тока, включенный по схеме одновременного масштабирования и суммирования. Кроме выходов цифро-аналогового преобразователя 8 ко входу суммирующего усилителя 4 через выходной ключ д подключены цепи интегрирующих усилителей 2, Следовательно, в суммирующем усилителе 4 происходит масштабирование трех напряжений, Кроме того, суммирующий усилитель 4 дополнительно снабжен инерционной цепью, обеспечивающей нераз рывность и плавность изменения выходногоаналогового напряжения во время переключения выходных цепей цифро-аналогового преобразователя 8. Предмет изобретения Аналого-дискретный интегратор, содержащий входной, выходной и два разрядных ключа, интегрирующий и суммирующий усилитс ли, формирователь управляющих сигналов,цифро-аналоговый преобразователь, отличающийся тем, что, с целью расширения динамического диапазона интегрирования и повышения точности, он дополнительно содержит ин тегрирующий усилитель и двоичный счетчик,причем первый и второй выходы входного ключа соединены соответственно со входами первого и второго интегрирующих усилителей, а выходы последних через первый и второй 30 входы выходного ключа подключены к одному из входов суммирующего усилителя и одновременно к двоичному счетчику через первый и второй входы формирователя управляющих сигналов, два управляющих выхода ко торого присоединены ко входному и выходному ключам, два другие через разрядные ключи подключены к управляющим входам интегрирующих усилителей, а выходы двоичного счетчика подключены через соответствующие 40 входы цифро-аналогового преобразователя ковходам суммирующего усилителя.
СмотретьЗаявка
1380494
Тбилисский научно исследовательский институт приборостроени, средств автоматизации
Р. А. Тевзадзе, Г. М. Хаиндрава, Г. Т. Эркомайшвили
МПК / Метки
МПК: G06G 7/18
Метки: аналого-дискретный, интегратор
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/2-301713-analogo-diskretnyjj-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-дискретный интегратор</a>
Предыдущий патент: Импульсный дифференциатор медленно меняющегося сигнала
Следующий патент: Устройство для воспроизведения функции двух переменных
Случайный патент: Устройство для одновременного определения