209844
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 209844
Авторы: Буга, Израйлит, Ленинградска
Текст
ОП ИСАНИ ИЗОБРЕТЕ НИК АВТОРСКОМУ СВИДЕТЕЛЬСТ Союз Советских Социалистических РеспубликЗависимое о авт. свидетельства1.1966 ( 1086670/26-24) Заявлено 25 Х с пписоединен м заявкииоритет амитет по делам изобретений и открцтипри Совете МинистровСССР К 681.325.54(088,8 Опу бликов 26.11968, Бюллетень 1 ата опубликования описания 28.П 1,19 б 8 Авторвтизобретени. Н, Буга и И. М, Израйл Ленин кая военная инженерная краснознаменная академи им. А, Ф. Можайского аявител ММАТОР ПО МОДУЛЮ НА ЧЕТЫРЕ ВХО смещения на эмитте ают на 20 с большим Известен сумматор по модулю два на четыре входа, содержащий трансформатор, диоды, транзисторы, резисторы и конденсатор.Предложенный сумматор отличается тем,что его входные зажимы подключены к четырем попарно встречно включенным обмоткамимпульсного трансформатора, крайние выводы выходной обмотки которого подключенычерез диоды и положительному зажиму источника питания. Вывод средней точки выходнойобмотки соединен с базой и через резистор сколлектором первого транзистора, эмиттеркоторого через параллельно соединенные конденсатор и резистор подключен к положительному зажиму источника питания и через другой резистор - к отрицательному зажиму.Коллектор этого транзистора соединен с базой второго транзистора, эмиттер которогосоединен с положительным зажимом источника питания, а коллектор через резистор подключен к отрицательному его зажиму,Это позволяет расширить функциональныевозможности и повысить надежность сумматора,Принципиальная схема сумматора, работающего от импульсов отрицательной полярности, приведена на чертеже.Сумматор содержит пятиобмоточный импульсный трансформатор 1. Входы 1 - 1 Ъ подключены к попарно встречно включенным его обмоткам, Пятая обмотка трансформатора является выходной. Крайние выводы ее подключены параллельно через диоды 2 и 3 к корпусу. Вывод средней точки трансформато ра подключен к базе ключевого транзистора4, а через резистор 5 - к его коллектору и базе усилительного транзистора б. Эмиттер транзистора 4 находится под постоянным отрицательным напряжением, На чертеже пред- О ставлсна одна из возможных схем получениясмещения посредством делителя на резисторах 7 и 8, питаемого от источника коллектор- ного напряжения С, Е.Резистор 8 зашунтирован конденсатором 9.5 Напряжение на нагрузке (резистор 10) меняется в зависимости от наличия на входах 1 - 1 У импульсов отрицательной полярности.При наличии импульса с напряжением отрицательной полярности только на одном 0 либо на любых трех входах сумматора на выходной обмотке импульсного трансформатора возникнет импульс напряжения с амплитудой 11 о. При коэффициенте трансформации, равном единице, напряжение на выходной обмотке будет равно амплитуде напряжения входного импульса (при наличии трех входных импульсов, два из них всегда будут скомпенсированы).Так как напряжениео ре транзистора 4 выбир209844 Предмет изобретения УУ Составитель Е. В. 1 йаксимов Корректоры: О. Б. Тюрина и 3. И. ТарасоваРедактор Б. Б. Федотов Текред Т. П, Курилко Лаказ 487/15 Тирак 530 ПодписноеЦНИИПИ Комитета по делам изооретений н открытий при Совете Министров СССРМосква, Центр, пр. Серова, д. 4 Типография, пр, Сапунова, 2 3чем половина напряжения ив, транзистор 4 в этом случае заперт и не влияет на работу транзистора б. При этом по цепи через диод 2 или д, участок эмиттер-база транзистора б и резистор о потечет базовый ток, отпирающий его переход эмиттер-коллектор, через резистор 10 потечет коллекторный ток, и на выходе схемы будет потенциал корпуса.При наличии на любой паре входов 1 и П, П( и 1 К, 1 и 1 или 11 и 111 идентичных импульсов с напряжением отрицательной полярности, вследствие взаимной компенсации магнитных потоков, на выходной обмотке импульсного трансформатора потенциал близок к нулю и эмиттерно-коллекторный переход транзистора б заперт. На выход схемы полностью подается напряжение источника питания /= - Е.При наличии идентичных импульсов отрицательной,полярности на входах 1 и 1 П или 11 и 1 Р магнитные потоки двух обмоток складываются, и напряжение на выходной обмотке импульсного трансформатора удваивается (2 С/,). В этом случае на входе транзистора 4 действует результирующее напряжение отрицательной полярности, отпирающее переход эмиттер-коллектор, и потенциал на базе транзистора б во время действия входных импульсов близок к нулю. Транзистор б оказывается запертым и напряжение су, на его выходе равно - Е.При отсутствии импульсов на всех четырех входах транзистор б оказывается запертым, и на выход схемы полностью подается напряжение источника питания 1/, = - Е. Тот же результат будет при наличии импульсов на всех четырех входах, так как их действие взаимно компенсируется в импульсном трансформаторе,Таким образом, в импульсном режиме обеспечивается одновременное поразрядное суммирование по модулю два четырехимпульсных последовательностей.5 Суммирование импульсов различной полярности обеспечивается фиксацией одного вывода каждой входной обмотки (при отрицательном входном импульсе вывод обмотки подключается к корпусу, а при положительТ 0 ном - к клемме источника коллекторного питания ЬЕ) и попарно-встречным включением магнитных потоков этих обмоток при наличии на входах импульсов. Сумматор по модулю два на четыре входа,содержащий трансформатор, диоды, транзисторы, резисторы и конденсатор, отличающий ся тем, что, с целью расширения его функциональных возможностей и повышения надежности, входные зажимы подключены к четырем попарно встречно включенным обмоткам импульсного трансформатора, край ние выводы выходной обмотки которого подключены через диоды к положительному зажиму источника питания, вывод средней точки выходной обмотки соединен с базой и через резистор - с коллектором первого транзистора, эмиттер которого через параллельно соединенные конденсатор и резистор подключен к положительному зажиму источника питания и через другой резистор - к отрицательному зажиму источника питания, коллектор этого транзистора соединен с базой второго транзистора, эмиттер которого соединен с положительным зажимом источника питания, а коллектор через резистор подключен к отрицательному зажиму источника питания,
СмотретьЗаявка
1086670
Н. Н. Буга, И. М. Израйлит, Ленинградска военна инженерна краснознаменна академи А. Ф. Можайского
МПК / Метки
МПК: H03K 19/20
Метки: 209844
Опубликовано: 01.01.1968
Код ссылки
<a href="https://patents.su/2-209844-209844.html" target="_blank" rel="follow" title="База патентов СССР">209844</a>
Предыдущий патент: Устройство для получения отсчета от одного начала в цифровых интеграторах интерваловвремени
Следующий патент: 209845
Случайный патент: Оптико-электронный преобразователь угла поворота в электрический сигнал