209048
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
9048 Сова СоеетскиэСоциалистически Республик ме Ш2 пт, 1 6 06 Комитет по делам иаобретеиий и открытий при Совете Министров СССР(088,8) вторызобретения Т,ян, А. М. Мкртчян и В, Х. Мелик-Парсаданян Заявитель Х СТРОЙСТВО ДЛЯ КОНТРОЛЯ ДУПЛЕКСНЫХ ЭЛЕКТР ВЫЧИСЛИТЕЛЬНЫХ МАШИН оеди ениЭт ые На го уст В кИзвестны устройства для контроля электронных вычислительных машин, которые сравнивают результаты вычислений двух машин и по ним определяют правильность вычислений. 5Предложенное устройство отличается тем, что оно содержит счетчик этапов, выход которого подсоединен к входу коммутатора, а вход - к схеме анализа и управления и другому входу коммутатора, выходы регистров 10 каждой электронной вычислительной машины соединены со схемой сравнения, выход которой подключен через схему анализа и управления к управляющим входам схем И каждой электронной вычислительной машины, вы ход первой схемы И подключен к входу первой электронной вычислительной машины, а выход второй схемы И подсоединен к входу второй электронной вычислительной машины, выходы каждой электронной вычислитель ной машины подключены соответственно через схемы ИЛИ к вторым входам схем И и к входам синхронизатора, выход которого с нен со входом схемы анализа и управпозволяет точно локализовать случай- систематические ошибки.чертеже приведена схема предлагаеморойства.ждой из двух ЭВМ 1 и 2 образующих 3 дуплексную систему, числа, записанные в запоминающем устройстве (ЗУ), сопровождаются контрольными разрядами, которые проверяют записанное число по какому-либо модулю (модуль выбирается в зависимости от надежности и имеющейся разрядности ЗУ). В таком случае при чтении с ЗУ с определенной вероятностью могут быть обнаружены однократные или многократные ошибки,Операция обеих ЭВМ разбивается на отдельные части (этапы), каждая из которых связана с обращением к ЗУ или с промежуточными или конечными результагами вычислений данной операции (например, чтение команды операндов, частные произведения, результат операций и т, д,), Информация регистров 3 и 4 сравнивается в схеме сравнения 5. В схеме 5 также проверяется соответствие чисел их контрольным разрядам. Сигналы окончания этапов (1, 2п) каждой ЭВМ подаются на схемы собирания б и 7, и так как данный этап в обеих ЭВМ может не быть завершен одновременно, выходы этих схем подаются на схему 8 синхронизации, Сигнал с этой схемы поступает на схему 9 анализа и управления, в которой производится анализ контрольных разрядов и результата сравнения в схеме 5.Порядковый номер этапа определяется сче 1- чиком 10 этапов, который определяет также,зкакую точку (1, 2,п) операции в ЭВМ 1 и 2 следует запустить, подавая соответствующее разрешение на выходной коммутатор 11, Схема 9 анализа и управления при совпадении содержимого регистров т и 4 изменяет содержимое счетчика 10 на единицу и через коммутатор 11 запускает следующий этап ЭВМ 1 и 2. Если содержимое регистров 3 и 4 не совпадает, то анализ контрольных разрядов показывает, что одна из ЭВМ правильная, а вторая - нет. При этом единица в счетчик 10 не добавляется и схема 9 через коммутатор 11 повторяет данный этап. При повторной ошиоке число с исправной ЭВМ переписывается в ЗУ неисправной ЭВМ по каналам связи между регистрами 3 и 4, и операция повторяется, Во всех случаях, если повторение этапа или перепись числа не устраняют ошибку в неисправной ЭВМ, то схема 9 замыкает ключи 12 и 1,т и блокирует работу схемы 6, так как прекращается дуплексный режим работы, В неисправной ЭВМ производится текстовая проверка, а исправная ЭВМ продолжает свою работу.Если ошибка возникла в обеих ЭВМ одновременно и повторением этапа не исправилась, то управлением схемы 9 обе ЭВМ посылаются к программам анализа неисправности.Таким образом, данный способ контроля в пределах одного этапа устраняет все случайные ошибки независимо от их кратности в момент их возникновения, а также все стационарные ошибки, не связанные с отказом аппаратуры (например, случайная ошибка в цепи 209048 регенерации ферритовых ЗУ приводит к стационарной ошибке при чтении, однако, при переписи с исправной ЭВМ в неисправную ошибка будет исправлена). Кроме того, воз никновение ошибки в одной ЭВМ не приводитк искажению последующих вычислений, и ошибка локализуется с большой точностью,Предмет изобретения 10 Устройство для контроля дуплексных электронных вычислительных машин, содержащее схему сравнения, схему анализа и управления, схемы И, схемы ИЛИ, регистры, коммутатор и синхронизатор, отличающееся тем, 15 что, с целью точной локализации случайных исистематических ошибок, оно содержит счет.чик этапов, выход которого подсоединен к входу коммутатора, а вход к схеме анализа и управления и другому входу коммутатора, вы ходы регистров каждой электронной вычислительной машины соединены со схемой сравнения, выход которой подключен через схему анализа и управления к управляющим входам схем И каждой электронной вычислительной 25 машины, выход первой схемы И подключенк входу первой электронной вычислительной машины, а выход второй схемы И подсоединен к входу второй электронной вычислительной машины, выходы каждой электронной вы- ЗО числительной мантины подключены соответственно через схемы ИЛИ к вторым входам схем И и к входам синхронизатора, выход которого соединен со входом схемы анализа и управления.Составитель А, А. ПлащинРедактор Л. А. Утехина Техред А. А. Камышникова Корректоры: В. П, Минеева и Е. Н. Гудзова Заказ 336/15 Тираж 530 Подписиог ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССГ Москва, Центр, пр. Ссрова, д. 4 Типографии,.пр. Сапунова, 2
СмотретьЗаявка
1118711
А. Т. Кучук А. М. Мкртч, В. Мелик Парсадан
МПК / Метки
МПК: G06F 11/10, G06F 11/16
Метки: 209048
Опубликовано: 01.01.1968
Код ссылки
<a href="https://patents.su/2-209048-209048.html" target="_blank" rel="follow" title="База патентов СССР">209048</a>
Предыдущий патент: Устройство для моделирования случайного события с заданной вероятностью его наступления
Следующий патент: Многоканальный блок приоритета
Случайный патент: Кузов грузового вагона