Двухканальное устройство ретрансляции дискретных сигналов

Номер патента: 1119186

Автор: Симаков

Есть еще 4 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХьснььсьниихРЕСПУБЛИК 69 (11) Зд 1 Н 04 1. 1/02 ЕТЕНИ У ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЦТИ ПИСАНИЕ ИЗОБ н стсьснвнн сннстспь(56) 1. Авторское свидетельство СССР В 919109, кл. Н 04 Ь 1/02, 1980 (прототип) .(54)(57) 1, ДВУХКАНАЛЬНОЕ УСТРОЙСТВО РЕТРАНСЛЯЦИИ ДИСКРЕТНЫХ СИГНАЛОВ по авт.св, В 919109, о т л и ч а ющ е е с я тем, что, с целью повыше ния точности при работе с каналами связи, имеющими различное время распространения электрических сигналов, в него введены блок выравнивания, блок определения интервала выравнивания и два дешифратора фазирующей комбинации, выходы которых соединены с соответствующими входами блока определения интервала выравнивания, первый, второй, третий и четвертый выходы которого подключены соответственно к первому, второму, третьему и четвертому входам блока выравнивания, причем выходы блоков оценки подключены через блок выравнивания к первым входам соответствующих элементов И, выходы решающих блоков подключены через блок выравнивания к входам блока сравнения, к сигнальным входам соответствующих элементов запрета и к другим входам соответствующих дополнительных элементов запрета, а входы первого и второго дешифраторов фазирующей комбинации соединены с выходами соответствующих решающих блоков.2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок ойределения интервала выравнивания содержит пять элементов И, пять триггеров, элемент И-НЕ, элемент ИЛИ, счетчик, узел управления и дешифратор интервала выравнивания, входы которого подключены к соответствующим выходам счетчика, синхронизирующий вход которого соединен с первым входом первого элемента И и с синхронизирующим выходом узла управления, установочный выход которого соединен с К-входами первого, второго, третьего, четвертого и пятого триггеров и с установочным входом счетчика, сигнальный вход которого соединен с выходом второго элемента И, первыйвход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с единичным выходом первого триггера, 5 -вход которого соединен с выходом третьего элемента И, пер- р вый вход которого подключен к инверсному выходу второго триггера, 5 -вход которого соединен с выходом четвертого элемента.И, первый вход которого соединен с 5 -входом третье го триггера и с первым входом пятого элемента И, второй вход которого соединен с вторым входом третьего элемента И и с 5 -входом четвертого триггера, единичный выход которого подключен к первому входу элемента И-НЕ, второй вход которого соединен с единичным выходом третьего триггера, выход пятого элемента И соединен с 5 -входом пятого триггера, выход элемента И-НЕ подключен к второму входу первого элемента И, выход которого соединен с вторым входом второго элемента И, инверсный ,:выход первого триггера соединен стф, г.Ужгород, ул.Проектная, 4 ал ППП ахая 747 1119186 Тираж б 34 Подписивторым входом четвертого элемента И, единичный выход второго триггера подключен к второму входу элемента ИЛИ, причем второй вход третьего элемента И и аервый вход четвертого элемента И являются входами блока определения интервала выравнивания,первым, вторым и третьим выходами которого являются единичные выходы соответственно первого, второго и пятого триггеров, четвертым выходом блока определения интервала выравни" вания является выход дешифратора .интервала выравнивания.3Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок выравнивания содержит основные элемен. ты И, дополнительные элементы И, элементы ИЛИ, элементы НЕ .и два ре гистра сдвига, выходы соответствующих разрядов которых подключены к первым входам соответствующих основ- ных элементов И, выходы которых соединены с соответствующими входами первого и второго элементов ИЛИ, выходы которых подключены к перВым . входам соответственно первого и вто рого дополнительных элементов И, выходы которых соединены с первыми .входами соответственно третьего и четвертого элементов ИЛИ, вторыевходы которых подключены к выходам соответственно третьего и четвертогя дополнительных элементов И, первйе входы которых соединены с первыми входами соответственно пятого, шес. того, седьмого и восьмого дополнитель, ных элементов И, выходы шестого и восьмого дополнительных элементов ИЛИ соединены с первыми входами соот ветственно пятого и шестого элементов ИЛИ, вторые входы которых подклю" чены к выходам соответственно девя" того и десятого дополнительных элементов И, первые входы которых.объединены и подключены к выходу первого элемента НЕ, вход которого соединен с первыми входами одиннадцатого и двенадцатого дополнительных элемен тов И, выходы которых соединень 1 с первыми входами соответственно седьмого и восьмого элементов ИЛИ, вто- рые входы которых подключены к выходам соответственно пятого и седьмого дополнительных элементов И, вто- . рые входы которых объединены и подключены к входу второго элемента НЕ, выход которого соединен с вторыми входами шестого и восьмого дополнительных элементов И, выходы пятого и шестого элементов ИЛИ подключены к первым входам соответственно тринадцатого и четырнадцатого дополнительных элементов И, выходы которых соединены с первыми входами соответственно девятого и десятого эле.ментов ИЛИ, вторые входы которых нодключены к выходам соответственнопятнадцатого и шестнадцатого допол,нителЬных элементов И, первые входы которых соединены с вторыми входами соответственно девятого и одиннад" цатого и десятого и двенадцатого дополнительных элементов И, вторые входы первого, второго, тринадцатого и четырнадцатого дополнительных элементов И подключены к выходу третьего элемента ЯЕ, вход которого соединен с вторыми входами третьего, четвертого, пятнадцатого и шестнадцатого дополнительных элементов И, устаноМочные входы первого и второго регистров сдвига подключены к выходам соответственно седьмого и восьмого ;элементов ИЛИ, вторые входы основных элементов И, относящихся к одноимен" ным разрядам первого и второго регистров сдвига, попарно объединены и совместно с синхрониэирующими входами ,первого и второго регистров сдвига являются четвертым входом блока ,выравнивания, первым, вторым, третьим пятым, шестым, седьмым и восьм 1 м входами Которого являются соответ,ственно первый вход пятого дополни:тельного элемента И, первый вход одиннадцатого дополнительного эле" мента И, вход третьего элемента НЕ первый вход четвертого дополнительного элемента И, второй вход десятого дополнительного элемента И, первый вход третьего дополнительного элемента И и второй вход девятого допол- нительного элемента И,первым, вторыв, третьими четвертым выходами блока выравннв ания являются соответственно выходы четвертого, десятого, третьего и де",вятого элементов ВЯ.1119186 Изобретение относится к техникесвязи и может быть использовано всистемах передачи дискретной информации(По основному авт.св, В 919109известно двухканальное устройстворетрансляции дискретных сигналов,содержащее первый блок приема, выходкоторого подключен к объединеннымпервому входу первОго блока оценки и 10входу первого решающего блока, второй блок приема, выход которогоподключен к объединенным первому входу второго блока оценки и входу второго решающего блока, блок сравнения,и первый и второй блоки передачи, первйе выходы первого и второгорешающих блоков подключены ко вторымвходам соответственно первого и второго блоков оценки, выходы которых 20соответственно через первый и второйэлементы И подключены к управляющимъходам Соответственно первого и второго элементов запрета, выходы которых подключены ко Входам соответствеино первого и второго блоков передачи; а вторые выходы первого ивторого решающих блоков подключенысоответственно к сигнальному входупервого элемента запрета, обЪедииен- З 0ному с первым входом блока сравнения, и к сигнальному входу второгоэлемента запрета, объединеннбму совторым входом блока сравнения, выходкоторого подключен кобъединенным35вторым входам первогои второго элементов И, выходы которых через соответствующие последовательно соединенные элемент НЕ, элемент И-НЕи дополнительный элемент запрета сое динены с первыми входами соответствующих элементов ИЛИ, выходы которых.соединены с входами блоков передачи,1выходы решающих блоков, соединеныс другими входами соответствующихдополнительных элементов. запрета,вторые входы элементов ИЛИ соединеныс выходами элемента запрета Я .Однако это устройство обладаетнедостаточной точностью при работес каналами связи, имеющими различноевремя распространения электрическихсигналов,Цель изобретения - повышение точ-(55ности при работе с каналами связи,имевзцими различное время распространения электрических сигналов,2Указанная цель достигается тем, что в двухканальное устройство ретрансляции дискретньюс сигналов, содержащее первый блок приема, выход которого подключен к объединенным первому входу первого блока оценки и входу первого решающего блока, второй блок приема, выход которого подключен к объединенным первому входу второго блока оценки и входу вто. рого решающего блока, блок сравнения и первый и второй блоки передачи, первые выходы первого и второго решающих блоков подключены ко вторым входам соответственно первого и второго блоков оценки, выходы которых соответственно через первый и второй элементы И подключены к управляющим входам соответственно первого и второго элементов запрета, выходыкоторых подключены ко входам соответственно первого и второго блоков передачи, а вторые выходы первого и второго решающих блоков подключены соответственно к сигнальному входу первого элемента запрета, объединенному с первым входом блока сравнения, и к сигнальному входу второго элемента запрета, объединенному,со вторым входом блока сравнения, выход которого подключен к объединенным вторым входам первого и второго элемен. тов И, выходы которых через соответствующие последовательно соединенные элемент НЕ, элемент И-НЕ и дополнительный элемент запрета соединены с первыми входами соответствующих элементов,ИЛИ, выходы которых соеди иены с входами блоков передачи, выходы решающих блоков соединены с другимивходами соответствующих дополнительных элементов запрета, .вто :рые входы элементов ИЛИ соединены с выходами элемента запрета, введеныблок выравнивания, блок онределения интервала выравнивания и два дешифратора фазирующей комбинации, выходы которых соединены с соответствую(щими входами блока определения интервала выравнивания, первый, вто(рой, третий и четвертый выходы которого подключены соответственио кпервому, второму, третьему и четвер"тому входам блока выравнивания, при"чем выходы блоков оценки подключенцчерез блок. выравнивания к первым ,входам соответствующих элементов И, ,выходы решающих блоков подключены1119 3через блок выравнивания к входам блока сравнения, к сигнальным входамсоответствующих элементов запрета и к другим входам соответствующих дополнительных элементов запрета, а . входы первогои второго дешифраторов . фазирующей комбинации соединены с вы-, ходамн соответствующих решающих блоков.10При этом блок определения интер,вала выравнивания содерзит пять эле- ментов И, пять триггеров,элемент И"НЕ, элемент ИЛИ, счетчик, узел управления и дешиФратор интервала выравнивания, входы которого подкпю 35 чены к соответствунщим выходам счетчика, синхронизирующий вход которого соединен с первым входом первого элемента И и с синхронизирующим выходом узла управления, установочный выход которого соединен с к-входами первого, второго, третьего, четвертого и пятого триггеров и с установочным входом счетчика сигф 25 нальный вход которого соединен с выходом второго элемента И, первыйвход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с единичным выходЬм перво. го триггера, б -вход которого соеди. нен с выходом третьего элемента И, первый вход которого подключен кинверсному вьщоду второго триггера,5 -вход которого соединен с выходом четвертого элемента И, первый вход которого соединен с б -входом третьего триггера и с первым входом пятого элемента И, второй вхЬд которого соединен с вторым входом третьего элемента И и с б -входом четвер- ф того триггеРа, единичный выход которого подключен к первому входу элемента И-НЕ, второй вход которого соединен с единичным выходом третьеготриггера, выход пятого элемента И 45 соедйнен с 8 -входом пятого триггера, выход элемента И-НЕ подключен к вто-рому входу первого элемента И, выход которого соединен с вторым входом второго элемента И, инверсный 50 выход первого триггера соединен с вторым входом четвертого элемента И, единичный выход второго триггера подключен к второму входу элемента ИЛИ, причем второй вход третьего Ы элемента И и первый вход четвертого элемента И являются входами блока определения интервала выравнивания,186 4первым, вторым и третьим выходами которого являются единичные выходы соответственно первого, второго и пятого триггеров, четвертым выходом блока определения интервала выравнивания является выход дешифратора интервала выравнивания.,При этом блок выравнивания содержит основные элементы И, дополнительные элементы И, элементы ИЛИ, элементы НЕ и дварегистра сдвига, выходы соответствующих разрядов которых подключены к первым входам соответствующих основных элементов И вылоды которых соединены с соответ- ствующими входами первого и второго элементов ИЛИ, выходы которыхподключены к первым входам соответствен" но первого и второго дополнительных элементов И, выходы которых соединены с первыми входами соответственно третьего и четвертого элементов ИЛИ, вторые входы которых подключены к выходам соответственно третьего и четвертого дополнительных элементов И, первые входы которых соединены с первыми входами соответственно пятого, шестого, седьмого и восьмого дополнитеЛьных элементов И, выходы шестого н восьмого дополнительных элементов ИЛИ соединены с первыми входами соответственно пятого и шестого элементов ИЛИ, вторые входы которых подключены к выходам соответственно девятого и десятого до" полнительных элементов И, первые входы которых объединены и подключены к выходу первого элемента НЕ, вход которого соединен с первыми входами одиннадцатого и двенадцатого дополнительных элементов И, выходы которых соединены с первыми входами соответственно седьмого и восьмого, элементов ИЛИ, вторые входи которых подключены к выходам соответственно пятого и седьмого дополнительных элементов И, вторые входы которых объединены и подключены к входу вто рого элемента НЕ, выход которого соединен с вторыми входами шестого и восьмого дополнительных элементов И, выходы пятого и шестого элементов ИПИ подключены к первым входам соответственно тринадцатого и четырнадцатого дополнительных элементов И, выходы которых соединены с первыми входами соответственно девятого и десятого элементов ИЛИ, вторые11191863 6входы которых подключенй к выходам ИЛИ 11, элементы НЕ 12 элементысоответственно пятнадцатого и шест- И-НЕ 13, дополнительные элементы 14надцатого дополнительных элементовИ, первые входы которых соединены Блок определения илок определения интервала выравс вторыми входами соответственнодевятого и одиннадцатого и десятого ты И 15-19, элемент И-НЕ 2 О, элементи двенадцатого дополнительных элемен- ИЛИ 2 1 первый-пятый триггеры 22-26тов И, вторые входы первого, второ- счетчик 27, дешифратор 28 интервалаго, тринадцатого и четырнадцатого выравнивания узел 29узел управления.дополнительных элементов И подклю Блок выравниваниялок выравнивания содержит первыйчены,к выходу третьего элемента НЕ, и второй регистры 30 и 3 1 сдвига,вход которого соединен с вторыми основные элементь И 32,нты , первыивходами третьего и четвертого, пят- шестнадцатый дополнительные элемечнадцатого и шестнадцатого дополни- . ты И 33-48, первый-де, первый-десятыи элементытельных элементов И, установочные 15 ИЛИ 49-58 первый-третивходы первого и второго регистров НЕ 59-61,сдвига подключены к выходам соответ- стройство ра отает следующимственно седьмого и восьмого элемен- образом.тов ИЛИ,. вторые входы основных элементов И,относящихся к одноименным 20 мационные сигналы с выхода блокаразрядам первого и второго регистров сдвига, попарно объединены и и блока 3 оценки. Решающий блок 2совместно с синхронизирующими входа- определяет значение переданного элеми первого и второго регистров сдви- мента по принятым искаженным элеменга являются четвертым. входом блока 5 тарным посылкам им посылкам и осуществляет исвыравнивания, первым, вторым, третьим правление двоичных сигналов по длипятым, шестым, седьмым .и восьмым тельности Блок 3лок оценки осуществлявходами которого являются соответ- ет контроль зат контроль за параметрами принимаественно первый вход пятого дополни- мого сигнала и дает возможностьтельного элемента И, первый вход 30 ориентировочнориентировочно судить о возможномодиннадцатого дополнительного элемен- появлении ошибоявлении оши ки при определениита И, вход третьего элемента НЕ, решающим бло 2решающим локом значения переданпервый вход четвертого дополнительно- ного элемента. Оцэлемента. ценку надежностиго элемента И, второй вход десятого принимаемого сн аемого сигнала можно осущестдополнительного элемента И, первый З 5 влять по разливлять по различным критериям: повход третьего дополнительного элемен- уровню сигнавню сигнала, по зоне устойчивогота И и второй вход девятого дополни- приема по колипо количеству дроблений, потельного элемента И, первым, вторым величине краевьУ не краевых искажений. Исправтретьим и четвертым выходами блока ленные.по длин ые.по длительности двоичныевыравнивания являются соответствен сигналы поступаюалы поступают на вход дешифратоно выходы четвертого, десятого,третьего и девятого элементов ИЛИ. того эти же. сигналж . сигналы поступают наНа фиг. 1 изображена структурная . седьмой или восьмой вход (в зависиэлектрическая схема предложенного мости от канала) б . 6лока выравниваустройства на фиг. 2 -структурная 45 ния. На пятый и шестой входы блокаэлектрическая схема блока определе выравнивания постпоступают сигналы сния интервала выравнивания; на выходов блоков 3 оценки.фиг. 3 - структурная электрическаясхема блока выравнивания. Дешифратор 4 фазирукнцей комбина 50ции осуществляет анализ последоваПредложенное двухканальное устрои- .тельности поступающих из одного иСтво ретрансляции дискретных сигна- другого каналов двоичных сигналов.лов содержит блоки 1 приема, решаю- В начале сеанса связи, а также прищие блоки 2, блоки 3 оценки, дешифра- ,существенных изменениях, состоянияторы 4 фазирующей комбинации, блок 5 . одного из каналов связи или заменеопределения интервала выравнивания,одного из каналов производится переблолок 6 выравнивания, блок 7 сравне- дача фазирующей комбинации по обоимния, элементы И 8, элементы 9 запре- каналам разнесения, При обнаружении .та, блоки 1 О передачи, элементы : фазирчюще д комбинации на выходе1119186 7дешифратора 4 фазируяций комбинациипояаяяется сигнал "1", который поступает ка один из входов блока 5 определения интервала выравнивания ЭтимсгМаом переводится в состояние 5"1" ил триггер 24 или триггер 25,В сходном состоянии все триггеры22-26 устанавливаются в состояние"О". узлом 29 управления. В моментлрижода от дешифратора 4 фаэирующий , 1 Окомбинации сигнала "1" на одном извходов элементов И 17, 18 уже присут"ствует сигнал "1" с инверсного выхода соответственно триггеров 22н 23, С приходом сигнала "1" от деииФратора 4 фазирующей комбинациичерез соответствуниций элемент И 17аи 18 сигнал "1" поступает на-вмед трггера 22 или триггера 23.Каащшй йв этих триггеров 22 и 23 20соетвеаствует одному из разнесенныхканмэв, и переход его в состояние"1" азжачает, что соответствукицийканал свзи короче другого каналаичто ощва н тот же сигнал в этомканале естунает раньше, чем в другом.Донуетпм, что сигнал "1" от дешифратора 4 Фазнрующей комбинациипоступил на элемент И 17 и перевелв состояние фф" триггер 22, Тогда 30на кверсном выходе этого триггера22 сигнал "1" исчезает, и на одинвход элемента И 18 подается сигнал"О". Теперь второй триггер 23 остается в нулевом состоянии и послеприхода сигнала "1" от деаифратора 4фазирующей комбинации на вход элемента 18 И.Сигнал с единичного выхода триггера 22 поступает на первый выход 40блока 5 определения интервала выравнивания и на первый вход элементаИЛИ 21,Так как один из триггеров 24, 2545 .переведен сигналом от дешифратора 4 фазирующей комбинации в состояние "1", то на выходе элемента И-НЕ 20 появляется сигнал , который подается на второй вход элемента И 15.На первый вход элемента И 15 поступают синхроимпульсы от узла 29 управления. В результате с момента поступления фазирующей комбинации по одному из каналов сийхроимпульсы начина" ют поступать на второй вход элемента И 16, на первый вход которого подается сигнал "1" от одного из триггеров 22 или 23. Таким образом, на вход счетчика 27 начинают поступатьсинхроимпульсы.С поступлением фазирующей комби нации по второму каналу разнесения,эЛектрическая длина которого больше,и сигналы в котором запаздываютна интервал дь , приводится в состояние "1" один из триггеров 24,25, который ранее был в состоянии"О". Теперь на обоих входах элемента И-НЕ 20 присутствует сигнал "1"и на выходе вырабатывается сигнал"О", который прекращает поступлениесинхроимпульсов от узла 29 управления через элемент И 15 на второй.вход элемента И 16, Синхроимпульсыперестают поступать на счетчик.27, и внем теперь сохраняется число, соответствующее длительности интервала Ьс.Содержимое счетчика 27 подается надешифратор 28 интервалов выравнивания.На соответствующем выходе дешифра"тора вырабатывается сигнал "1",Таким образом, в результате описанных процессов появляется сигнална первом или втором выходе блока 5определения интервала выравнивания(в, зависимости от того, какой каналимеет меньшую. электрическую длину).Нри одновременном поступлений фазирующих комбинаций по обоим каналамдешифраторы 4 фазирующей комбинациивырабатывают сигналы "1", которыеодновременно переводят в состояние"1" триггеры 24, 25. Тогда счетчик27 остается в нулевом состоянии (синхроимпульсы на него не поступают),На выходе элемента И 19 появляетсясигнал, переводящий в состояние.триггер 26. На третьем выходе блока5 определения интервала выравнивания появляется сигнал "1", что являетсй признаком синхронного поступления сигналов по обоим каналам разнесения,Работу блока 6 выравнивания ивзаимодействие его с другими элементами рассмотрим отдельно для двухслучаев: первый случай - каналы разнесения имеют разную электрическую.длину, второй случай - каналы разнесения имеют одинаковую электрическуюдлину. В первом случае на первый либовторой вход блока 6 выравниванияподается сипнал "1" с первого либовторого сигнального выхода блока 5определения интервала выравнивания,9 1119186 10 Пусть более короткую электрическуюра 30 сдвига и регистра 3 1 сдвига, длину имеет первый канал разнесения. Регистр 30 сдвига используется для11 11Тогда сигнал 1 появляется на пер- задержки на интервал выравнивания вом выходе блока 5. определениядвоичных сигналов,от решающего интервала выравнивания и поступает 5 блока 2 канала с меньшей электричес:на первый вход блока 6 выравнивания. кой длиной, а регистр сдвига 31 Этот сигнал поступает на второй вход для задержки на Ьь двоичных сигнаэлемента И 37 и на второй вход эле- лов от блока 3 оценки этого же кана- мента И 39. На первый вход элемента ла. На запараллельные синхронизирую- И 37 подается с седьмого входа бло- щие входы регистров сдвига подаютсяЮка 6 выравнивания исправленный по синхроимпульсы по многоканальной соедлительности двоичный сигйал от ре- динительной линии между коммутируюшающего блока 2 первого канала. щим четвертым выходом блока 5 опреЭтот сигнал через элемент И 37 посту- деления интервала выравнивания и пает на второй вход элемента ИЛИ 55. 15 четвертымвходом блока 6 выравнивания.д элемента И 39 подаВ такт с этими синхроимпульсами проис- ется сигнал от блока 3 оценки перво- ходит сдвиг сигналов в регистрах го канала, Этот сигнал через элемент 30 и 31 сдвига. В соответствии с Ь И 39 поступает на второй вход эле- по одному,из каналов выхода блока 5 мента ИЛИ 56. 2 ф определения интервала выравниванияНа первый вход элемента И 43 с в блок 6 поступает сигнал "1" от второго входа блока 6 вьФавнивания дешифратора 28 интервала выравнива 11 1подается сигнал 0 , поступающий . ния , который поступает на вторыесо второго выхода блока 5 определе- входы двух элементов И 3 2 , у одного ния интервала выравнивания . пбз тому 25 из которых первый вход соединен с; поступающий на второй вход элемен- выходом 1 -го разряда регистра 30 та И 43 и восьмого входа блока 6 сдвига, а у другого первый вход соевыравнивания сигнал от решающего динен с выходом 1 -го разряда реблока 2 второго канала через элемент гистра 31 сдвига. Тогда на одном И 43 не проходит. Поэтому на выхо входе элемента ИЛИ 49 появляется де элемента ИЛИ 55 появляется ис-двоичный сигнал с выхода решающего правленный по длительности двоичный блока 2, задержанный на интервал высигнал от решающего блока 2 первого равнивания, а на одном входе элеменканала. та ИЛИ 50 - двоичный сигнал с выхоНа первый вход элемента И 44 да блока 3 оценки, задержанный на подается нулевой сигнал с второго такой же интервал. входа блока 6 выравнивания. На второйвход элемента И 44 с шестого входа Если электРическаЯ длина первого блока 6 выравнивания подается сигнал ,кйнала Разнесении меньше, то сигнал от блока 3 оценки второго канала, 4 б от Решающего блока 2 этого канала Поэтому на первый вход элемента не проодитчерез элемент И 38, ИЛИ 56 поступает сигнал только от поскольку на второй вход этого же блока оценки первого канала.элемента подается от элемента НК 60Если же первой принимается фази- сигнал "0", Этот же сигнал "0" подаРующая, комбинация по второму кана ется и на второй вход элемента и 40, лу разнесения, то сигналы от решаю- что дает возможности пройти через щего блока 2 и блока 3 оценки этого этот элемент сигналу с выхода блока канала через элементы И 43 и 44 по Оценки этого же канала. В то же ступают на первые входы элементов ремя на пеРвых входах элементов ИЛИ 55 и 56 соответственно.ого в41 и 42 находится сигнал "1" с второго входа блка 6 выравнивания,Ов КЦИ 55 ы 56 появляются сигналысоответственно от решаю его блока 2 ка 5 опРеделениЯ интеРвала выРавни-и блока 3 оценки кана а, электричес- ваниЯ, подаетсЯ "0") котоРый инвеРкая длина которого короче. тируется элементом НЕ 59. Поэтому55, через элемент И 41 проходит сигнал о 1Двоичные сигналы с выходов.элемен- :Решающего блока 2 Канала большей тов ИЛИ 55 и 56 и подаются на уста-электрической длины, а через элемент новочные входы соответственно регист- , И 42 - сигнал от блока 3 оценки .5Выход элемента 14 запрета черезэлемент ИЛИ 11 соединен со входомблока 10 передачи,этого же канала. Эти сигналы поступают на входы и появляются на выходах элементов ИЛИ 53 и 54. Таким образом, на выходах элементов ИЛИ 49 и 50 блока 6 выравнивания появляются 5 задержанные на интервал выравнивания сигналы одного канала, а на выходах элементов ИЛИ 53 и 54 - незадержанные сигналы второго канала, т.е. электрические длины обоих каналов 10 искусственно выравниваются и одновременно появляющиеся на выходах этих элементов сигналы соответствуют одному и тому же переданному и при" нятому двоичному элементу. 15Сигнал с выхода элемента ИЛИ 49 подается на первый вход элемента И 33; Сигнал с выхода элемента ИЛИ 50 подается на первый вход элемента И 34. На вторые входы элементов 20 И ЗЗ и 34 подается инвертированный элементом НЕ 61 сигнал с третьего выхода блока 5 определения интервала выравнивания, т.е, с третьего входа блока 6 выравнивания. При раз ной электрической длине каналов разнесения на третьем выходе блока 5 определения интервала выравнивания вырабатывается сигнал "0", на выходе элемента .НЕ 61 будет сигнал " 1" и сигналы с выходов элементовИЛИ 49 и 50 проходят через элементы И 33 и 34 на выходы элементов ИЛИ 51 й 52 соответственно.Аналогичным образом сигналы с выходов элементов ИЛИ 53 и 54 проходят на выходы элементов ИЛИ 57 и 58. Во втором случае, т.е. при син- .хронном поступлении фазирующей комбинации по обоим каналам, на третьем40 выходе блока 5 определения интервала выравнивания п 6 является сигнал 1 1 Ф1 , Этот же сигнал на третьем входе блока 6 выравнивания , инвертированный элементом НЕ 6 1 , запрещает про 45 , ход сигналов от элементов ИЛИ 49, 50 53 и 54 соответственно через элементы И 33, 34, 45, 46. Одновременно этот сигнал с третьего входа блока 6 выравнивания позволяет пройти через элементы И 35, 36, 47 и 48 соответственно сигналам от решающего блока 2 первого канала, от блока 3 оценки первого канала, от решаю щего блока 2 второго канала и от блока 3 оценки второго канала, минуя элементы блока 6 выравнивания, обеспечивающие задержку сигналов,Таким образом; как при разной,так и при одинаковой электрическойдлине каналов разнесения на выходахэлементов ИЛИ 51, 52, 57 и 58, одно-.временно являющихся соответственнотретьим, первым, четвертым и вторымвыходами блока 6 выравнивания, появляются сигналы, соответствующиеодному и тому же переданному по каналам разнесения сигналу,Дальнейшая обработка принятыхпо каналам разнесения информационных сигналов происходит так же, какв известном устройстве Я .Исправленные решающим блоком 2по длительности двоичные сигналыодного канала третьего выхода, блока 6поступают на один из входов блока 7сравнения, на другой вход которогопоступают исправленные решающимблоком 2 другого канала по длительности двоичные сигналы с четвертоговыхода блока 6 выравнивания.Принятые на входы блока 7 сравнения сигнал ошибки отсутствует (О),в противном случае на вход элементаИ 8 выдается с блока 7 сравнениясигнал ошибки (1). Одновременно управляющий сигнал с выхода блока 3 оценки, который осуществляет оценкунадежности. принятого сигнала в соответствии с принятым критерием (поуровню принятого сигнала, по зонеустойчивого приема, по количествудроблений и т.д.), через блок 6 выравнивания и его первый выход поступает на другой вход элемента И 8,выход которого соединен с управляющим входом элемента 9 запрета подключения выхода блока 1 приема навход блока 10 передачи через элементИЛИ 11. С выхода элемента, И 8 другого канала инвертированный с помощью эле.мента НЕ 12 сигнал подается на один из входов элемента И-, НЕ 13, на другой вход которого подается сигнал с выхода элемента И 8 данного канала. С элемента И-НЕ 13 сигнал подается на управляющий вход элемента 14 запрета, на информационный вход которого подаются исправленные по длительности двоичные сигналы с выхода решающего блока 2 другого канала.Если сигнал, переданный на разве- принят неправильно, подается сигнал, сенных частотах, принят в каждом принятый во втором канале. канале правильно, то на выходе блока В случае, когда в обоих каналах 7 сравнения и блока 3 оценки ошиб- блок 3локи 3 оценки вырабатывают сигнал ки отсутствует и не выдается на оши ки, но значения принятого в обовход элемента 9 запрета сигнал блоки.их каналах сигнала совпадает, на выРовки инфоРмационного выхода блока ходе бходе лока 7 сравнения сигнал ошибки 1 приема на вход элемента ИЛИ 1 1. не появляется, На входах элемента На входе элемента И-НЕ 13 каждого И-НЕ 13 в каждом канале сигналы канала, соединенного с выходом эле О прпротивоположны, на выходе элемента мента И 8 данного канала, будет1 Ипоявляется сигнал "1", кото- сигнал 0 , а на другом входе элемен- ыйрыи поступает на управляющий вход та -НЕ 3, соединенного через эле- элемент 14.мент И-НЕ 13, с выходом элементаэлемента запрета данного канала,и на вход блока каждого канала под- И 8 другого канала, будет сигнал "1". 15 ключаеключается выход блока 1 приема этоНа выходе элемента И-НЕ 13 в этомслучае появляется запрещенный сиг" Наконе если в нал "1" пост ющийаконец, если в одном из каналовпоступающий на,вход эле- блок 3 оЦенки вырабатывает сигнал мента 14 запрета, и выход блока 1 ошибки, а значения сигналов в обоих приема другого канала на вход блока 20 каканалах совпадают, на выходе блока 10 передачи данного канала блоки сраруется.сравнения сигнал ошибки не появляется. На входах элемента И-НЕ 13в каждом канале сигналы противопоЕсли в одном иэ каналов разнесе- ложны и в каждом канале на вход ния сигнап принят неправильно, то блока 10 передачи переключается выход на выходе блока 7 сравнения и блока блока 1 приема этого же канала.оценки данного канала появляетсясигнал ошибки. С выхода элемента ство ретрансляции новых блоков И 8 данного канала на вход его элемен- позволяет обеспечить ретрансляцию та 9. запрета поступает сигнал блоки" ЗО дискретной информации п и аз йовки вьр выхода блока 1 приема данного электрической длине каналов разнесеканала на вхоакала на вход его блока 10 переда- ния за счет синхронизации обработки чи.; Этот же сигнал подается на один сигналов, поступающих по двум кана-. вход элемента И-НЕ 13 данного кана- лам разнесения. В результате при ла. В это же время на выходе,элемен-З 5 сохранении уровня достоверности инфорта И 8 другог 6 канала будет сигнал, мации, обеспечиваемого известным "0", в результате инвертирования УстРойством, расширяется область которого на второй вход элемента применения двухканального устройства И-НЕ 13 пост упает сигнал 1 , На вы- и оно может использоваться с канала 1Ф ходе элемента ИНЕ 13 вырабатывается 40 ми связи разной электрической сигнал "О", поступающий на управляю- длины, в том числе и с проводящей щий вход элемента 14 запрета. В ре- средой разной физической и о зультате Че езр элемент 14 запретанапример, один канал разнесения и элемент ИЛИ 11 на вход блока 10 может быть каналом ТЧ, а другой - передачи канала, в котором сигнал 45,радиоканалом КВ диапазона.

Смотреть

Заявка

3625486, 18.07.1983

ВОЙСКОВАЯ ЧАСТЬ 60130

СИМАКОВ КОНСТАНТИН ПЕТРОВИЧ

МПК / Метки

МПК: H04L 1/02

Метки: двухканальное, дискретных, ретрансляции, сигналов

Опубликовано: 15.10.1984

Код ссылки

<a href="https://patents.su/12-1119186-dvukhkanalnoe-ustrojjstvo-retranslyacii-diskretnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Двухканальное устройство ретрансляции дискретных сигналов</a>

Похожие патенты