Устройство для управления обменом данными между эвм и абонентами по общей шине
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54) УСТ РОЙСТНОМ ДАННЫИ МЕЖПО ОБЩЕЙ ШИНЕ УПРАВЛЕНИЯ ОБМЕМ И АБОНЕНТАМИ Изо тельно но л к 5ии ф уп- лено 3 ый тор .ментИ 23 и т информационная регистр 26, переданных, регистр 28 егистр 29 данных, а 30, шинный форшифратор 32. Блок 3 образуюшина 25, буФерныйдающий. регистр 27адреса, приемныйИнформационная шинмирователь 31 и д нля,жит операциов-выходов ГОСУДАРСТВЕННЫЙ КОМИТЕТпО изОБРетениям и ОткРытиПРИ ПЮТ ССО А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ бретение относится к вычислий технике и может быть применед я организации связи при групповом управлении манипуляторами и монтажно-сборочным оборудованием в системе реального масштаба времени.Бель изобретения " сокращение аппаратурных затрат.На фиг,1 представлена блок-схема устройства; на фиг.2 - схема блока связи с каналом ЭВИ; на фиг.3 структурная схема операционного бло" ка; на фиг,4 - временная диаграмма канального цикла "Ввод"; на фиг.5 - временная диаграмма канального цикла "Вывод"; на фиг,б " блок-схема алгоритма процедуры обмена информацией между операционным блоком и информационными регистрами блоков сопряжения с объектами управлеустройство содер онный блок 1, группу вход 2 для; (57) Изобретение относится к вычислительной технике и может быть применено для организации связи при групповом управлении манипуляторами и монтажно-сборочным оборудованием в системе реального масштаба времени. Целью изобретения является сокращение аппа ра ту рных з а трат, Уст ройс тво содержит операционный блок, блок,синхронизации, блок связи с каналом ЭВМ, два регистра, дешифратор, нижний Формирователь, три элемента И, элемент. ИЛИ, элемент НЕ. 1 з.п. Ф-лы, б ил., 1 табл. подключения к общеи управляющеиблок 3 связи с каналом 4 ЭВМ, блсинхронизации, шину 6 синхронизаи блоки 7 сопряжения с объектамиравления, подключенные двунаправ.-ными связями 8 к каналу 4 ЭВМ.Блок 5 состоит из элемента Иэлемента НЕ 1 О, счетчика 1.1, однратора 12, регистра усилителей 1генератора синхроимпульсов 14,Устройство содержит также пер15.и второй 16 регистры, дешифр17, шинный формирователь 18, элНЕ 19, элемент ИЛИ 20, элементы21 - информационную шину 24изводственно-издательский комбинат "Патент", г. Ужгород агарина, 101 Заказ 401 ВНИИПИ Го Тираж 562 Подписноественного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5Основу структуры операционногоблока(Фнг,З), в качестве которого используется БИС 1 И 18 16 ВЕ 48 составляет внутренняя двунаправленная шина 33, которая связывает все функциональные модули блока 1. В модуле 34 постоянного запоминающего устройства, управляемого через дешифратор 35 от счетчика команд 36 фиксируется текст программы управления работой устройства. В модуле 37 оперативного запоминающего устройства (ОЗУ), управляемого через дешифратор 38 от регистра адреса 39, размещается информация, изменяющаяся в процессе работы устройства. В ОЗУ 37 выполнены зоны регистров общего назначения КО,К 7 и стека, используемого при обработке прерываний. Остальная часть ОЗУ 37 используется в качестве буфера информации, передаваемой н принимаемой от объектов управления. Функциональное назначение регистров КО,К 7 следующее: РО - указатель адреса регистров 27, 28, 29 блока 3; К 1 - указатель адреса буфера ОЗУ 37; К 2 - счетчик групп пересылаемого сообщения; КЗ - число байт в сообщении; К 4 - счетчик числа управляемых объектов; К 5 - код младшего байта адреса блока 7; Кб - код младшего байта адреса памяти ЭВИ; К 7 - код старшего байта адреса памяти ЭВМ. Обработка информации осуществляется в арийметико-логическом устрой= стве (ЛГ 1 У) 40 под управлением модуля дешифратора команд 41В модуле управления 42 используются следующие выводы: ТО - в режиме выдачи тактирующего сигнала для тактирования блока 5 синхронизации; запрос прерывания (ЗПР) - для счета пересылаемых групп в режиме прерывания; Х 1, Х 2 - для подключения резонатора; ЧТ, ЗП и СЛВП - для управления обменом иншормацией между блоком 1 и регистрами 27 - 29 блока 3, СБРОС - для начального пуска блока 1; Т 1, РВП, НАГ, ПРОГ и РВД в работе описываемого устройства не используются, Порт 43 (РО) используется для обмена информацией между блоком 1 и регистрами .27 - 29 блока 3 в динамическом режиме выводы порта 44 (Р 1) используются для управления элементами 15 - 23 (четыре линии в режиме вывода и две линии в режиме ввода), выводы порта 45 (Р 2) используют для управления блоком 5(две линии в режиме вывода) .Устройство работает следующим образом.Пересылаемая через блоки 7 последовательными кодом информация разделена на группы, Обмен через канал 4ЭВ 1 ф с передающими и приемными регистрами памяти блоков 7 возможен тольков паузах между сеансами пересылки последовательного кода (сеансами связи), В течение сеанса связи устройство через канал 4 ЭВМ. производит обменсодержимого буфера ОЗУ 37 и выделенной области памяти ЭШ 1, а именно переносит подготовленную ЭВф информациюв буфер ОЗУ 37 и пересылает из буфера ОЗУ 37 в память ЭВМ информацию,полученную от объектов управления.,Во время паузы устройство через канал4 ЭВМ производит обмен содержимогобуфера ОЗУ 37 с регистрами памятиблоков 7, а именно пересылает полу 25 ченную от ЭВМ информацию из буфераОЗУ 37 в передающие регистры блоков7 и информацию из приемных регистровблоков 7 в буфер ОЗУ 37. Время затрачиваемое на обмен инАормацией между буфером ОЗУ 37 и регистрами блоков, определяет длительность паузы между сеансами связи. Описанная организация Функционирования обеспечиваетЭВМ возможность пользоваться информацией для обмена с объектами управления, обращаясь непосредственно кпамяти ЭВР,При подготовке к сеансу связи блок1 загружает в регистр К 2 код количества групп в посылке, устанавливаети следующей командой снимает сигнал на втором выходе порта 45 (Р 2), Этот сигнал через шину 6 устанавливает в исходное состояние схемы контроля в блоках 7, После этого блок 1 устанавливает на первом выходе порта 45 (Р 2) уровень "О", переводя генератор 14 н синхроимпульсов и счетчик 11 в режим деления частоты, поступающей через элемент И 9 с выхода ТО блока 1. Син-. хроимпульсы с выхода генератора синхроимпульсов 14 через шину б и регистр усилителей 13 поступают на сдвиговые регистры (на фиг,1-3 не показаны) блоков 7 и объектов управления, осуществляя преобразование информации из параллельного кода в последовательный в передающих регистрах и последовательного кода в параллельный в прием-,ных регистрах, При этом счетчик 11осуществляет счет битов в группе передаваемого сообщения. По завершениипересылки группы на выходе счетчика11 устанавливается сигнал "1", который блокирует прохождение тактовойчастоты через элемент И 9, выставляет требование прерывания на входеЗПР блока 1 и возбуждает одновибратор 1012. Импульс с выхода одновибратора 12через шину 6 поступает на схемы контроля блоков 7, которые блокируют фиксацию принятой информации при обнаружении сбоев в принятой группе, По 15сигналу требования прерывания блок 1производит обратный счет содержимогорегистра й 2 и, если результат не равен нулю, выставляет и следующей командой снимает уровень "1" на первом 20выходе порта 45 (Р 2), инициализируяпересылку очередной группы. Если содержимое регистра К 2 становится равным нулю, блок 1 выставляет на первомвыходе порта 45 (Р 2) уровень "1" и 25приступает к формированию паузы,Обращение к регистрам блоков 7 иячейкам памяти ЭВМ через канал 4 ЭВМ,интерфейс которого реализован согласно ТО 3.852,382 на центрального процессора Г 12, осуществляется в режимепрямого доступа к памяти. При подготовке к канальному циклу ВЫВОД в регистре 28 должен быть зафиксированадрес ячейки ЭВГ 1, а в регистре 27данные, подлежащие передачеПри подготовке к канальному циклу ВВОД в регистре 28 должен быть зафиксированадрес ячейки ЭВМ, а после завершенияцикла ВВОД в канале 4 прочитаны данные, зафиксированные в регистре 29.Запись в регистры 27 и 28 осуще. ствляется в следующем порядке.Блок 1 загружает в аккумуляторАЛУ 40 код, подлежащий передаче, а в 45регистр КО - адрес соответствующегорегистра 27 или 28 1,поскольку органиэация блока 1 однобайтная, а канала4 - двухбайтная, загрузка в регистр28 производится за два обращения по 50двум стробирующим входам). После этого блок 1 выполняет машинный цикл обращения к внешней памяти данных, иадресной части цикла на шину 24 черезпорт РО передается код содержимого у;регистра ЕО и по Фронту сигнала с выхода САВП этот код фиксируется в буферном регистре 26, после чего на шину 24 передается код содержимого аккумулятора, сопровождаемый стробирующим сигналом на выходе ЗП, который пройдя на соответствующий выход дешифратора 32 фиксирует информацию в выбранном регистре. При чтении данных иэ регистра 29 блок 1 также выполняет машинный цикл обращения к внешней памяти данных, при этом подготовки информации в аккумуляторе и регистре ВО не требуется, так как обращение производится к одному регистру 29, В информационной части машинного цикла вырабатываемый на выходе ЧТстробирующий сигнал переключает в активное состояние выходы регистра 29 и зафиксирЬванная в нем информация через шины 25 и 24 пересылается в аккумулятор АЛУ 40,Временная диаграмма (фиг.4) канального цикла ВВОД, Формируемого элементами 15-23, поясняется таблицей состояний дешифратора 17. Минимальное время переключения схемы иэ одного состояния в другое определяется периодом тактовой частоты ТО, чем обеспечиваются необходимые временные задержки при Формировании диаграмм канальных циклов, На диаграмме приведены канальные сигналы: ПЩ - требование прямого доступа (шестой выход регистра 16);ППД - предоставление прямого доступа (цепь ППД общей шины управления канала 4); ПВ - подтверждение выбора (восьмой выход регистра 16); ДА - состояние информационной шины данных адресов (первая группа информационных входов-выходов блока 3); СИА - синхроимпульс активного устройства (первый выход шинного формирователя 18); ВВОД - строб ввода (седьмой выход регистра 16); СИП - синхроимпульс пассивного устройства (цепь синхросигнала общей шины управления канала 4); БАЙТ - выполнение байтовой операции (выход элемента И 21); ВУ - обращение в поле адресов внешних устройств (выход элемента И 22); ТО - тактовая частота на выходе ТО блока 1; ТП - сигнал требования цикла на выходе порта Р 1 блока 1,До момента Т 1 подачи на седьмой вход регистра 15 сигнала "О" состояние выходов регистров 15 и 16 и дешифратора 17 под воздействием тактирующей частоты ТО определяется первой строкой таблицы. При этом на вхо-.ею л дух блока 3 присутствуют сигналы удерживающие выходы регистров 27 29 и шинного формирователя 31 в состоянии высокого импеданса, что не нарушает работы информационный шины канала 4 и шины 25, на выходах шинного формирователя 18 установлены уровни сигналов "1", также не препятствующие функционированию каналаПоступление сигнала ТЦ на седьмой вход регистра 15 приводит к переключению схемы в состояние., определяемое второй строкой таблицы. Если в ка"- нальном цикле производится обращение к информационным регистрам блоков 7 (адресное поле внешних устройств), на выходе обращения порта Р 1 блока 1 также устанавливается сигнал О, На выходе шинного Формирователя 18 уста О навливается активный сигнал ТПД (Т 2),ЭВМ, получив этот сигнал, завершает текущий цикл капала 4 (ТЗ) и вырабатывает сигнал ППД (Т 4). Поступив на второй вход регистра 15, сигнал ППД изменяет состояние выходов схемы в соответствии с третьей строкой таблицы. При этом (Т 5) в канал 4 поступают активные сигналы ПВ с восьмого выхода регистра 16 и ВУ с выхода элемента И 22 при обращении к регистрам блоков 7, а в блок 3 но первому и второму разрешающим входам .поступают с.":ичалы, переключающие выходы регистра 28 и Формирователя,31 в активное состоя ние (при этом формирователь 31 настроен на передачу информации из канала Л в канал В) . На информационных шинах (ДА) канала 4 устанавливается подготовленный блоком 1 адрес ведо- ,40 мого устройства. Через один период тактовой частоты схема переходит в состояние, определяемое четвертой строкой таблицы, 45 при этом в канале 4 снимается сигнал ТПД (Тб) и устанавливаетс.я сигнал СИА, Фиксирующий адрес в ведомом устройстве. В следующем периоде тактовой частоты схема переходит в состоя О ние (пятая строка таблицы), в котором в канал 4 поступает сигнал ВВОД (Т 7), регистр 28 блока 3 переключается в пассивное состояние, а формирователь131 настраивается на передачу информации из канала В в канал А. Затем сигнал на первом выходе регис.тра 1 б переводит схему в состояние, определяе 1 мое пестой строкой таблицы. (ожидание сигнала СИП на третьем входе регистра 1 5) .В это время ведомое устройство вы- ставляет на информационной шине (ДА) канала 4 данные для обмена с предлагаемым устройством и сопровождает их канальным сигналом СИП (Т 8), при этом на выходе элемента И 23 вырабатывает-. ся сигнал, Фиксирующий эти данные в регистре 29. Очередной период тактовой частоты переключает схему в состояние, определяемое седьмой строкой таблицы, то есть снимает канальные сигналы ВВОД, СИА, ПВ, предоставляя канал 4 процессору ЭВМ. При этом на втором выходе регистра 16 устанавливается сигнал "О", который поступает на второй вход логического условия порта Р 1 блока 1, на первом входе логического условия которого также присутствует сигнал О 1,восьмая строка таблицы). Опрашивая эти входы, блок 1 определяет завершение цикла обращения к каналу 4 и снимает сигнал ТЦ, переводя схему в состояние, соответствующее первой строке таблицы. Во время выполнения цикла ВВОД сигнал БАЙТ не вырабатывается, так как на первом входе элемента И 21 постоянно присут. ствует запрещающий сигнал "1",Временная диаграмма цикла ВЫВОД в канале 4 привецена на фиг.5. Порядок формирования канальных сигналов следующий. Поступление сигналов "О" на шестой (требование вывода) и седьмой входы регистра 15 вызывает изменение состояний выходов схемы в соответствии с первой - четвертой строками таблицы аналогично циклу ВВОД. Следующий период тактовой частоты переводит схему в состояние, определяемое девятой строкой таблицы, при этом выходы регистра 28 переключаются в пассивное состояние (формирователь 31 настроен на передачу информации из канала А в канал В)Очередной период тактовой частоты переключает выходы схемы в состояние, определяемое десятой строкой таблицы, причем в первой половине периода выходы регистра 27 переключаются в активное состояние. В результате этого на информационных шинах канала 4 устанавливаются данные, передаваемые в ведомое устройство, а во второй половине периоца на выходе шинного Формирователя 18 - активныйсигнал ВЫВОД . Сигнал "1" на четвертом входе и О на пятом входе регистра 1 5 переводит схему в следующемпериоде тактовой частоты в состояниеожидания сигнала СИП (одинн адца тая5строка таблиць), Ведомый блок принимает данные с информационных шин (ДА)канала 4 и вырабатывает сигнал СИП,который поступает на третий вход регистра 15, В очередном периоде тактовой частоты происходит изменение состояний выходов схемы в соответствиис двенадцатой строкой таблицы, т,е,в канале 4 снимаются сигналы ВЬЗОД,СИА, ПВ, предоставляя канал процессору ЭВМ а на первом выходе регистра15 устанавливается сигнал "О", переводя схему в состояние, определяемоевосьмой строкой таблицы, Кроме того,в цикле ВЫВОД на первом входе элемента И 21 присутствует сигнал "О" разрешающий прохождение сигналов с первого и второго выходов дешифратора 17на его выход. В результате этого на 25седьмом выходе шинного Формирователя18 Форйируется сигнал БАЙТ.Совместное функционирование узловустройства координируется блоком 1 подуправлением программы, зафиксированной в ПЗУ 34 в следующем порядке. Привключении напряжения питания в цепиобщего сброса ЭВМ формируется импульсный сигнал, поступающий.на входысброса блока 1 и регистра 1 6, в результате чего на выходах регистра 16и портов РО, Р 1, Р 2 блока 1 устанавливаются уровни 1, при этом выходышинных формирователей 18 и 31 переводятся в высокоимпедансное состояние 40и не могут нарушить Функционированиеканала 4 под управлением ЭВМ. В исходное состояние переводятся такжесчетчик 11 и генератор синхроимпульсов 14, т.е. связь с объектами управления выключена,В процессе подготовки к работе блок 1 производит очистку резидентного ОЗУ 37, выполняет команды переключения вывода ТО на вьдачу тактовой частоты, в результате чего элементы 15-23 устанавливаются в состояние, согласно первой строки таблицы и команду переключения разрешающего выхо 55 да порта Р 1 в состояние логического нуля, включая шинный формирователь 18, однако; как показано при описании канальных циклов, выходы шинного формирователя 18 пока не влияют на Функционирование канала 4,В дальнейшем блок 1 осуществляетбесконечно повторяющуюся последовательность процедур: проверка готов"ности ЭВМ, обмен информацией междубуфером ОЗУ 37.и регистрами блоков 7,запуск сеанса связи с объектом управления, обмен информацией между буфером ОЗУ 37 и выделенной областью памяти ЭВМ, проверка окончания сеансасвязи.При выполнении процедуры проверкиготовности ЭВМ блок 1 помещает в регистр 28 адрес выделенной ячейки памяти ЭВМ, инициализирует через элементы 15-23 канальный цикл ВВОД исравнивает принятую в регистр 29 информацию с оговоренным кодом готовности (ЭВМ выставляет код готовностипосле выполнения подготовительныхпроцедур и включения на режим обслуживания объектов управления), При несовпадении кодов операция повторяется, а при совпадении блок 1 выполняет следующую процедуру.Выполнение процедуры обмена информацией между буфером ОЗУ 37 и регистрами блоков 7 поясняется блок-схемойалгоритма на фиг.6. Блок 1 помещаетв регистр И адрес начала буфера ОЗУ37, в резистр 24 - число обслуживае"мых объектов управления (число подключенных к каналу 4 блоков 7), врегистр К 5 - младший байт адреса первого информационного регистра в первом из блоков 7, после чего в операпии помеченной меткой "М 1:" ,блок 1помещает в регистр ВЗ число байт всообщении для одного блока 7. В операции, помеченной меткой "М 2:" производится загрузка регистра 28 содержимым регистра Ю (подразумеваетсячто адреса всех блоков 7 размещены водной странице поля памяти ЭВМ), инициализация канального цикла ВВОД содновременной выработкой сигнала навыходе обращения порта Р 1 (обращениев зону внешних устройств), пересылкапринятой информации из регистра 29 вбуфер ОЗУ 37 по указателю в регистреК 1 и смещение указателя. в регистре Ивдоль буфера ОЗУ 37. Затем осуществляется пересылка информации из буфера ОЗУ 37 по указателю в регистре Ив регистр 27, инициализация канального цикла ВЫВОД в зоне внешних устройств, смещение указателя в регист 154 3412 2ре к вдоль буфера ОЗУ 37, модификация адреса в регистре В 5 для обращения к очередным регистрам блока 7 исчет числа байт в регистре й 3. Покане завершена пересылка всей информапии иэ очередного блока 7 повторяются операции, помеченные меткой "М 2:",после чего производится модификацияадреса в регистре К 5 на адрес первого регистра в очередном блоке 7 и .счет числа обслуженных блоков 7 в регистре Е 4, Пока не обслужены все блоки 7, повторяются операции начиная сметки "М 1:"15Выполнение процедуры запуска сеан-.са связи с объектами управления приведено при описании функционированияблока 5 синхронизации,Процедура обмена жформацией межДу буфером ОЗУ 37 и выделенной областью памяти ЭВМ по структуре аналогична описанной для Фиг.б.Процедура проверки окончания сеанса связи заключается в ожидании обну.пения программой прерываний содержимого регистра 22, после чего блок 1приступает к повторению описанныхПроцедур.30Формула изоб ретения 1, Устройство для управления обменом данными между ЭВМ и абонентами По общей шине, содержащее блок связи С каналом ЭВМ, два регистра, дешвг 1 гратор, блок синхронизации первый элемент И, причем первая группа информационных входов-выходов блока связи с каналом ЭВМ образует группу вхоцов Выходов устройства для подключеггия к общей информационной шине, первый и Второй синхровыходы блока синхронизации являются выходами устройства для подключения к первым и вторым синхро .входам абонентов, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат, в него введены операционный блок, шинный Формирователь, два элемента И элемент ИЛИ,5 О элемент НЕ, причем первый синхровыход операционного блока является выходом устройства для подключения к третьим синхровходам абонентов, первый выход шинного Формирователя, соединенный с первьпг информационным входом первого регистра, второй, третий четвертьй, пятый, шестой и седьмой :выходы шинного формирователя образуют группу выходов устройства для подключения к общей управляющей шине, второй информационный вход и третий инФормационный вход первого регистра,соединенный с первым входом первогоэлемента И, являются входами устройства для подключения соответственнок цепям предоставления прямого доступа и синхронизации общей шины, приэтом тактовый выход операционногоблока соединен с входом запуска блока синхронизации, с синхровходом первого регистра и с входом элемента НЕ,выход которого соединен с синхровходом второго регистра, первый, второйвыходы которого соединены соответственно с четвертым, пятым информационными входами первого регистра и спервым, вторым входами логическогоусловия операционного блока, выходытребования вывода и требования циклакоторого соединены соответственно сшестым и седьмьгм информационными входами первого регистра, восьмой информационный вход которого соединен спервым разрешающим входом блока связи с каналом ЭВМ, с третьим выходомвторого регистра и с первым входомвторого элемента И, второй вход которога соединен с выходом обращенияоперационного блока, разрешающий выход которого соединен с разрешающимвходом шинного Формирователя, первый,второй и третий информационные входыкоторого соединены соответственно счетвертым, пятым и шестьпг выходамивторого регистра, седьмой выход которого соединен с входом направленияобмена блока связи с каналом ЭВМ, счетвертым информационным входом шинного формирователя и вторым входомпервого элемента И, выход которогосоединен с синхровходом блока связис каналом ЭВМ, второй разрешающийвход которого соединен с восьмым выходом второго регистра и с пятым информационным входом шинного Формирователя, шестой и седьмой информационные входы которого соединены соответственно с выходами второго и третьего элементов И, первый, второй третий, четвертый, пятый, шестой и седьмой выходы первого регистра соединенысоответственно с первым, вторым,третьим, четвертым, пятым, шестым иседьмым информационными входами дешифратора, восьмой информационный входкоторого соединен с восьмым выходом1543412 14 формационных входов "выходов блока,группа информационных входов буферного регистра соединена с группами информационных входов регистра адресаи передающего регистра данных, сгруппой информационных выходов приемного регистра данных и образует вторую группу информационных входов-выходов блока, вход выбора направленияшинного формирователя является входомнаправления обмена блока, разрешающие входы регистра адреса, шинногоформирователя, передающего регистраданных и буферного регистра являютсясоответственно первым, вторым, третьим и четвертым разрешающими входамиблока, синхровход приемного регистраданных является синхровходом блока,синхровход дешифратора и разрешающийвход приемного регистра данных являются соответственно входами записи ичтения блока, при этом в блоке связис каналом ЭВМ информационные выходыбуферного регистра соединены с информационными входами дешифратора, первый, второй и третий выходы которогосоединены соответственно с синхровходом передающего регистра данных, спервым и вторым синхровходами регистра адреса, группа информационных выходов которого соединена с группойинформационных входов приемного регистра данных, с группой информационных выходов передающего регистра данных и с второй группой информационныхвходов-выходов шинного формирователя,Строка У1 2 3 4 7 5 8 6 Х2. 1 34 1 5 1 6 0 7 0 8 0 910 0 11 1 12 1 Х Х 1 1 1 1 0 1 0 0 1 00Х 0 0 1 0 1 0 1 . 0 Х 1 11 1 1 0 1 1 0 0 Х 1 Х О Х 0 . Х 01 О0 1 0 Х 0 0 0 0 00 0 0 0 Х Х 1 1 0 1 0 1 Х 1 Х 1 Х О Х Х Х 1 Х 1 Х 1 Х 0 11 1 1 1 100 1 0 0 0 0 0 1 1 0 1 О 0 0 1 .1. )0 1 0 0 1 0 1 О 1 1 1 10 1 0 1 0 1 1 1 11 1 01 1 00 1 00 1 01 1 11 11 1 00 01 0 01 1 1 1 0 0 ) 11 П р и м е ч а н и е. 1 - сигнал, соответствующий щий уровню "Ои) Х - уровеньпервого регистра и с первым входомтретьего элемента И, второй вход которого соединен с выходом элементаИЛИ, первый, второй входы которогосоединены с первым, вторым выходамидешифратора и с первым, вторым информационными входами второго регистра,третий, четвертый, пятый, шестой иседьмой информационные входы которого соединены соответственно с третьим, четвертым, пятым, шестым и седьмым выходами дешиЪратора, восьмой выход которого соединен с восьмым информационным входом второго регистра 15и с третьим разрешающим входом блокасвязи с каналом ЭВМ, входы записи,чтения, четвертый разрешающий вход ивторая группа информационных входоввыходов которого соединены соответст Овенно с вторым синхровыходом, с выходом чтения, с выходом записи и сгруппой информационных входов-выходовоперационного блока, третий синхровыход и разрешающий вход которого соединены соответственно с установочнымвходом и разрешающим выходом блокасинхронизации,2, Устройство по п. 1, о т л и -ч а ю щ е е с я тем, что блок связи 30с каналом ЭВМ содержит буферный регистр, дешифратор, регистр адреса,шинный формирователь, передающий регистр данных, приемный регистр данных, причем первая группа информационных входов-выходов шинного формирователя образует первую группу инНомер входа и наименование сигнала дещиФратора 172 3 4 8 5 6 7 А СИА ВВ ТН ППЛ СИП Номер выхода и наименование сигналадещивратора 17 А СИА ВВ ВВ ПВ ТПЦ уровню "1", 0 - сигналсоответствуюсигнала не имеет значения.
СмотретьЗаявка
4408153, 11.04.1988
ПРЕДПРИЯТИЕ ПЯ Р-6668
ГОЛИЦЫН ВАЛЕНТИН ВАСИЛЬЕВИЧ, НОВАЧЕНКО АЛЕКСАНДР БОРИСОВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: абонентами, данными, между, обменом, общей, шине, эвм
Опубликовано: 15.02.1990
Код ссылки
<a href="https://patents.su/11-1543412-ustrojjstvo-dlya-upravleniya-obmenom-dannymi-mezhdu-ehvm-i-abonentami-po-obshhejj-shine.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления обменом данными между эвм и абонентами по общей шине</a>
Предыдущий патент: Устройство для сопряжения вычислительной машины с внешними объектами
Следующий патент: Многоканальное устройство сопряжения
Случайный патент: Композиция для пропитки, заливки и герметизации