Система для передачи и приема цифровой информации с согласованием скорости
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1755385
Автор: Попов
Текст
ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСКИХЕСПУБЛИК 9) ( 4330 ЕМА СОГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ПИСАНИЕ ИЗОБР АВТОРСКОМУ СВИДЕТЕЛЬС(56) Авторское свидетельство СССРВ 630638, кл, Н 04 3 3/02, 1977.(54) СИСТЕМА ДЛЯ ПЕРЕДАЧИ И ПРИЦИФРОВОЙ. ИНФОРМАЦИИ С СОГЛАВАНИЕМ СКОРОСТИ(57) Изобретение относится к электросвязии может быть использовано в системах передачи асинхронной цифровой информациис.согласованием скорости и передачей сигналов о промежуточных значениях фазыэтой информации. Цель изобретения. - повйшение пропускной способности путем сокращения избыточности передаваемогоцифрового сигнала. Система для передачи и приема цифровой информации содержит на передающей стороне выделитель 1 тактовой частоты, измеритель 2 фазы импульсов записи, блок 3 кодирования, преобразователь 4 кода, регистр 5 сдвига, селектор 6, первый и второй О-триггеры 7 и 8, а на приемной стороне - блок декодирования, формирователь импульсов считывания, узел фазовой автоподстройки, первый селектор, первый О-триггер, второй селектор, второй О-триггер и преобразователь кода. Использование старшего разряда кода промежуточных значений фазы для управления процессом согласования скорости позволяет уменьшить объем передаваемой служебной информации, в связи с чем система не нуждается ворганизации отдельного канала для передачи команд стаффинга. 7 ил,С:1755385 М,Петрова Реда Заказ 2899 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГК 113035, Москва, Ж, Раушская наб., 4/5 водственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 тавитель 8,Евдокимред М,Моргентал аКорректор С Пекарь51015 20 30 35 40 50 Изобретение с тносится к электросвязи и может быть использовано в системах пе- редачи асинхронной цифровой информации с согласованием скорости и передачей сигналов о промежуточных значениях фазы этой информации.Цель изобретения - повышение пропускной способности путем сокращения избыточности передаваемог о цифрового сигнала.На фиг.1 приведена стр ктурная электрическая схема передающей стороны предлагаемого устройства; на фиг.2 - то же, приемной стороны; на фиг.3 - вариант реализации измерителя фазы импульсов записи; на фиг,4 - вариант реализации блока кодирования; на фиг,5 - временные диаграммы, поясняют,ие особенности управления процессом согласования скорости на передающей стороне; на фиг,6 - вариант построения блока декодирования и формирователя импульсов считывания; на фиг,7 - временные диаграммы, поясняющие особенности управления процессом согласования скорости на приемной стороне Система для передачи и приема цифровой информации содержит на передающей стороне выделитель 1 тактовой частоты, из меритель 2 фазы импульсов записи, блок 3 кодирования, преобразователь 4 кода, регистр 5 сдвига, селектор 6, первый и второй О-триггеры 7 и 8,На приемной стороне система содержит блок 9 декодирования, формирователь 10 импульсов считывания, узел 11 фазовой автоподстройки, первый селектор 12, первый О-триггер 13, второй селектор 14, второй О-триггер 15 и второй преобразователь 16 кода. В состав измерителя 2 фазы импульсов записи входят регистр 17 памяти и О-триггер 18. В состав блока 3 кодирования входят мультиплексор 19, первый делитель 20 частоты на т, второй делитель 21 частоты и О-триггер 22. В состав блока 9 декодирования входят первый регистр 23 сдвига, мажоритарйый элемент 24, второй регистр 25 сдвига и О-триггер 26. В состав формирователя 10 импульсов считывания входит делитель 27 частоты. Система работает следующим образом.В ыделитель 1 тактовой частоты на передающей стороне формирует и последовательностей импульсоа, соотдетствующих по фазе тактовой частоте 1 т входного информационного асинхронного сигнала и имеющих значения частот, равные 1 т,26.2" 6. Параметр и определяется количеством возможных промежуточн х значений фазы, равным 2 пЭти последовательности импульсов поступают по многопроводной цепи на многопроводный вход измерителя 2 фазы импульсов записи, на второй вход которого подаются тактовые импульсы, следующие с частотой цикла передачи.В один и тот же фиксированный момент каждого цикла передачи (например, в его начале), определяемый фазой тактовых импульсов, поступающих на второй вход измерителя 2 (на синхронизирующий вход регистра 17 памяти), производится запись в регистр 17 памяти кодовой комбинации, соответствующей состоянию в этот момент разрядов делителя ч,1 стоты выделителя 1 тактовой частоты. При изменении фазы тактовой частоты входного сигнала на величину не менее одного промежуточного значения состояние разрядов делителя частоты выделителя 1 в следующий фиксированный момент оказывается другим, в результате чего измеряется кодовая комбинация, записанная в регистр 17 памяти измерителя 2 фазы импульсов записи. Таким образом, кодовые комбинации на многопроводном выходе измерителя 2 соответст вуют фазе тактовой ча-. стоты входного сигнала с точностью до величины одного промежуточного значения фазы, Эти кодовые комбинации кодируются в блоке 3 кодирования кодом, позволяющим на приемной стороне исправлять возникающие при передач по линии связи ошибки.Помимо кодовых комбинаций измеритель 2 фазы импульсов записи формирует на своем дополнительном выходе сигнал, управляющий процессом согласования скорости, Этот сигнал представляет собой задержанное на один цикл передачи значение старшего из и разрядов кодовой комбинации, формируемой на многопроводном выходе измерителя 2, и получен с помощью Р-триггера 18, Благодаря укаэанной задержке операции согласования скорости выполняются после передачи соответствующей кодовой комбинации на приемную сторону, в результате чего на приемной стороне получение информации о необходимости выполнения операций согласования скорости предшествует моменту, в котором эти операции должны быть произведены, что упрощает оборудование приема,С помощью последовательности импульсов, сформированной на дополнительном выходе выделителя 1 тактовой частоты и соответствующей тактовой частоте входного сигнала, осуществляется запись информации в регистр 5 сдвига. Этаинформация формируется на выходе преоб- и того же выхода регистра 5 сдвига в завиразователя 4 кода, который обеспечивает симости от значения 5-го разряда, Наири- переход от линейного кода к двоичному, мер, если указанные соотношенияРегистр 5 сдвига обеспечивает получе- соответствуют моментам считывания ние на своих выходах информационных по (фиг.5 г), то в О-триггер 7 производится счиследовательностей, сдвинутых одна тывание с второго выхода регистра 6 сдвига относительно другой на половину периода (фиг.5 б), а на выход блока 3 кодирования тактовой частоты входного сигнала. постоянно поступает кодовая комбинацияСелектор 6 пропускает на свой выход вида 10101.информационный сигнал с одного или дру В случаях, когда тактовая частота вход- гого выхода регистра 5 сдвига в зависимо- . ного асинхронного сигнала ниже частоты сти от значения управляющего сигнала, считывающейимпульснойнесущей,т.е.когпоступающего на селектор 6 с дополнитель- да скорость записи информации в регистр 5 ного вы ода измерителя 2 фазы импульсов сдвига отстает от скорости ее считывания,15 моменты считывания (фиг,5 г) смещаютсяС помощью О-триггера 7 производится влевоотносительно фиг.5 а,б,в. Всоответс считывание информации равномерной им- вии с изменением фазовых положений ма пульсной несущей, поступающей на его ментов считывания относительно моментов вход синхронизации. О-триггер 8 обеспечи- записи информации в регистр 5 сдвига извает передачу по дополнительному каналу 20 меняются кодовые комбинации, формируеинформационных символов, формируемых мые на многопроводном выходе измерителя при отрицательном согласовании скорости, 2,Управление процессом согласования Таким образом, вид каждой из указан- скорости с помощью управляющего сигна- ных кодовых комбинаций, передаваемой за ла, поступающего с дополнительного выхо цикл на приемную сторону, однозначно опда измерителя 2, поясняют временные ределяет фазовое соотношение между такдиаграммы (фиг.5). На этих диаграммах, в товой частотой входного сигнала и частности, изображены последовательно- импульсной несущей с точностью до величисти информационных бит на первом(фиг,5 а) ны одного промежуточного значения фазы в и вторбм(фиг.5 б) выходах регистра 5 сдвига. 30 течение этого цикла. При рассматриваемом а также возможные фазовые положения смещении влево наступает момент, когда фронтовсчитывания вимпульсной несущей, изменение указанного фазового соотношепоступающей на вход синхронизации О- ния приводит к смене кодовой комбинации триггера 7, которые представлены в виде с вида 00001 на вид 11110 и моменты считыкодовых комбинаций, формируемых на мно вания соответствуют (с точностью до велигопроводном выходе измерителя 2 и соот- чины одного промежуточного значения ветствующих промежуточным значениям фазы)фиг.5 д. При этом происходитиэменефазы тактовой частоты входного сигнала от- ние значения 5-го разряда с 1 на 0 и, следоносительно фазы тактовых импульсов на вательно, селектором 6 производится первом входе измерителя 2 для случая и40 переключение на считывание информации с (фиг.5 в), Порядок возрастания веса разря- первого выхода регистра 5 сдвига, Если тадов соответствует направлению сверхукое переключение не совпадает с момента- вниз. СелекторбиО-триггер 8 работаютпод ми считывания (что легко достигается, так управлением старшего (5-го) разряда, сни- как импульсная несущая, определяющая маемого сдополнительного выхода измери момент считывания, и тактовые импульсы, теля 2, В зависимости от значения этого которые поступаютна первый входизмериразряда(0 или 1) селектор 6 пропускает на теля 2 и определяют моменты изменения свой выход информацию соответственно с кодовых комбинаций и, следовательно, 5-го первого или второго выхода регистра 5 разряда, формируются общим генератор- сдвига. 50 ным оборудованием), то информация считыДопустим, что тактовая частота входно- вается из регистра 5 сдвига без искажений, го сигнала равна частоте считывания им- т,е, без потери и добавления бит, ДействипульСной несущей, В этом случае не тельно(фиг.5 д), если в первый момент пропроисходит изменения фазовых соотноше- изведено считывание с второго выхода ний между моментами записи информации 55 регистра 6 сдвига (бит Б), а во второй момент в ячейки регистра 5 сдвига и моментами их - с его первого выхода (бит В), то считывасчитывания в О-триггер 7. Соответственно, ние производится в той же последовательна вход блока 3 кодирования поступает од- ности бит(.А, Б. В, ), что и их запись, При на и та же кодовая комбинация, а селектор дальнейшем смещении моментов считыва пропускает на свой выход сигнал с одного ния влево считывание производится с первого выхода регистра 5 сдвиг га до момента, когда изменение Фазового соотношения между тактовой частотой входного сигнала и импульсной несущей приводит к смене кодовой комбинации с вида 00000 на вид 11111 (фиг,5 е) и, следовательно, к смене значения 5-го разряда, снимаемого с дополнительного выхода измерителя 2, с 0 на 1, При этом переключение считывания с первого выхода регистра 6 сдвига на второй приводит к тому, что импульсной несущей (фиг,5 е) считывается один и тот же бит Б, что равносильно введению балластнойвставки при положительном согласовании скорости.В случаях, когда тактовая частота входного асинхронного сигнала выше частоты считывающей импульсной несущей, моменты считывания смещаются Вправо относительно диаграмм на фиг,5 а,б,в. При этом наступает момент, когда фазовое соотношение между тактовой частотой входного сигнала и импульсной несущей приводит к смене кодовой комбинации, формируемойна многопроводном выходе измерителя 2, с вида 11110 на вид 00001 (фиг,5 ж). При этом переход считывания с первого выхода регистра 5 сдвига на второй его выход между первым и вторым омейтами считывания неприводит к искажс нию считываемой информации, так как поспедовательно считываются битыА, Б с первого выхода, а затем В и последующие биты с второго выхода. Придальнейшем смещении моментов считывания вправо считывание производится с второго выхода регистра 5 сдвига до момента смены кодовой комбинации с вида 11111 на вид 00000 и изменения 5-го разряда, снимаемого с дополнительного выхода измерителя 2, с 1 на 0 (фиг.5 з). При этом переключение считывания с второго выхода регистра 5 сдвига на первыи между первым и вторым моментами считывания приводит к тому, что при считывании импульсной несущей (фиг,5 з) пропускается один бит информации (бит Б). Этот бит записывается в О-триггер 8 в момент переключения селекторв 6 и затем передается на приемную сторону по дополнительному каналу, что в ,цвлом соответствует операциям, производимым при отрицательном согласовании скорости,На приемной стороне промежуточные значения фаз декодирууются блоком 9 декодирования. По этим значениям фаз формирователь 10 импульсое считывания формирует тактовую частоту информационного сигнала. ошибки восстановления которой, вызвЭйные, например, помехами в линии связи, уменьшаются узлом 11 фдэовой автоподстройки, С помощью первогорегистра 23 сдвига и мажоритарного элемента 24 производится собственно декодирование сигнала о промежуточных значениях фаэ. Второй регистр 25 сдвига обеспечивает возможность параллельного считывания разрядов кодовых комбинаций, несущих информацию о промежуточных значениях фаз и последовательно поступающих на вход этоо регистра 25, Назначение О-триггера 2 б входящего в состав блока 10 9 декодирования, - управление процессами согласования скорости, На счетный вход Т делителя 27 частоты должны быть поданы тактовые импульсы с частотой, в 2 п раз пре 15 вышающей частоту записи информации в О-триггер 13, В результате предварительной установки в каждом цикле укаэанный делитель 27 частоты начинает процесс деления с фазы, определяемой значениями разрядов кодовой комбинации, поступающей на его О-входы вз время предварительной установки и соотетсгвующей фазе входного сигнала (частоты записи) на передающей стороне. Вследствие этого фаза сигнала считывания, формируемого на выходе этого делителя 27 частоты соответствует фазе входного сигнала (частоты записи) на передающей стороне с погрешностью до одного промежуточного значения (при отсутствии 20 25 мер, помехами в линии связи) Процесс согласования скорости на приемной стороне происходит в основном аналогично такому же процессу на передающей 35 стороне под управлением сигнала, формируемого на дополнительном выходе блока 9 декодирования и соответствующего состоянию и-го разряда кода промежуточного значения фазы,Рассмотрим этот процесс на примере и: = 5 (фиг,7), Диаграмме на фиг,7 а в этом случае соответствует информационный сигнал, поступающий параллельно на входы обоих селекторов 12 и 14 в интервалы времени, удаленные от моментов согласования скорости, в которых происходит нарушение последовательности следования бит в информационном синале. На диаграмме (фиг.7 б) показана фаза фронтов импульсной 40 45 50 несущей, которыми производится запись в О-триггер 13 информации, поступающей на его вход с выхода селектора 12, на диаграмме на фиг.7 в - фаэовые положения фронтов считывания с выхода узла 11 фазовой авто 55 подстройки, соответствующие кодам промежуточных эначенй фазы,При рассмотрении процесса согласования скорости на передающей стороне для удобства пояснения условно принято и отображено на фиг.5 смещение фазы фронтов 30 ошибок восстановления, вызванных, наприсчитывания импульсной несущей относительно фронтов записи информации. По тойже причине (т,е. для удобства пояснения) нафиг.7 условно принято и изображено смещение фазы фронтов импульсов восСтанов=" 5ленной тактовой частоты информационногосигнала относительно фронтов записи информации, которая (запись) на приемнойстороне осуществляется в О-триггер 13 импульсной несущей, В этой связи случаям, 10когда тактовая частота входного асинхронного сигнала ниже (выше) частоты импульсной несущей, соответствует смещениефронтов частоты считывания влево (вправо)на фиг.5 и вправо (влево) - на фиг.7, что 15отражено противоположными напрзвлейиями изменения кодовых комбинаций нафиг.5 и 7.Управление работой селекторов 12 и 14обеспечивается так, что в случае, когда на их 20управляющие входы поступает "1" (с дополнительного выхода блока 9 декодирования),на выход селектора 14 (основного) проходитинформация. (основной массив) с его второго входа, а на выход селектора 12 (вспомогательного, обеспечивающего вводы восновной массив информации бита, изъятого из него при отрицательном согласованиискорости и переданного по дополнйтельному каналу) - информация, поступающая из 30дополнительного канала на его первыйвход. В противном случае на выход селЕюора 14 проходит информация с его первоговхода (с выхода Р-триггера 13), а на выходселектора 12 - основной массив информации с его второго входа,На фиг,7 показан момент переключения(МП) селекторов относительно фазы импульсной несущей, поступающей на второй(синхронизирующий) вход О-триггера 13, что 40стало возможным (в отличие от диаграмм нафиг.5), потому что этот момент однозначносвязан с фазой импульсной несущей, относительно которой показаны остальные диаг-"раммы на фиг.7. 45МП возможен один раз за цикл и толькопри смене значения старшего разряда.Именно таким случаям соответствуют временные диаграммы на фиг.7 г-н.В случаях, когда тактовая частота входного асинхронного сигнала на передающейстороне, а следовательно, и восстановленная тактовая частота на приемной сторонениже частоты импульсной несущей, фронтысчитывания восстановленной тактовой частоты смещаются вправо относительйб Дйа 1"раммы на фиг.7 а,б,в, При этом, если науправляющие входы селекторов 12 и 14 подается "1" 5-го разряда кода промежуточно го значения фазы, то на выход селектора 14. проходит информационный сигнал с его второго входа (диаграмма на фиг,7 д) до МП, а выход селектора 12 - информация из дополнительного канала, которая последовательно записывается в Р-триггер 13, Этот процесс продолжается до тех пор; пока не произойдет смена кодовой комбинации с вида 00001 на вид 11110 (до смены значения 5-го разряда с 1 на О, (чему соответствует положение фронтов считывания восстановленной тактовой частоты, показанное на фиг.7 г), в результате чего на выход селектора 14 проходит информация с выхода О- триггера 13(диаграмма на фиг.7 д) после МП, в который момент О на фиг,7 б записан случайный бит Х из дополнительного канала, а в момент т 2 на фиг.76 - бит В, поступающий с выхода селектора 12 после переключения последнего в МП на пропускание информации (фиг.7 а). При считывании информации в 0-триггер 15 фронтами (фиг.7 г) в момент 11 считывается бит Б, поступающий в этот момент на первый вход О-триггер 15 с второго входа селектора 14, а в момент 12 - бит В с выхода О-триггера 13 (фиг,7 д),Таким образом, в рассматриваемом случае на вход преобразователя 16 кода, формирующего линейный код, поступает последовательностьбитА, Б, Вт.е, без ошибок. При дальнейшем смещении фронтов импульсов считывания вправо от положения 11 на фиг.7 г до положения 12 на диаграмме на фиг.7 е на вход О-триггера 15 продолжает поступать- информация с выхода О-триггера 13 (диаграмма на фиг,7 з) до МП, а на вход 0-триггера 13 - через селектор 12 с его второго входа (диаграмма на фиг,7 ж) до смены кодовой комбинации с вида 00000 на вид 11111 (до смены значения 5-го разряда с 0 на 1). К моменту МП в этом случае на соединенные между собой вторые входы селекторов 12 и 14 поступаетдва раза подряд бит Б (диаграмма на фиг,7 ж) вследствие положительного соглэсовайияскорости на передающей стороне. После указанной смены значения 5-го разряда на вход О-триггера 15 (диаграмма на фиг.7 з) после МП поступает информация с второго входа селектора 14 (диаграмма на фиг,7 ж), в результате чего в О-триггер 15 считывается бит Б, поступающий в момент с 1 диаграммы на фиг.7 е, на первый вход селектора 14 с выхода О-триггера 13, а в момент 2 диаграммы на фиг,7 е - бит В. Нетрудно убедиться методом экстраполяции, что в момент считывания, предшестажщий моменту О диаграммы на фиг,7 е, в О-триггер 15 считан бит А, поступающий с выхода О-триггера 13 (диаграмма на фиг,7 з). Таким образом, и в этом случае на вход преобразователя 16 кода поступает последовательность бит , А, Б, В, , т.е, без ошибок, что подтверждает работоспособность устройства в режиме положительного согласования скорости,В случаях, когда тактовая частота вход ного асинхронного сигнала выше частоты импульсной несущей, фронты считывания восстановленной тактовой частоты смещаются влево относительно диаграмм нэ 10 фиг,7 э,б;в, При этом, если на управляющие входы селекторов 12 и 14 подается "О" .5-го разряда кода промежуточного значения фазы, то на выход селектора 14 проходит информация с выхода О-триггерэ 13(диаграммэ на фиг,7 к) до МП, задержанная на полтакта относительно фазы этой же информации на его входе, на который она поступает через селектор 12 с второго входа последнего (диагрэммэ на фиг,7 а), Этот про 15 20 цесс повторяется до смены кодовой комбинации с вида 11110 на вид 00001 (до смены значения 5-го разряда с 0 нэ 1), после чего на выход селектора 14 проходит информация с его второго входа (диагрэмма нэ 25 фиг,7 к после МП в сравнении с диаграммой на фиг.7 э), а на вход О-триггера 13 поступает через селектор 12 информация из дополнительного канала, С выхода селектора 14 информация (диагрэмма на фиг,7 к) считыва 30 ется в О-триггер 15 фронтами восстановленной тактовой частоты(фиг,7 и). В атом случае: иэ выходе О-триггерэ 15 последовательно появляются биты .А, Б, В, ., т.е; без ошибок, При дальнейшем смещении фронтов импульсов считывания влево от положения 11 нэ диаграмме на фиг.7 и до положения ф 1 на диаграмме на фиг.7 л прохождение информации через селекторы 12 и 14 остаются без изменений до смены ходовой комбинации с вида 11111 на вид 00000 (до смены 40 значейия 5-го разряда с 1 на О). В этом случае после МП эа битом А в информации, поступающей на соединенные между собой вторые входы селекторов 12 и 14, появляется бит В (см, диаграмму на фиг,7 м) вследствие отрицательного согласования скорости на передающей стороне, После указанной смены значения 5-го разряда на вход О- триггера 15 поступает через селектор 14 инО-триггера 13- информация с второго входа селектора 12. Это приводит к тому, что до МП на вход О-триггера 15 поступает бит А, э после МП - бит Б, записанный в О-триггер.13 до МП фронтом 11 диаграммы на фиг.76, Далее фронтом 1 г диаграммы на фиг,76 в формация с выхода О-триггера 13, а на вход 50 О-триггер 13 записывается бит В, поступающий после МП на вход этого триггера че. реэ селектор 12 с его второго входа. В результате на вход О-триггера 15 поступает последовательность бит(фиг.7 н), При считывании в О-триггер 15 фронтами восстановленной тактовой частоты (показаны на диаграмме на фиг,7 л), на выходе О-триггера 15 формируется последовательность битА, Б, В, , т,е, без ошибок, что подтверждает работоспособность системы в режиме отрицательного согласования скорости.Формул а изобретен ия Система для передачи и приема цифровой информации с согласованием скорости, содержащая на передающей стороне последовательно соединенные выделитель тактовой частоты, измеритель фазы импульсов записи и блок кодирования, причем второй вход измерителя фазы импульсов записи является входом тактовых импульсов, а на приемной стороне - последовательно соединенные блок декодирования, формирователь импульсов считывания и узел фазовой автоподстройки, причем другой вход формирователя импульсов считывания является входом тактовых импульсов, о т л и ч а ю щ ая с я тем, что, с целью повышения пропускной способности путем сокращения избыточности передаваемого цифрового сигнала, на передающей стороне введены последовательно соединенные преобразователь кода, регистр сдвига, селектор и первый О-триггер, при этом вход преобразователя кода соединен с входом выделителя тактовой частоты, дополнительный выход которого соединен с вторым входом регистра сдвига, второй выход которого подключен к второму аходу селектора и к первому входу второго О-триггера, второй вход которого соединен с управляющим входом. селектора и с дополнительным выходом измерителя фазы импульсов записи, второй вход первого О-. триггера является входом импульсов считывания, а на приемной стороне введены последовательно соединенные первый селектор. первый О-триггер, второй селектор, второй О-триггер, а также преобразователь кода, при этом вторые входы первого и второго селекторов соединены, управляющие входы соединены между собой и с дополнительным выходом блока декодирования, выход узла фазовой автоподстройки соединен с вторым входом второго О-триггера, а второй вход первого О-триггера является входом импульсов записи,11 01 17000 ОО о т ОО тотот тотот т то тто ттоот 1оо ттттОООО От 77771 тт ОООО От 1 О 101 О тт ттоот тт оо ттт 10011 7 У т ОО 1117 тооо Оао1 1 11 17 1 1 1 7 10 о 1111 0 000 00
СмотретьЗаявка
4693393, 17.05.1989
ПРЕДПРИЯТИЕ ПЯ Г-4115
ПОПОВ АЛЕКСАНДР НИКОЛАЕВИЧ
МПК / Метки
МПК: H04J 3/02
Метки: информации, передачи, приема, скорости, согласованием, цифровой
Опубликовано: 15.08.1992
Код ссылки
<a href="https://patents.su/10-1755385-sistema-dlya-peredachi-i-priema-cifrovojj-informacii-s-soglasovaniem-skorosti.html" target="_blank" rel="follow" title="База патентов СССР">Система для передачи и приема цифровой информации с согласованием скорости</a>