Двоично-десятичный счетчик

Номер патента: 1622946

Авторы: Голубцов, Корняков, Пархоменко, Харламов

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

(54) ДВОИЧНО-ЛЕС (57) Изобретение ной и вычислител ности к синхронн быть использован мыщленной автома ной техники, 1 ел ется повьппение э казоустойчивости счетчик реализов схеме на триггерх Н, И/1,-Н 1 Ии содержит че жет ов,ро ГССР 1988 .кросхе ый йт ехнике,улаева,мента НР ГОСУДАРСТВЕННЫЙ НОМИТЕТпо изОБРетениям и ОтнРытияПРИ ГКНТ СССР К А ВТОРСНСЧУ СВИДЕТЕЛЬСТВУ(21) 4645892/21 (22) 03.02.89 (46) 23. 01. 91. Бюл Р 3 (72) А.НПархоменко, В.В. Га В,С. Харламов и (53) 621.374. 32 (56) Авторское У 1370784, кл .Применение и в электронной в Справочник./Под Б,В, Тарабрина,1987, с. 38, ри А,Е. Корняков 3(088,8) свидетельство Н 03 К 23/72, нтегральних ми ычислительной ред. Б.Н, )1)айэ- М.: Радио и с. 3.29,ЯТИЧНИЙ СЧЕТЧИКотносится к импу ьной технике, в ч ым сЧетчикам, и м о в устройствах п тики и вычислител ью изобретения явл ксплуатационной оРво"чно-десятич ан по многоразряд ах 15.3-15.7, эле -НЕ, 2-2 И-ИЛИ, ИЛИ тыре основных 3-61622946 12 Запрат сфит Составитель О. СквТехред М,Дидык ктор М, немчик дактор С. П Заказ 115 Тираж ПодписноеВНИИПИ Государственного коютета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 10116 229 б 510з РНЬЧй РД Р 1;П 1, 1 РИ ОтКа Е ОЛНОГОсгцс 1 цсх рд рядов двоичцо-лесятич 1 г счст икд предоставляется возмсж 11 ч:1, 1 о" гтдцгвить работоспособность 1,тем 1 оц;чи цд соответстнуюпий упрд 1 ляюппй вход 24, 3-24, 6 нулевого пос исипа, Гри этом происходит дгтоматич скдя рэкгцдигурация работоспособ 1 ой гтр,ктуры устройства методом И:обргтецие относится к импултспой и 111 гсигительцой технике, в частя ти к гицхронцым счетчикам, и может б,т. ис пгл.згвано в устройствах про 11 1 и 1111 ц о 1 д эт Омд тики и Вычислит ель 20 о 1 техцики,Нелью изобретения является повы 111 ц 1 с. .э к. пл удтд ционцой отказ оус той 111 оти устэ 01.1 вд Цд г 1 представлена структурДа К:МД ПРЕД:ДГДЕМОГО ДВОИЧНО,сегятичцого счетчика; на Фиг, 211 есеццд 1 лидгрдмма его работы(- исхслцое состояние выходов в11;"сс; 2 - предварительная установкац;1 1 хгс;х 11,2, Р,З, п,4-7) .,11 эсчцо-дегятичны счетчик содерцт (Фиг, 1) первый элемент НЕ 1г тр ойс с нд, первый элемент ИЛИ 2угтройгтца, основные разряды З-б,рс зернцый разряд 7, второй элементНЕ 8, ие 1 щ 1 9, второй 10, третий1 лемецты И, второй элемент ИЛИ 12угтройгтвд, четвертьп элемент И 13угтрэгтвдэ 11 мецты И/И-НЕ 14.1 - 14,3 014,4 рдзрядов, триггеры 15.115.рд.рядов, первые 161 - 16,3 и16.4 злс менты 2 - 2 И-ИЛИ разрядов, элемгнты И 17 1 - 17,5 разрядов, вторыелс и цтьс 2-2 И-ИП 1 18, 1 - 18, 3 Рд зРЯдов,сс 11 е з;1 емецть И-НЕ 19 1-19. 5 разря,сон, нтсрые элементы И-НЕ 20.1-20.5:1 згядов, третьи элементы 2-2 И-ИЛИ21, 1-21,4 рд зрядов сетвертьпт элемент-2 И-ИП 1 22.1 первого разряда,Еэцтросьцывход 23 устройствагоелицец с входом элемента НЕ 1, вы.;од которого гоецинен с первьсми вхо;,1 в элемецтов И-НЕ 19,1 - 19,5 и 20.1 О, 5, Входы 24, 1 - 24, 4 ра зрепенця работы рд.рялсв г,единецы соответствен 55со с 1 ерцьпси входами элементов И/И;18 1-.4, 14 1 - 14 3, Вход 25 устацовки 1 "0"1 р истца соединен " входомьчп ес пения из цее цеигпрднцо о рдзрялд.,Лднцое техническое репение позволяет повысить экгплудтациоццую отказоустойчивость базовых компонентов устройств промыпсленцой автоматики и вычислительной техники, а также значительно сократить расход интегральных микросхем на этапе эксплуатации этих счетчиков, 2 ил,элемента ИЛИ 2, выход которого соединен с Р-входами триггеров 15,1-15,5разрядов. Информационный вход 26.1предустанова первого разряда 3 соединен с вторым входом кторой группывходов элемента 2-2 И в И 16,4 и с первым вхочом первой группы входов элемента 2-2 И-ИЛИ 16,1, Информационныйвход 26,2 предустднова второго разряда 4 соединен с вторым входом второйгруппы входов элемента 2 в 2 И в 16.1с первым входом первой группы входовэлемента 2-2 И-ИЛИ 16,2, Информационный вход 26,3 предустанова третьегсэразряда 5 соединен с вторым входомвторой группы входов элемента2-2 И-ИЛИ 16,2 и с первым входом первой группы входов элемента 2-2 И-ИЛИ16, 3 Информационный вход 26 4 пр едустацова четвертого разряда соединен с вторым входом второи грунпьвходов элемента 2-2 И-ИЛИ 16,3 и свторым входом элемента И-НГ 20,4, Син.хровход 27 устройства соединен с входом элемента НЕ 8, выход которого соединен с инверсными входами элементовИ 17.1 - 17.4 Входы 28 и 29 определения режимов работы устройства соединены соответственно с первым входомэлемента И 9, с вторым входом элемента И 9 и с третьим входом элемента И 13,Инверсный выход элемента И/И-НР 14.4 соединен с первым входом второй группы входов элемента 2-2 И-ИЛИ 16,4, с первым входом элемента И 175 и с вторым входом первой группы входов элемента 2-И-ИЛИ 21,1. Прямой выход элемента И/И-НЕ 14,4 соеди,;ч с первым входом первой группы входов элемента 2-2 И-ИЛИ 16,4 и с первым входом второй группы входов элемента2-2 И-ИЛИ 21.1.6 6И 17.1, с третьим входом элементаИ 17,2, с третьим входом элементаИ 17.3, с четвертым входом элементаИ 10 и с первым входом элемвнта И 11,Выход элемента И 17.1 соединен спервым входом первой группы входовэлемента 2-2 И-ИЛИ 18,1 и с вторымвходом элемента И 17.5, выход которого соединен со счетным входом триггера 15, 5, Выход элемента И 17.2 соединен с вторым входом второй группывходов элемента 2-2 И-ИЛИ 18, 1 и спервым входом первой группы входовэлемента 2-2 И-ИЛИ 18,2. Выход элемента И 17.3 соединен с вторым входомвторой группы входов элемента2-2 И-ИЛИ 18,2 и с первым входом первой группы входов элемента 2-2 И-ИЛИ18.3, Выход элемента И 17.4 соединенс вторым входом второй группы входовэлемента 2-2 И-ИЛИ 18.3 и со счетнымвходом триггера 15,4. Выходы элементов 2-2 И-ИЛИ 18.1-18.3 соединены соответственно со счетными входамитриггеров 15,1-15 3,Выходы элементов И-НЕ 19.1-19.5соединены с 1-входами соответствующих им триггеров 15,4-15.5. Выходыэлементов И-НЕ 20. 1-20,5 соединенысоответственно с вторыми нходамиэлементов И-НЕ 19.1-19,5 и с К-входами соответствующих им триггеров15.1-15.5.Прямой выход триггера 15,5 соединен с первым входом первой группывходов элемента 2-2 И-ИЛИ 21,1, Прямой выход триггера 15,1 соединен свторым входом второй группы входовэлемента 2-2 И-ИЛИ 21.1 и с первымвходом первой группы входов элемента 2-2 И-ИЛИ 21,2, Прямой ныход триггера 15,2 соединен с вторым входомвторой группы входов элемента 2-2 И-КЛИ21,2 и с первым входом первой группынходов элемента 2-2 И-ИЛИ 213. ПРЯмой выход тРиггеРа 15.3 соединен с вторым входом второй группывходов элемента 2-2 И-КПИ 21.3 и спервым входом первой группы входовэлемента 2-2 И-ИЛИ 21,4, Инверсныйвыход триггера 15,3 соединен с вторым входом второй группы входов элемента 2"2 И-И.ЛИ 22.2.Прямой выход триггера 15,4 соединен с вторым входом второй группывходов элемента 2-2 И-ИЛИ 21.4, Инверсный выход триггера 15.4 соединен с 5 162294Инверсный выход элемента И/И-НЕ14,1 соединен с первым входом второйгруппы входов элемента 2-2 И-ИЛИ 16,1,с первым входом второй группы входов5элемента 2-2 И-ИЛИ 18,1 и с вторымвходом пер ной группы входов элемента2-2 И-ИЛИ 212, Прямой выход элемента И/И-НЕ 14,1 соединен с вторым входом элемента И/И-НЕ 14.4 резервногоразряда 7, с вторым входом первойгруппы входов элемента 2-2 И-ИЛИ 16.1,с вторым входом первой группы входовэлемента 2-2 И-ИЛИ 18,1 и с первымвходом второй группы входов элемента 2-2 И-ИЛИ 21,2.Инверсный выход элемента И/И-НЕ14.2 соединен с первым входом второйгруппы входов элемента 2-2 И-ИЛИ 16,2,с первым входом второй группы входов 20элемента 2-2 И-ИЛИ 18,2 и с вторымвходом первой группы входов элемента2-2 И-ИЛИ 21.3. Прямой выход элементаИ/И-НЕ 14 .2 соединен с вторым входомэлемента И/И-НЕ 14.1, с вторым нходом 25первой группы входов элемента2-2 И-ИЛИ 16,2, с вторым входом первой группы входов элемента 2-2 И-ИЛИ18.2 и с первым входом второй группывходов элемента 2-2 И-ИЛИ 21.3, ЗСПрямой выход элемента И/И-НЕ 14,3; соединен с вторым входом элементаИ/И-НЕ 14,2, с вторым входом первой груп-пы входон элемента 2-2 И-ИЛИ 16.3, с вторым входом первой группы входов элемента2-2 И-ИЛИ 18,3 и с первым входом второй группы входов элемента 2-2 И-ИЛИ21.4. Инверсный выход элементаИ/И-НЕ 14.3 соединен с первым входом второй группы входов элемента 402-2 И-ИЛИ 22.2, с первым входом второй группы входов элемента 2-2 И-ИЛИ16.3, с первым входом второй группывходов элемента 2-2 И-ИЛИ 18.3 и свторым входом первой группы входовэлемента 2-2 И-ИЛИ 21,4,Выход элемента 2-2 И-ИЛИ 16.4 резервного разряда 7 соединен с вторым входом элемента И-НЕ 20,5. Выход элемента 2-2 И-ИЛИ 16,1 соединенс вторым входом элемента И-НЕ 20,1.Выход элемента 2-2 И-КПИ 22,1 соединен с вторым входом элемента И 17.2,Выход элемента 2-2 И-ИЛИ 16.2 соединен с вторым входом элемента И-НЕ20.2, Выход элемента 2-2 И"ИЛИ 16.355соединен с вторым входом элементаИ-НЕ 20.3, Выход элемента И 9 соединен с первым входом элемента40 вторым входом первой группы входовэлемента 2-2 И-ИЛИ 22, 1,Выход элемента 2-2 И-ИЛИ 21 1 является информационным выходом 30.15верного разряда 3 устройства и соединен с первыми входами элементов И17,2 и 17,3, с третьим входом элемента И 1 О, с вторым входом элементаИ 11 и с вторым входом элемента И 13. 1 рВымол элемента 2-2 И-ИЛИ 21,2 является информационным выходом 30.2 второго разряда 4 устройства и соединенс вторым входом элемента И 17,3 и свторым входом элемента И 10. 15Выход элемента 2-2 И-ИЛИ 21,3 является информационным вьмодом 30,3 третьего разряда 5 устройства и соединен с первым входом элемента И 10.Выход элемента 2-2 И-ИЛИ 21,4 является информационным выходом 30.4 четвертого разряда 6 устройства и соединен с третьим входом элемента И 11и с первым входом элемента И 13,Выходы элементов И 10 и 11 соединевы соответственно с первым и вторым входами элемента ИЛИ 12, выходкоторого соединен с вторым входомэлемента И 17.6 Выход элемента И 13является выходом переноса значения в 3 Остарший разряд счетчика устройства,Рассмотрим функциональное назначение элементов логической структурыпредлагаемого двоично-десятичногосчетчика,Элемент НЕ 1 осуществляет инверсию сигнала на контрольном входе 23разрешения предустанова устройстваи открывает или закрывает элементыИ-НЕ 191-195 и 20.1-20.5,Элемент ИЛИ 2 принимает сигнална входе 25 устройства и согласуетего со стандартным значением логического "0" или логической "1" внутриинтегральной микросхемы, 45Разряды 3-6 являются основньииразрядами двоично-десятичного счетчика, реализующими его основное функциональное назначение в устройствахпромышленной автоматики и вычисли 50тельной техникиРазряд 7 является резервным разрядом двоично-десятичиого счетчикаи предназначен для восстановленияего работоспособности при отказеодного из основных разрядов 3-6.Элемент НЕ 8 осуществляет инвертирование сигнала на синхровходе 27устройства и преобразует его реальное значение в номинальные значениялогическои "1" или логического "0"внутри интегральной микросхемы.Элементы И 9-1, 13 и ИЛИ 12 реализуют схему управления режимами работы двоично-десятичного счетчика,Элементы И/И-НЕ 14,1-14,3 и 14,4осуществляют выработку сигналов настроечной Функции, управляющей работоспособной структурой двоично-десятичного счетчика, в зависимости отисправного (неисправного) состоянияего разрядов 3-6,Триггеры 15,.1 - 155 предназначеныдля хранения числа накопленных импульсов, поступивших на синхровход27 устройства при разрешении ихсчета,Элементы 2-2 И-ИЛИ 16,1-16,3 и16.4 осуществляют коммутацию сигналов с информационных входов 26.126,4 предустанова устройства на 1 и К-входы триггеров 15.1 - 15.5, в зависимости от исправного (неисправного) состояния соответствующих основных разрядов 3-6.Элементы И 171-17, Ъ совместно сэлементами 2-2 И-ИЛИ 18,1-18,3 осуществляют коммутацию синхросигналов,поступающих на синхровход 27 устройства, и изменений на прямых выходахтриггеров 15.1-15.5 на счетные входытриггеров последующего исправногоразряда,Элементы И-НЕ 19,1-19,5 и 20,1 -20,5 осуществляют подачу разнополярных сигналов на 1- и К-входы триггеров 15,1-15,5,Элементы 2-2 И-ИЛИ 21,1-21,4 осуществляют коммутацию сигналов с триггеров 15, 1-1 5. 5 на выходы 30, 1-30.4устройства в зависимости от исправного (неисправного) состояния соответствующего разряда 37. Элемент 2-2 И-ИЛИ 22.1 осуществляет установку устройства в "0" после значения п 1001" и коммутирует этот сигнал установки в первый 3 или во второй 4 разряды в зависимости от их работоспособного состояния.Вход 23 разрешения лредустанова устройства предназначен для управления режимом установки его в предварительное состояние, отличное от нуля. При наличии на входе 23 сигнала низкого логического уровня устройство устанавливается в состояние, соот 1622946 10нетстнующее :остояциям сигцалон ца входах 26.1-6. устройстня.Входы 24 1-24 4 устроцстна предназначены для разрешения (запрета) работы соответствующего оснонцого разряда. При разрешении работы разряда на соответствующем входе 6 присутствует сигнал высокого логического уровня, В случае запрета работы разряда на соответствующий ему вход 26 подается сигнал нулевого логического уровня,Вход 25 предназначен для установки устройства н нулевое состояние путем подачи на этот вход сигнала 1 О 15 низкого логического уровняВходы 26.1-26,4 устройства являются инФормационными входами предварительной установки его н состояние, 20 отличное от нулевого состояния.Входы 28 и 29 в совокупно.ти с входом 23 являются входами, управляющими режимами работы устройства Счет импульсов происходит при нали чии на входах 23, 28 и 29 сигналов высокого логического уровня. Наличие этих же игналов на входах 23, 28 и 29 обеспечивает перенос импульсов в следующий каскад Чвоично-десятичного счетчика через э.емент 1 13,Двоично-десятичньй счетчик работает следующим образом.Для установки двоичцо в десятично счетчика в нулевое состояние на вход35 25 подается сигнал низкого логического уровня, который через элемент ИЛИ 2 поступает на инверсные К-входы триггеров 15.1 - 15.5 и устанавливает их в нулевое состояние.40 Лля установки двоично-десятичного счетчика в состояние, отличное от нулевого, на вход 23 разрешения предустанова подается сигнал логического 45 нуля, а состояния сигналов на входах 28 и 29 могут быть любыми. В этом случае элементы И-НЕ 19,1-19,5 и20. 1-20,5 открываются сигналом с выхода элемента НЕ 1, Состояния сигна лов с входов 26. 1-26,4 устройства через элементы 2-2 И-ИЛИ 16.1-163 и 16 .4, И-НЕ 19. 1-19.6 и 20. 1-20.5 подаются на 1- и К-входы триггеров 15,1-15,5, которые принимают идентичные состояния с приходом положительного перепада тактового импульса на вход 27 синхронизации устройства. При исправном состоянии основныхразрядов 3-6 устройства и режиме счета ца входах 24 1-24,4 присутствуютсигналы логической единицы, В этомслучае единичными разрешающими сигналами открьггы следующие логическиеэлементы устройства: первые группывходов элементов 2-2 И-ИЛИ 161-16,3и 16,4, вторые группы входов элементов 2-2 И-ИЛИ 21.1-21,4, первые группы входов элементов 2-2 И-ИЛИ 18.,118,3, Элемент И 17.5 закрьгг нулевымлогическим уровнем сигнала с инверсного выхода элемента И/И-НЕ 144Счет импульсон в устройстве производится по следующей логической ветви: со счетного входа 27 устройствачерез элемент НЕ 8, элемент И 7.1,первую группу входов элемента2-2 И-ИЛИ 18.1 - на счетный входтриггера 15.1, через вторую группувходов элемента 2-2 И-ИЛИ 21,1 - наинформационный выход 30,1 устройства,с приходом второго импульса изменениевыхода триггера 15,1 через вторуюгруппу входов элемента 2-2 И-ИЛИ 21,1,элемент И 172, первую группу входовэлемента 2-2 И-ИЛИ 18.2 - на счетныйвход триггера 15.,2 и через вторуюгруппу входов элемента 2-2 И-ИЛИ 21.2ца информационный выход 30.2 устройства. С приходом очередного импульсаэлементы И 17,2 и 17.3 будут закрьггынулевым состоянием сигнала на прямомвыходе триггера 151, и следовательно, н единичное состояние установитсятолько триггер 15.1, так как элементИ 17, 1 будет открыт. Четвертый импульс установит в единичное состояние триггер 15.3 и в нулевое состояние триггеры 151 и 15.2. Триггер154 будет установлен в единичноесостояние при предыдущем единичномсостоянии триггеров 15,1, 15.2 и15,3, так как только в этом случаеоткроется элемент И 17,4,После состояния двоично-десятичного счетчика, равного "1001", открывается элемент И 13, который можетпередать по выходу 31 устройстваединицу переноса в старший каскадмногоразрядного двоично-десятичногосчетчика, С приходом очередного импульса двоично-десятичный счетчикустанавливается в состояние в "0000",Это обеспечивается тем, что элементИ 17,1 открьгг для прохождения импульса на счетный вход триггера 15. 1, элемент16229И 17.2 закрыт сигналом с выхода эЛемента 2-2 И-ИЛИ 221, элемент И 17,3-закрьгг нулевым сигналом с выходатриггера 15,4 через элемент 2-2 И-ИЛИ521,2 и элемент И 174 открьгг для прохождения синхроимпульса на счетныйвход триггера 152,Состояние входов и выходов устройства при счете от 0 до 9 показанона временной диаграмме работы устройства (фиг. 2),При неисправном состоянии одногоиз основных разрядов 3-6 на соответствующий управляющий вход 24.1-24,4устройства подается сигнал логического нуляРассмотрим принцип сохраненияработоспособности устройства на примерах, когда произошел отказ первого 203 и третьего 5 разрядов.При отказе триггера 15.1 первогоразряда на управляющий вход 24.1 подается нулевой потенциал и данныйразряд исключается из режима функционирования предлагаемого двоично-десятичного счетчика, Это производится следующим образом.Нулевой потенциал на входе 24.1устройства приводит к смене сигналов 30на прямом и инверсном выходах элемента И/И-НЕ 14,4, что, в своюочередь, приводит к открьгтию второйи закрьггию первой групп входов элемента 2-2 И-ИЛИ 16,4, к открытию первой и закрытию второй групп входовэлемента 2-2 И-ИЛИ 211, а также к открытию элемента И 17.5 Таким образом, при установке устройства в состояние, отличное от нулевого, сигнал с входа 261 будет поступать через вторую группу входов элемента2-2 И-ИЛИ 16,4 на вход элемента И-НЕ20.5, а значение состояния сигналана выходе триггера 15,5 через первую 45группу входов элемента 2-2 ИПИ21,1 - на информационный выход 30.1устройства. Выход триггера 15.1 вэтом случае будет отключен от выхода301 устройства закрытой второй группой входов элемента 2-2 И-ИЛИ 211.Подсчет импульсов в этом случаебудет производиться по следующейлогической ветви предлагаемого двоично-десятичного Счетчика: с синхровхода 27 устройства через элементНЕ 8, элементы И 17,1 и 17.5 - насчетный вход триггера 15.5, значениесостояний сигналов (и их изменения) 2на выхопе триггера 15,5 через первую группу вхолон элемента 2-2 И-ИЛИ 21.1 - на информационный выход 30,1 устройства и через элемент И 17.2, первую группу входов элемента 2-2 И-ИЛИ 18.2 - на счетный вход триггера 15.2. Состояние сигнала на выходе триггера 15.2 (и его изменения) через вторую группу входов элемента 2-2 И-ИЛИ 21,2 поступает на информационный выход 302 устройства и через элемент И 17,3, первую группу входов элемента 2-2 И-ИЛИ 18,3 - на счетный вход триггера 15.3. Состояние сигнала (и его изменения) на выходе триггера 15.3 через вторую группу входов элемента 2-2 И-ИЛИ 21,3 поступает на информационный выход 30,3 устройства и через элементы И 10, ИЛИ 12, И 17,4 - на счетный вход триггера 15,4, состояние сигнала на выходе которого через вторую группу входов элемента 2-2 И-ИЛИ 21,4 поступает на выход 30,4 устройства. Таким образом, в результате подачи нулевого потенциала на вход 24 .1 происходит исключение триггера 15.1 из работоспособной структуры предлагаемого двоично-десятичного счетчика как в режимеего предустанова, так и в режимеподсчета импульсов,При отказе триггера 15,3 на управляющий вход 24,3 устройства подается нулевой потенциал, которыйприводит к изменению состояний сигналов на прямых и инверсных выходахэлементов И/И-НЕ 142, 14,1 и 14.4.Единичными потенциалами с их инверсных выходов открываются следующиелогические элементы устройства: вторая группа входов элемента 2-2 И-ИЛИ16,4 (разрешается прохождение сигнала с входа 26,1 устройства на Ти К-входы триггера 15,5), элементИ 17,5 (разрешается прохождение синхроимпульсов на счетный вход триггера 15.5), первая группа входовэлемента 2-2 И-ИЛИ 21,1 (разрешаетсяпрохождение сигнала с выхода триггера 15,5 на информационный выход30.1 устройства), вторая группа входов элемента 2-2 И-ИЛИ 16.1 (разрешается прохождение сигнала с входа26,2 на 1- и К-входы триггера 15. 1),вторая группа входов элемента 2-2 И-ИЛИ18,1 (разрешается прохождение синхро-импульсов с выхода элемента И 17.2ца вход 0 триггс ра 15, 1), первая группа входов клемента 2-21-ИП 21(разрешается прохождение сигнала с выхода триггера 15 1 ца информационный выход 30.2 устройства), вторая группа входов элемента 2-2 ИГП 16.2 (разрешается прохождение сигнала с входа 26.3 устройства на 1- и К-входы триггера 15.2), вторая группа входов элемента 2-2 И-ИЛИ 18,2 (разрешается прохождение синхроимпульса с выхода элемента И 17,3 на счетный вход триггера 15,2), первая группа входов элемента 2-2 И-ИЛИ 21.3 (разрешается прохождение сигнала с выхода триггера 15.2 на информационный выход 30,3 устройства), Состояние логических элементов четвертого разряда 6 остается прежним, Таким образом, при подаче нулевого потенциала на вход 24 .3 логическая структура двоично-десятичного счетчика перестраивается на работоспособную структуру, "вытесняя" отказавщш триггер 15.3.Замена отказавших триггеров 15.1 и 15,4 второго и четвертого Разрядов производится аналогично рассмотренным примерам.Таким образом, в двоично-десятичном счетчике осуществляется автоматИческая реконфигурация его логической структуры при отказе одного из основных разрядов, что создает возможность обеспечения работоспособности этого устройства без замены, и, следовательно, повышается его эксплуатационная отказоустойчивость. 40 Формул а и з об р ет е ни я Лвоично-десятичный счетчик, содержащий два элемента НЕ, два элемента ИЛИ, четыре элемента И и разряды, каждый из которых содержит триггер, два элемента И-НЕ, элемент И, вход разрешения предустанова устройства соединен с входом первого элемента ВЕ устройства, выход которого соединен с первыми входами первого и второго элементов И-НЕ каждого разряда, вход установки в цОц .устройства соединен с входом первого элемента ИЛИ устройства, выход которого соединен с К-входом триггера каждого разряда, синхровход устройства соединен с входом второго элемента НЕ устройства, выход которого О 15 20 25 ЗС 35 50 55еелцц ц с ццц рс цы.ьч цхоламц лемецтецха%то о раряда, Р-ц" елуетройс 1 ца;оелицен с первым входомпервого элемента И устройств, второй вход которого соелццец с Т-входомустройс тва, ко 1 орый дополнительносоедицен с третьим входом четвертогоэл еме цта 11 чс тройе т на, выход пер в огоэлемента И-НГ каждого разряда соьдицец с 1-входом триггера одноименногоразряда, выход второго элемента И-НЕкаждого разряда соединен с вторымвходом первого элемента И - НЕ и с К -входом триггера одноименного разряда, выход первого элемента И устройства соединен с пергым входом третьего и с четвертым входом второго элементов И устройства, с прямым входомэ.емецта И первого разряда, с третьим входом элемента И второго разряда, с третьим входом элемента Итретьего разряда, о т л и ч а ю -щ и й с я тем, что, с целью повышения эксплуатационной отказоустойчивости, в него введены дополнительный разряд, содержащий триггер, элемент И/И-НЕ, элемент 2-2 И-ИЛИ, элемент И и два элемента И-НЕ, каждый, кроме резервного, разряд дополнительно содержит третий элемент 2-2 И в И, разряды, кроме резервного и четвертого, содержат элемент И/ИНЕ, первый и второй элементы 2-2 И-ИЛ, второй разряд дополнительно содержит четвертый элемент 2-2 И-ИЛИ, причем вход разрешения работы первого разряда соединен с первым входом элемента И/И-НЕ резервного разряда, вход разрешения работы второго разряда соединен с первым входом элемента И/1-НЕ первого разряда, входразрешения работы третьего разрядасоединен с первым входом элементаИ/И-НЕ второго разряда, вход разрешения работы четвертого разрядасоединен с первым входом элементаИ/И-НЕ третьего разряда, информационный вход предустанова первого разряда соединен с первым входом первойгруппы входов первого элемента2-2 И-ИЛИ одноименного и с вторым входом второй группы входов элемента2-2 И-ИЛИ резервного разрядов, информационный вход предустанова второго разряда соединен с первым входом первой группы входов первого элемента2-2 И-ИЛИ одноименного и с вторым входом второй группы входов первого эле 15 1622946мента 2-2 И-ИЛИ первого разрядов, вход предустанова третьего разряда соединен с первым входом первой группы входов первого элемента 2-2 ИЛ 11 одноименного и с вторым входом второй группы входов второго разрядов, вход предустанова четвертого разряда соединен с вторым входом второго элемента И-НЕ одноименного и с вторым входом второй группы входов первого элемента 2-2 И-ИЛИ третьего разрядов, выход первого элемента НЕ устройства дополнительно соединен с первыми входами первого и второго элементов И-НЕ резервного разряда, выход первого элемента ИЛИ устройства дополнительно соединен с К-входом триггера резервного разряда, инверсный вьмод элемента И/И-НЕ резервного разряда соединен с первым входом второй группы входов элемента 2-2 И-ИБ одноименного, с первым входом элемента И одноименного и с вторым входом первой группы входов третьего элемента 2-2 И-ИЛИ первого разрядов, прямой выход элемента И/И-НЕ резервного разряда соединен с первым входом первой группы входов элемента 2-2 И-ИЛИ одноименно и с первым входом второй группы входов третьего элемента 2-2 И-ИЛИ первого разрядов, выход элемента 2-2 И-ИЛИ резервного разряда соединен с вторым входом второго элемента И-НЕ одноименного разряда, выход которого соединен с вторым входом первого элемента И-НЕ и с К-входом триггера одноименного разряда, выход первого элемента И-НЕ резервного разряда соединен с 1-входом триггера одноименного разряда, синхровход которого соединен с выходом элемента И одноименного разряда, прямой выход триггера резервного Разряда соединен с первым входомпервой группы входов третьего элемента 2-2 И-ИЛИ первого разряда, инверсный выход элемента И/И-НЕ первого разряда соединен с первым входом второй группы входов первого,с первым входом второй группы входоввторого элементов 2-2 И-ИЛИ одноименного и с вторым входом первой группы входов третьего элемента 2-2 И-ИЛИ второго разрядов, прямой выход элемента И/И-НЕ первого разряда соединен с вторым входом элемента И/И-НЕ резервного, с вторым входом первой группы входов первого, с вторым вхо 10 15 Ю 25 30 35 40 45 50 дом первой группы входов второго элементов 2-2 И-ИЛИ одноименного и с первым входом второй группы входов третьего элемента ИИ-ИЛИ второго разрядов, выход первого элемента 2-2 И-ИЛИ первого разряда соединен с вторым входом второго элемента И-НЕ одноименного разряда, выход элемента И первого разряда соединен с вторым входом элемента И резервного разряда и с первым входом первой группы входов второго элемента 2-2 И-ИЛИ первого разряда, выход которого соединен со счетным входом триггера одноименного разряда, выход триггера первого разряда соединен с вторым входом второй группы входов третьего элемента 2-2 И-ИЛИ одноименного и с первым входом первой группы входов третьего элемента 2-2 ИИЛИ второго разрядов, вход разрешения раооты четвертого разряда дополнительно соединен с первым входом первой группы входов четвертого элемента 2-2 И-ИЛИ второго разряда, выход которого соединен с вторым входом элемента И одноименного разряда, выход которого соединен с первым входом первой группы входов второго элемента 2-211-ИЛИ одноименного и с вторым входом второй группы входов второго элемента 2-2 И-ИЛИ первого разрядов, инверсный выход элемента И/И-НЕ второго разряда соединен с первым входом второй группы входов первого, с первым входом второй группы входов второго элементов 2-2 И-ИЛИ одноименного и с вторым входом первой группы входов третьего элемента 2-2 И-ИЛИ третьего разрядов, прямой выход элемента И/И-НЕ второго разряда соединен с вторым входом элемента И/И-НЕ первого разряда, с вторым входом первой группы входов первого, с вторым входом первой группы входов второго элементов 2-2 И-ИЛИ второго разрядов и с первым входом второй группы входов третьего элемента 2-2 И-ИЛИ третьего разряда, выход первого элемента 2-2 И-ИЛИ второго разряда соединен с вторым входом второго элемента И-НЕ одноименного разряда, выход второго элемента 2-2 И-ИЛИ второго разряда соединен со счетным входом триггера одноименного разряда, выход которого соединен с вторым входом второй группы входов третьего элемента 2-2 И-ИЛИ одноименного и с1 за зряпа, с ггервггм входом второй группы входов первого, с первьгьг входомвтороц группы ггхопов второгО эпемец -тов 2-2 И-ИЛИ третьего и с вторым входом первой группы входов третьегоэпеьгенз л 2-2 И-ИЛИ;етвертого рлзрядов, ггрямой вьгхс г:эпеиецтл И/И - НГ,третьего рлзрядл .сэедггнегг с вторымвходом эпеицта И/11-Н, второго рлзтретьего разряда, с вторьгьг входом ПЕрВОй ГруПГГЫ ВХОДОВ ПсрВОГО ЭПЕМЕНта 2-2 И-ИЛИ третьего разряда ц с гргзьгм входом второй группы вхопог Т 1 етьего эпемецта 2-2 И-ИЛИ че."В ртог О рлзрп - дл, вьгход первого эпс мс 1 гг 1 л 2-2 И-ИЛ 1 третьего разряда содип с втсзрьги входом второго эпсэис ггчл 11-11 Е Одноимеггного разряда, пг Гхогг эпсиецтл И третьего разряда сопицец с первьпг входом первой группы вхоггов второго эпемецтл 2-2 И-ИЛИ Одноименного и с. ВтОрьгьг входом езторой Г 1)упггы входОВ Вто 1 эОГО ъпеьсссцтл -ИЛИ БторОГО рлзрядогг, цьгход вто 1 эОГО .эпсмеггтл ,2-2 И-ИЛИ третьего рл зрядл сос.дицс исчстцым оди тригг ерл Одггоимегг - ного ра.зрядл, цьгход которого соедггцсц с вторьгм входом второй грутгпы входов третьег о эпемнтл 2-И-ИЛИ одноименного и с пергэым входои пер - вой группьг входов третьего эзгсэмеггтл 2-2 И-ИЛИ чс.твсртог о рл.эрядов, выход эпементл И четвртОГО рл.зрядл сс - ДИНЕЦ СО СсГСТГГГ,ГГГ ВХОДОМ тРИГГЕРЛ ОД- ггоггмен:гог О ра.зрядсг и с вторым входом второй группы гэходсгэ втсэрого эпемецГПЕГО КЛС Капа пс Гэгсьгьг гсхс дом пергзой групгпг вхозгсэвтретьего энемцтл 2-2 ИЛ третьего разрядов, ггцверс ньгй выход .эпмента ИггИ. третьего разряда соединен с первым гзхопс 1 м второй группы входов сгетверз ОГО эпемецтл 2 - 2 И-ИЛИ второгсэ ряда, с вторьпг входом првсхйг группывходов второго эпемецтл 2-11-И.Б 5 10 15 20 25 30 35 40 тл 2-И-ИЛ 1 третьего разряда, гзьгхс 1 п третьего эпемента 2-2 И-ИЛ 1 первого разряда является первюг ицфорилцггоц- ГГГГМ ВЬГХОДОМ УСтРОйетВа И Сос ДИЦЕЦ с первым входом элемента И второго разряда, с первым входом эпеиецта И третьего разряда, с третьим вхО- дом второго элемента И и с вторыми входами третьего и четвертого эпементов И устройства, выход третьсгс 1 элемента 2-2 И-ИЛИ второго разряда является вторьпг иггформагГзгоггггьи вьгходом устройства и соединен с гзто 1 гьпг входом эемецтл И третьего разряда и с вторым входом второго элемента И устройства, инверсньпг выход триггера третьего разряда соединен с вторым входом второй группы входов четвертого элемента 2-2 И-ИЛИ второго разряда, инверсный выход триггера четвертого разряда соединен с вторим входом первой группы входов четвертого элемента 2-2 И-ИЛИ второго разряда, выход третьего элемента .-ИИЛИ третьего разряда является третг,иьс информадионныи выходом устройства и соединен с первым входом второго элемента И устройстгзл, выход треть- го элемента 2-2 ИЧИ четвергого рл эРЯДа ЯВЛЯЕТСЯ сГтВЕРтЫМ ГГГГфОРЬГЛГГГГОГГ- ныи выходом устройства и соединен с третьим входом третьего и с первым входом четвертого элементов И устройства, выходы второго и третьего ЭЛЕМЕНТОВ И уС Тр Ойспт Гэа СОЕднцЕНЫ СО - ответственно с первым и вторым входами второго эпемецтл ИЛ 1 устройства, выход которого соединен с вторым входом эпсиецта И четгэртого разряда, ВЬГХОд ЧЕтнртогсэ .эПЕИЕцта И уетрОйства является вьгходсэм переноса максимапьцогс 1 .значения в счетчик стар

Смотреть

Заявка

4645892, 03.02.1989

ВОЙСКОВАЯ ЧАСТЬ 25840

ПАРХОМЕНКО АНАТОЛИЙ НИКИФРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ, ХАРЛАМОВ ВИКТОР СЕРГЕЕВИЧ, КОРНЯКОВ АЛЕКСАНДР ЕВСТАФЬЕВИЧ

МПК / Метки

МПК: H03K 23/72

Метки: двоично-десятичный, счетчик

Опубликовано: 23.01.1991

Код ссылки

<a href="https://patents.su/10-1622946-dvoichno-desyatichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоично-десятичный счетчик</a>

Похожие патенты