Аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
,Я 0153304 НОЗ ПИСАНИЕ ИЗОБРЕТЕНИЯВТОРСКОМУ СВИДЕТЕЛЬСТВУ еский и во СССР 1985СССР, 1985, также уве оме ысокочастот Цель иэобреости преобраз е точ я - повьеля. г,1 представлена к-схем 3-вр на фиг, 2 на фиг,4 ского устреобразователя; енные диаграммы имер иствавариантителя. реализации логичеи переключателя;реализации управл а иг емо кочасттнои помех. ОСУДАРСТ 8 ЕННЫИ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР(57) Иэсбретсние относится к средстУвам преобразования формь представления информации и может быть использовано в гистемах дередачи и обработки непрерывных изменяющихся в большом диапазоне сигналов для преобразования этих сигналов в двоичный позиционный код в условиях воздействия низкочастотной и высокочастотной помех, Цель изобретения - повышение точности преобразователя. 11 ель достигается тем, что в устройство, содержащее вычитаИзобретение относится к средствам преобразования формы представления информации и может быть использовано в системах передачи и обработки непрерывньгх изменяющихся в большом диапазоне сигналов пля преобразованияэтих сигналое в двоичный код в условиях воздействия низкочастотной и вь тель, фильтр высоких частот, управляемый усилитель, инвертор, первый и второй сумматоры, первое и второе вероятностные реле, первый и второй ключи, первый и второй компараторы с гистерезисными характеристиками, первый, второй и третий элементы ИЛ, элемент задержки, реверсивный сдвиговый регистр, цифроаналоговый преобразователь, дополнительно введены третий сумматор, переключатель и логическое устройство, При этом эа счет введения этих дополнительных блоков и дополнительных связей осуществляется компенсация полезного разностного сигнала на входе фильтра верхних частот и восстановление полезного разностног сигнала на выходе третьего сумматора. Это позволяет значительно повыситью точность преобразования непрерывньм импульсных сигналов, изменяющихся в большом динамическом диапазоне в условиях воздействия низкочастотной и чить верхнюю граничную частоту низкочастотной составляющей помехи, прикоторой устройство функционирует, 5 ил.1533005 5 РО Из ста Техре дакто ар ьтор Н Кор ь 7/57 Тираж 8сударственного комите113035, Москва та по изоб Ж, Раения ая н роизвоцственно-издательский комбинат "Патент", г, ужгород, ул. Га арина, 10 Заказ 8ВНИИПИ МоимюхИааоМй Ф.тель В,Махнано М,Ходанич дписцоеоткрытиям нри ГКНТ СССд. 4/53 Р3Еэ Р3 3Р 3Р 3Р 3Г К макс К макс Кмакс К макс/ - К /4 макс Кмскс Кмакс/ 2 Кмакс/4 Кмакс/8 К макс/ 1 6 Кмакс/3 2 2 2 Преобразователь (фиг.1) состоит из цычитателя 1, Фильтра 2 высоких частот, управляемого усилителя 3, иннертора 4 сумматоров 5 и б вероятУ 95 цостцых реле 7 и 8, ключей 9 и 10, компдраторон 11 и 12 с гистерезисной характеристикой, элементов ИЛИ 13-15, эленетд 16 задержки, реверсивного сдвигного регистра 17, цифроаналогового преобразователя (ЦАП) 18, входцои шины 19,(3+1)-разрядной выходной нцшы 20, логического устрсйства 21, сумматора 22 и переключателя 23,Логическое устройство 21 может быть 5 вьцолцено нд элементе ИЛИ-НЕ 24(Фпг,4), переключатель 23 - на коммутаторе 590 КНЗ. На фиг.5 в качестве примера изоб 20 рджецд принципиальная схема упрайляемго усилителя, который управляется зосьмр 31 эядь 1 м кодом с ОднОЙ 1ц одном из его разрядов (кодом сыхола восмирдзрядного реверсивного сдцигового регистра 17). Управляемый стель состоит из соединенных пследовательно двух каскадов, выполненных нд операционных усилителях 25 и 26, с двумя входами цифровой регули 30 роцки усиления и третьего каскада,1 0 0 0 0 О О О 0 1 0 0 0 0 0 0 О 0 1 О О 0 О 0 0 0 О 1 0 0 О 0 0 0 0 0 1 0 0 0 О О 0 О 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 Коэффициенты передачи управляемого усилителя 3 по первому и второму выходам выбраны из условий обеспечения постоянной относительной погрешности преобразования во всем диапазоне изменения сигнала, Зависимости коэффициентов 1 и Кс передачи управляемого усилителя 3 соответственно по первому и второму выходам от кода, запи 55 санного на вь 1 ходе реверсивного сдвигового регистра 17, приведены в таблице, причем младший разряд реверсивного сднигового регистра не является инвыполненного на операционном усилителе 27, с одцим входом цифровой регулировки усиления, д также логическ- го устройства, Выход второго каскада янляется первым выхдом управ:яекзго усилителя, а выход тре гьего кдс кала вторым выходом. 1(оэРФпент перач по первому и второму выходам и меняются в зависимости т цыхдног кдд согласно таблице 1, Зто дстпгдется изменением состояния ключеп 28-32, выполненных нд полевых транзисторах7 и соотношением ре зист 1 рц 33-49. Ключи 28-32 замыкаются при туцци на их упрдвляюцие цхы цу.с цго сгнала, д рдзмыкдютс 1 и, супеп11сигнала 1 , Тр е 6 у с мькг ти ц иключ еи 2 8- 3 2 и з ависцмтит к дд з бси ечи в ают с я л о ги ч е с ким у с т рй с т в м управляемого услте:и, зьпопеццзго на логических злс мецтах ."1 Г 111 50-53 и элементах 2 ИЛИ-НЕ 545 з, 1;-1,з - циецты усиления К, и К . Управляемого усилителя соотц т тцс ццо первому и второму вых 1 пз, ь.11 зце- ты усиления первого К , трг 1;тг 3третьего каскддоц узраззпз м.усилителя в зависмост т тция ключей 28-32 и цосьмпра.зр;гпкда прп" веденыз таблице,формационным, его ца зцем цулевьм,поскольку в него предварит.цьц записывается "1". Эта "1" хрдцптс я ц нулевом разряде при тсутстцп з:е зцогосигнала, Информацоньи ян.яются 1старших разрядов из (11+1) рсззрядовреверсивного сдвгоц 1 гз регистра, соответственно разряды кола с выходаэтого регистра назовем млд,цгцй - нулевым, а 1 старших - цззрмдциос ми, Выходы Е 1 старшихЕрмзцизхразр ядов реверс инно г.дц и гзоо регистра назовем первмп нюх дцьми ши5 1533005цдми, а выход его нулевого разрядавторой выходной шиной,Зцдчение максимального коэффициента передачи 1 управляемого усилимсс Н.5теля 3 зависит от величины квантапреобразованияпервого младшего раз.1рятд ПАП 18 и уровня срабатывания вероятностных ре:те 7 и 8 аи а приттт,тбрдттттьтх состтцетствецно порогах 10д = П 2 ц -д =-с /2Т т тт е,з Iс. д1 тГмакс1 15 20 25 30 35 40 45 50 55 В ттом лучде максимальный коэффицис цт усиления 1 , управляемогоусилителя определяется выражениемкасЕ, Состояние "3" кджгтого ключа обозначает "Замкнут", атт тт 1 ст цс стс тсзятттте Р Разомкнут, Логическсустрои ттто управляемого усилителя, число каскддов и изменение коэффттттиецтов ттереттдчт отдельных каскадв в зависимости от кода может бытьразличным, но общие коэффициенты усиления 1;, и " гтолжцы изменяться в соотттетстттттт с таблицей.Нд фиг,2 а ломацоц 1 изобрджен входной сигцттл 7(г), представляющий собойаддисвсую смесь полезного сигналатс(г.), низкочастотной помехи Х(г.) ивысокочдстотцои помехи Б(с), кривой 2изобрджеца цизкочдстотная помехаХ(т), Нд фиг,26 ломаной 1 представ.и и входной тттлс. тцьг сигнал Ч(С),крттнсц 2 - сттгцд:т Г(г) с выходаАП Я, Нд фиг,2 в изображен сигналнт,тхтдд цы титдтеля 1, ломаной 1дддитцдя .тес ь полезного разностного сцгцдлд 7,(г), ВН-помехи Б(С)и Н 1 - помехтт Х ( .), кривой 2 - НЧттомехд Х . Нд фиг,2 г представленсигнал цд выходе фттльтра, на фиг,2 дстт 1. ттс нтск 1, с логгтческого устройс тт;д 21, цд фттт,2 - сигнал на выходетн реключдтелц 23, на фиг,2 ж - сигналцд ттт.тхстгт. с ъъгтдтстрд 22. Сигнал"Сброс" цз 1 брджец нд фиг.2 и,Нд фттг,Зд ло.аной 1 изображен сигцдл с цервогс выхода управляемогоусилиттля 3, д ломаной 2 - сигнал сего втстрст т ттттходд, На фиг,36 предгтднлец с ттгтсттт цд выходе сумматора 5Эца фиг,3 ц - с:ит ца.т ца выходе сумматора 6. Нд фт;г,3 г изображен сигналс выхода цен яттт 1 сттт 1 г о реле 7, цафиг,3 д - имттульеы с выхода компаратора 11, цд ттттт,3,ж - соответственно сигцдлы с ттых тдд б.гтоков 8 и 12. На Фиг,Зи изображены импульсы с выхода элемента ИЛИ 15, на фиг.Зк - сттгтталы на выходе реверсивного сдвгового регистра 17.Преобразователь работа; следующим образом.В исходном состояни, реверсивцый сдвиговый регистр 17 сигналом "Сброс" (Фиг,2 и), поступившим в момент с с шины "Сброс", приводится в начальноесостояние, при этом записывается "1"в его нулевой (младший) разряд, д востальные -0 (Фиг,Зк), При этомналичие 1" в нулевом разряде соответствует нулевому полезному сигналу ст(г) на выходе вычитателя 1 (фиг,26, ломаная 1), нулевым потенциалам на выходах ЦАП 18 и переключателя 23, Под действием полученного (И+1)-разрядного кода ца выходе ЦАП 18 устанавливается нулевой потенциал (фиг,26, ломаная 2), управляемый усилитель 3 приводится в состояние максимального коэффициента усиления как по перному, так и по второму выходам, навыходе логического устройства 21сформирован сигнал "0" (фиг,2 д), Поддействием 0", поступающего на первыйуправляющий вход переключателя 23 с выхода логического устройства 21, оноткрыт по второму входу и закрытпо первому входу, при этом на его выходе устанавливается нулевой потенциал. После окончания импульса "Сброс"(фиг,2 и) при нулевом полезном сигнале на входе устройства (фиг,26, ломацая 1) и наличии только низкочастотной помехи Х(г.) и высокочастотнойпомехи Б(с) (фиг,2 а) на выходах компаратора 11 (Фиг,3 д), компаратора 12(Фиг,3 ж), на выходах элементов ИЛИ13-15 (фиг,Зи) и на выходе элемента 16задержки Формируются сигналы "0",близких к нулевому потенциалу, Ключи 9 и 10 разомкнуты, причем помехипроходят на выход вычитателя 1(фиг,2 в). Фильтр подавляет низкочастотную помеху Х(С) и пропускает практически без изменений высокочатотнуюпомеху Б(г.) (фиг,2 г), которая проходит через сумматор 22 на вход управляемого усилителя 3 (фиг,2 ж), Усиленная с максимальным коэффициентом усиления помеха Б(с) поступает (фиг.За)через инвертор А на первый вход сумматора 5 и на второй вход сумматора 6 (фиг,За), та второй вход сумматора 5 и первый вход сумматора 6 по 1533005ступают потенциалы 0 с выходов11с о о т ц е т с тв е ц н о к омпа ра т ор о в 1 2 и 1 1,11 д третьи вх оды сумматоров 5 и 6 под д е т с я ц ап р яже ци е смещения Ц,, н ео бх олцмо е дл я обеспечения работы веро 5ятцого реле 8 на сигналы отрицательной полярности, а также для обеспечения работы вероятностного реле 7 насигналы положительной полярности. Дляэтой цели, а также для того, чтобы применить одинаковые вероятностные реле, используется ицвертор 4, Сигналыс выходов сумматора 5 (фиг,36) и сумматора 6 (фцг,Зв) поступают соответ 5стнеццо на входы вероятностных реле 7 ц Я, Вероятностное реле 7 определяет положение входного сигнала поотц 1111 ецию к положительному порогуд = 1 , В/2, где Е - максимальма ксМаксный коэФФициент усиления управляемого усилителя 3,- величина1кванта преобразования на первом шаге,Вероятностное реле 8 определяет положение сгггн,па на его входе по отновению к отрицательному порогу - а -1 , 1/2, При этом на выходах вероятностного реле 7 (фиг,Зг) и вероятностного реле 8 (фиг,Зе) формируются сигналы, пропорциональные вероятности пребывания входного сигналасоответственно вьпде положительногопорога д и ниже отрицательного порога -а . Вероятность пребывания усиленной с максимальным коэффициентомусиления К помехи Б(Г) вьппе по 35максложительного порога аблизка к нулю, поэтому на выходе вероятностногореле 7 формируется потенциал, близкийк нулю (фиг,Зг), Аналогично иа выходе 4,вероятностного реле 8 формируетсятакой же потенциал (фиг,Зе). На вторые входы компараторов 11 и 12 подается опорное напряжение 1) необходимое для обеспечения нужных режимовработы компараторов, Поскольку навходы компараторов 11 и 12 поступают сигналы, близкие к нулю и це превосходящие первых уровней их срабатывания ) (фиг,Зг,е), то они не изменяют своего состояния и на их выхо 50дах остаются сформированные сигналы"0" (фиг,Зд,ж),При поступлении на вход устройства в момент с полезного сигнала положительной полярности Ч(г.) с наложенной на него низкочастотной помехойХ(с) и высокочастотной помехой 8(С)(фиг.2 а, ломаная 1) фильтр 2 верхних частот подавляет низкочастотную помеху Х(с) и пропускает практически без искажении полезный .цгцдл Ч(Ь) и высокочастотную помелу Б(с) (Фиг.2 г) через сумматор 22 на вх 1 д управляемого усилителя 3 (фиг,2 ж), Гцгцдл 1(г.) и полезный разностцый сцгцдл 2 .) = =Ч(С)-Р(г.), который формируется цд выходе вычитателя 1 (Фцг.2 в), идентичны, так кдк сигцдг Р(г.), поступающий с выхода ЦАП 18 цд второй, и сигнал, поступаю(1(ий с выхода цреключателя 23 на третий цнц ртцруюпгие входы вычитатели 1, равны нулю (фиг,26, ломаная 2, фцг,2), Аналогично сигнал С(т),кстуцдюший с выхода фильтра 2 нд вход сумматора 22 (фиг,2 г), ц сигнал ( (г) с выхода сумматора 22 (Фиг.2 ж) идентичны, поскольку нд другой вход сумматора 22 поступает нулевой ггот ициал с выхода перключдтеля 23. 11- кажения полезного сигг(д(д 1(г) Фццьтром 2 верхних частот цезндгцпельцы и ими можно пренебречь. Одцдь лля наглядности сигнал Г(г (1 цг .2 г) цд выходе Фильтра и сцгцд:1 ( (г) 1 д выходе сумматора 22 цз брджецы отличающимися от сигналов (.(.) д входе ,устройства и 7, (г ) цд вгхгге цыццтдтеля 1 (Фиг,2 в), Усц 1 ццдя е коэффициентом усиления 1, длдитцвцдя СМЕСЬ ПОЛЕЗНОГО СИГНД.(Д (Г) Ц ЦЫО- кочастотной Б(г.) помехи (Фцг, 1 д, ломаная 2) поступает на т 1 рой вход сумматора б, на первыц вход которо 11го поступает О с выходд компдргт 1 - ра 11, а На трЕтцй Вко;1 и 1 туцд - напряжение смещения 1, . Вс р ятц с ь пребывания сцгцдлд цоложцт.цг,цой цз -лярности на входе вр ятцо тцогре - ле 8 ниже порога 1 трицдтл(,ц 1 й ц 1 ляр 1ности гг (Фиг, 3 в) б:1 изк;1 1 цч.ю ПОЭТОМУ ВЕ РОЯ Т Ц 1 Г 1 Я 1 Р:Ц Й ЦЕ Ц ЗМЕ - няет своего состгяция и ео выхода на вход компдратзрд 12 ц 1 с тупа 11 сигнал Ц,(с), близкий ц 1 свему значению к нулю (фиг. Зе), Е 1111 дрдтор2 также не изменяет св 1 г 1 :от яцця, на его выходе остается гцгцдл "О" (фиг,Зж), Усилеццдя . козффцгпгецтом К аддитивная смесь 11 я ного сигмакснала (с) и высокочдстотцоц гтомехи Б(г.) (фиг.За, ломаная 1) поступает на первый вход сумматора 5, нд торой вход которого постпает0 с выхода компараторд 12, д цд тр тий вход поступает напряжсцц ем.щ цця 1, ,Ве 1533005 1 О, (1,г С .1 Уг Цгя 11 НГС ИТИРО ВЯЦИЯ ПОЛ).1- ( " " и (.(Н(:1 ГНГцдлд Х (г) Г исз -.(ьид 1,1: лс ггь гоятностного реле 7) с зг- (,Я,: с го 1 ьс обусловлено ь)цутрен( (1 р ь 1.ц(см ключа 9, В момент рдь ИГ тд,".Ю СИГИЛд Г)Ь) цд НЫХО -р(цттс о реле 7 (Фиг,ЗГ)35 1(.ь 1.(;сгть,р 11 ьр бятьцзает и нд егоь 1,(Х(,1( ФО;.;игр ьь ТСя СИГНдЛ О, Та.ьм обрд, (, и; выходе компярдтора 11 ь,э 1;.1(рус тс я и. Гпуис, к( торый пос.тупас т 11, лс ргньй в.;о;1 сумматора 6 бго 40 кгруя Вь ргстцое реле 8 на времяС В) (, Г ( С1 Г( (. Т 11 ЬД Ц И Я Ь Г (,11 Г.В )с згВ:(.кировца вор(Тцостного реле 8 нес:дьгмз,г:11 го (, чтобы избежатьГО 1(;циог; срябсьтьВяция В момент заП 1 С 1( 1( ОВ сГ;(1 С 111 я БЬГХОДН ГО К Одако. я по.ггцыи гнал цардстдет, Реь р 1 ьь 1 ;г иго 1,11 рс гистр 17 пере(,11 Т я и 1 ржцмд Хранение в режим",и. ии ьо , т,е, происходи сдвиг50(.ТОРО У Г,РШИХ РЯЗРЯДОВ, ПЕРЕДНИМи:ьгу:ся, поступающего с вы.:(,д коцг рдт(,1;д 11 (фиг,Зд) через .(.мс ит 1 гИд его вход сложения,Хь;1 В 1,1(11 1 Ц 11 Я РЕВЕРСИВНОГО СДВИ 1(г рь 11 тр, 15 при этом поступает)5 ь 51, ь(ыхк ьгпдраторя 12 (фиг,Зж)рс 1 зл 1 и-., И 13, Перс дний фронт .11,гг,с з (ы;гд комггардтора 11 поступает также через элемент Иь 15 ня вход элемецта 16 задержки, Где задерживается на время с , ;держказыдимпульса элементом 16 зад(1 жки на время г, невелика, но необх пима дляЬьнадежного обеспечения )ежима Сдвиг вправо реверсивног сдвигового регистра 17 н момент прихода перепнего Фронта импульса с выхода лементд 16 задержки на третий (тактоый) гьх(;1 регистра 17. С приходом в момент с, переднего фронта импульса с выходя элемента 16 задержки ця третий (тактовьй) Вход реверсивного сдвигового регистра 17 на его (1(1+1)-разрядном выходе 20 происходит сдвиг "1" на с дин разряд в сторону старших разряд(в. В данном случае осуществляется сдвиг "1" из нулевого разряда в первый разряд (фиг.Зк). Полученный (ь+)-разрядньгй позиционньпг код с выхода реверсивного сдвцгового регистрд 1 поступает ня соответствующие управ,гяющие входы управляемого усилителя 3, Од, образованный 1( старшими разрядами реверсивного сдвигового регистра 17, поступает на соотВетстнующис входы 1-разрядного ПЛП 18,В (оответстви с зяпи( анньм ця Выхс дерврсггццого сдвигового регистр;. 17кодом коэффициент усиления управляс мого усилителя 3 по первому и по втсрому выходам изменяется согласно привед" Ной в таблице зависимости, я навыходе ЦЛЛ 18 формируется потенциалГГь), которьггг поступает на второй инвертирующий вход вычитателя 1 (Фиг,2 б,ломаная 2). Ид выходе вычитателя 1формир ется рязностный сигнал 7. (г)- 1 г,с) - Е (с) с наложенной на негоьцгзкочдстотцой помехой Х(ь) и гысокочдстотцой помехой 8(г), который поступает ця вход фильтра 2 верхних частотГфиг,2 в). С окончанием тактового им ульсд с выхода элемента ИЛИ 15(фиг,Зи), задержанного на времялементом 16 задержки, заканчиваетсяпервый такт. Если входной сигнал Ч(ь) (фиг,2 б, .гоманая 1) продолжает нарастать, то нарастает и рдзностньггг сигнал 2 (с) (Фиг,2 в), тогда весь цикл работы устройства повтсряется, Отличие второго такта и последующих от первого заключается лишь в том, что в конце второго такта,как только на выходе реверсивного сдвигового регистра 17 осуществитсясдвиг 1 и з и е р в о го в о второй разрядв момент т , ца выходе ло гич е с ко го устро йс тн д 2 1 появляется " 1 " ( и г , 2 д ) , Под воздействием " 1 " , поступающей ц а упр а вл яющи й вход переключателя 2 3 ,5 он размыкается по второму входу и замыкается по первому входу, при этом подк:тючает выход сумматора 22 к его второму входу и третьему (инверти 10 руюшему) входу вычитателя 1, На выходе переключателя 23 формируется сиг 1нал С (Г), искаженный вьтсокочастотцой помехой 8(с) (фиг,2 е). На второй (инвертирующий) вход вычитателя 1 поступает сигнал Г(С) с выхода ЦЛП 18, соответствующий новому значению кода, Таким образом, цд выходе вычитате.тя 1 с момента с Формируется сигнал 7 (т.) = Г (с) + Х(с), Так как до мо 20 мецта Г, сигнал Г (С ) с выхода сумматорд 22, искаженный высокочастотной ттомехой Б(С) (Фиг,2 ж), повторяет сигнал с:(с) с выхода Фильтра 2, искаженный выс)кочдстотной помехой (фиг,2 г), 25 д сцгцдл ;(с) практически равен разцостному сигналу 2 (с) на выходе нычитдтеля 1, то с момента г ца выходе вычитателя 1 выделяется низкочастотная помеха Х(с.) (11(г,2 в), кото рая поддвлястся фильтром 2 верхних частот, цд выходе т;Оторого с момента г Форьптруется сигнал, близкий к нулевому уровню. Нд )и(ходе сумматора 22рдзцостцый сигнал 7. (с) = )с) - Г(с)35 восстацавлцвд тся с довольно высокой точностью в виде сигнала С (с) (фиг,2 ж), Это достигается благодаря тому, что с момента г. уже це сам раз(постный сигндл 7 (с), искаженный по мехами, поступает с выхода вычитателя 1 ца вход фильтра 2, где подвергается искажению, а ца вход Фильтра поступает сигнал, близкий нулю, а также низкочастотная помеха Х(Г) (фиг.2 в), 451Если разцостный сигнал Х (с) на выходе сумматора 22 спадает (фиг,1 ж), т,е, спадает сигнал Ч(с) (фиг.2 б, ломаная 1), то соответственно спадают сигналы на первом и втором выходах управляемого усилителя 3 (фиг,За),50 Вероятность пребывания сигнала с первого выхода управляемого усилителя 3 (Фиг.За, ломаная 1) выше положительного порога д . уменьшается, поэтому сигцал С),(С) на выходе веро 55 ятностного реле 7, пропорциональный этои вероятности, уменьшается по абсолютной величине до нуля(фиг. Зг), Вероятцостт ттрс бьц:гцця сигнала отрицательной цо:тярцс)сттц с втс)- рого выхода управляемого усилителя 3 (фиг, За, ломаная 2) ццже )тс)ицдтельного порога - а увелцчицдтся, дледовательно, сигнал Ц,(с) с выхода вероятностного реле 8, пр иорццоцд.тьный этой вероятности, растет ц абсолютной величине (Фиг.Зе), ри достижении сигналом с выхода цс рсятцогтс)го реле 8 уровня Нт , соотттеттцующс го вероятности 0,5, нд выходе компдратора 12 формируется сигцдтт и 1 (фцг,Зж), В этом случае устройгтво работа.т так же, как при нарастании сттгцд.тд к(с) на входе устройства, то.п,ко пдботдет цепочка, в состав которой входят ГлеДУЮЩИЕ ЭЛЕМЕНТЫ; СУММатОР с), 1 ЕРОЯТ- ностное реле 8, ключ 10, к мттдрдт)р 12, элемент ИЛИ 13, т)место пепочт;11, образованной инвертором , сумматором 5, вероятцостцьттт рслс 7, тттн)чс)м 9, компдрдтором 11 11 ):тсцт м (И 1)д сдвиг 1, здцц.диц)и в о.цт)м цт РаЗРЯДОВ РЕВЕРСИВЦС)Г) Г;тнттгоИО 1 О РС- гистрд 17, осуществлятся 11;1 оии разряд влево, т, ц гтор цу младших разрядов, Если "1" здцсдцд в одном из разрядов кодл ца 1)ьтхо., ри ргттц- НОГО сдвиГот)ОГО )Г)1- т )и 1 / г тд г)1 ппервого разряда, тс) ц:г вхо;те то(11- ческого устройства 1 гттс т;, с ц; - цал "1", поступдющттй цд утр;тцт(111)тц ц вход переклк)чдтеля 2 т, котоми закрыт по второму входу и открыт и ) ц)1)- му входу, при эт)м иыхо,т ,(матова) ) подключен к его второму гхс)тту.И к третьему (инверсному) входу 1)ьтчгттдтегт)т 1Если 1 записана в тт)111(гт и. 111 ну 1 ВОЙ РаЗРЯД РЕВСРС 111(И)(.О Г.;тт Ит 1)1 ) регистра 17, тс) цд т)11.;,1. л) (тес(гого устройства 21 Ф;мтт)ус г )т , под действием котор Го ир 1111 т,тте)ть 23 закрывается по пс рв )му х,у 11 )ткрывается по второму входу, ирц зтм на второй вход сумматора 22 и третии (инверсный) вход вычигдте.тя 1 по.тупает нулевой потенциал,Таким образом, б,)тагостдргт )твс.дгц(1 ю дополнительных блоков ц сия 1 й, осуществляющих комттецгдтпца цстцтрд.тг,цьгхимпульсов полезного рдзцгсти,госигнала 7. (с) = тС) - Е(т ) 1(д входе фильтра 2, восстанетс(с ттцс и лс.гц)- го разностного сигнала 7, (с) цд цыходе сумматора 22, преп(дгд тыи т р.с)бразователь позв);1 яст и) г г);гни 111 Рс известным зцдчттт 11 о 1 цыг( ть т оч 13141533005о ть пресбра зпация непрерывных иму ь.цых сигналов, изменяющихся н б ьшом Пнамическом диапазоне в условиях возпс.рстнця помех, а также уце:цть с рхсю граничную частоту к час тотоц с.оставляющей помехи1 пр которой устройство функционирует,Формула изобретения1.Лцалого-пфровой преобразователь, 10 с держапйсьптатель, лервьп вход котрого яляется входной шиной, высап с о.;сц. с входом фильтра высоких частот, а второй вход соединен с тыхспом циФроаналогового преобразователя, входы которого соединены с с.рпсц вьгсПаи реверсивного сдвиговго рс: истра, которые являтся первыми выходными ницами, первые и вторс й упранлясщисвхопы управлемого уццителя с,едиценц соответственно с пср 1 ьии ц вторым вьсходами реверсивого сдигоого регистра, второй выход кторого является нторой выходной шиной, пер;ый выход управляемо го усилитля через ццвертор соединен с первым цхоПм первого сумматора, второй вхсд которого объединен с лервьсми вхсПами перого и нторого элемцгов 111111, уцранлянлцим входом перво го ключа ц сепен с выходом первого компараор : гистерезисцой характеристиксй, третий вход является шиной цац 1 яж цялещения, а ныход соепцс ц с входм первого вероятностно 35 го репе, и рый ход второго компа-. ратсра с гцс:терезисцой характеристиксй объелиец с информационным вхо 20 40 пол второг, кп,ча ц соединен с выходом це рв;го не р я тиос тн ого реле,второй в сП ясжется шиной опорногоцапряже,ця, церый вход третьего элемента 11 П 1 объепццен с вторым входамтрого зцслета ИЛИ, управляющимкапом цтсрого ключа и первым нхоПом торогс сумматора и соединен с выходсм зторго компаратора с гистерезис цой характе 1 цстикой, второй выходуправляемого усилителя соединен с вто.рым н:сп.м второго сумматора, третий вход которого является шиноц на 1 ряжеция смещения, а выход соедин ц свходом второго вероятностного реле,первьпс нход первого компара 1,ра с гистерезисной характеристикой объединенс информационным входом первого ключац соединен с выходом второго нероятностного реле, второй вход первогокомпаратора с гистерезисной характеристикой является шиной опорногонапряжения, второй вход первого элемента ИЛИ объединен с третьим входомвторого элемента ИЛИ, вторьм входомтретьего элемента ИЛИ и является шиной "Сброс", выход первого элементаИЛИ соединен с первым входом реверсивного сдвигового регистра, второй входкоторого соединен с выходом третьегоэлемента ИЛИ, а третий вход через элемент задержки - с выходом второго элемента ИПИ, а выходы первого и второгоключей являются шиной нулевого потенциала, о т л и ч а ю щ и й с я тем,что, с целью повышения точности преобразователя, в него введены третийсумматор, переключатель и логическоеустройство, первый и второй входы которого соединены соответственно с выходом младшего разряда первых выходови вторым выходом реверсивного сднигового регистра, а выход подключен куправляющему входу переключателя, первьплинформационный вход которого является1 шицой нулевого потенциала, второй информационный вход объединен с информационным входом управляемого усилителяи подключен к выходу третьего сумматора, первьп 1 вход которого соединен свыходом фильтра нысоких частот, а второй нход объединен с третьим входомвычитателя и подключен к выходу переключателя,2, Преобразователь по п,1, о т л ич а ю щ и й с я тем, что логическоеустройство выполнено на элементе ИЛИ 11 Е, первый вход которого является первым входом устройства, нторой вход -вторым входом устройства, а выход -выходом устройства.
СмотретьЗаявка
4428913, 23.05.1988
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
КОРШУНОВ ЮРИЙ МИХАЙЛОВИЧ, ПОПОВ ЮРИЙ НИКОЛАЕВИЧ, ФИЛАТОВ ЮРИЙ АНАТОЛЬЕВИЧ
МПК / Метки
МПК: H03M 1/60
Метки: аналого-цифровой
Опубликовано: 30.12.1989
Код ссылки
<a href="https://patents.su/10-1533005-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь</a>
Предыдущий патент: Устройство взаимного фазирования пространственно разнесенных усилительных каналов
Следующий патент: Преобразователь дельта-модулированного сигнала в импульсно кодово-модулированный сигнал
Случайный патент: Автомат для сборки дюбелей с шайбами