Детектор квазиравновесия (его варианты)
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК Ь 05 В 1/О 1 В 27/О РЕТЕН ОПИ ИЗ ВТОРСНОМ ВИДЕТЕЛЬСТ ЕСИЯ:Вф ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Авторское свидетельство СССР % 387330, кл, б 05 В 1/01, 1970.2. Авторское свидетельство СССР :М 664121, кл. 6 01 В 27/02, 1978 (прототип).(57) 1, Детектор квазиравновесия, содержащий первый и второй ключи, выход первого ключа через последовательно соединенные интегратор и нуль орган подключен к первому входу блока управ ления, второй вход .которого подсоединен к опорному входу устройства, а пер Я 01012191 вый и второй выходы соединены с управляющими входами соответственно первогои второго ключей, вход и выход второгоключа подключены соответственно к выходу генератора импульсов и к входусчетчика, о т л и ч а ю щ и й с ятем,что, с целью повышения точности устройства, в него введены амплитудныйпреобразователь, блок выделения неизме-.ряемой составляющей сигнала, выход которого соединен с первым входом первого ключа, первый вход - с информационным входом устройства, со вторымвходом первого ключа. и с третьим входом блока управления, а второй вход - сопорным входом устройства и через ам 4плитудный преобразователь - с третьимвходом первого ключа, а управляющийвход - с третьим выходом блока управ1012101 510 20 2. Детехтор, содержащий первый и второй хлючи, выход первого ключа через последовательно соединенные интегратор и нул -орган подхлючен к первому входу блока управления, второй вход которого подсоединен к опорному входу устройства, а первый и второй выходы соецинены с управляющими входами соответственно первого и второго ключей, вход и выход второго ключе подключены соответственно к выходу генератора импульсов и к входу счетчика, о т л и ч а ю щ и йс я тем, что, с целью повышения точности устройства, в него введены дмплитудный преобразователь и блок компенсдце неизмеряемой составляющей сигнала, выход которого подключен к первому входу первого ключа, первый входк информационному входу устройства и к третьему входу блоха управления, второй вход - к опорному входу устройства и через амплитудный преобразовательк второму входу первого ключа, а управляющий вход - к третьему выходу блоха управления,3. Детектор по п. 1, о т л и ч а ющ и й с я тем, что блох выделения измеряемой составляющей сигнала содержит последовательно соединенные управ 1Изобретение относится к электроиэмерительной технике и может быть использовано в приборах допусхового контроля параметров комплексных двухполюсников, мостах и компенсаторах переменного тока.Известен детектор квазиравновесия, содержащий два согласующих блока, выходы которых соответственно через первый и второй двухполупериодные выпрямители соединены с соответствующими входами вычитающего блока, выхоц которого подключен к сигнальному входу интегратора, выход хоторого подсоединен к сигнальному входу блока сравнения, управляющие входы интегратора и блока сравнения соецинены с выходом времязддающего блока1 Д.Указанное устройство сравнивает модули двух гармонических сигналов оцичековой частоты, но не позволяет срав.ивать разцельно синфазные и квадратурные составляюшие этих сигналов. ляемый фазоврашатель, делитель напряжения и нуль-орган, второй вход которогоявляется первым входом блока, а выходсоединен со вторым входом делителя напряжения, выход которого является выходом блока, вход управляемого фазовращателя является вторым входом блока,д управляющие входы управляемого фаэоврдшателя и делителя напряжения являются управляющим входом блока. 4, Детектор по и. 3, о т л и ч а ющ и й с я тем, что блок компенсации неизмеряемой составляющей сигнала со-. держит последовательно соединенные управляемый фазовращатель, делитель напряжения и нуль-орган, а также блох вычитания, первый вход которого соеди нен с вторым входом нуль-органа и является первым вхоцом блока, второй вход соединен с выходом делителя напряжения а выход является выходом блока, причем выход нуль-органа подключен к второму входу целителя напряжения, управляющий вход которого соединен с управляющим входом управляемого фазоврдщателя и является управляющим входом блоха, вход управляемого фазовращателя является вторым входом блока. 2Кроме того, сигнал нд выходе детектора имеет аналоговую форму, что треКу. ет дополнительного аналого-цифрового преобразования для случая экстраполяционного формировдния регулирующих воздействий для урдвновешивания, например, мостовой измерительной цепи.Известно устройство для контроля параметров комплексных сопротивлений, параметров комплексных сопротивлений,содержащее генератор синусоидального напряжения,выход которого соединен с входами первичного измерительного преобразователя и формирователя импульсов, выход кото 15 )рого подключен к первому входу блока управления, выходы хоторого подсоединены соответственно к управляющим входампервого, второго и третьего ключей и первому входу блока запоминания, первый ивторой выходы хоторого соединены с сигнальным входом второго ключа и первым входом первого ключа, второй и третийвходы которого подключень 1 соответственно к выходам источника опорного напряжения Ъ первичного измерительного преобразователя, а выход - к входу интегра- .тора, первый и второй выходы которогоподсоединены к второму входу блока запоминания и через нуль орган к второмувходу блока управления соответственно,выход генератора импульсов через третий ключ соединен со входом счетчика 21,1 ОДанное устройство позволяет получатьцифровую информацию об отношении соотавляющих одного из сигналов (с выхода первичного измерительного преобразователя) ко второму, взятому за опорный 15(сигналу с выхода генератора синусоидального напряжения). Однако устройство обладает низкой точностью, так каквследствие задержек срабатымния формирователя импульсов и трехпозиционного 20ключа выходные напряжения интеграторав конце первого такта интегрирования соответственно для синфазной и квадратурной составляющих будут равны неТ 0 Т 0с 05 Ч и Охе= 51 И 1Ос= , С 05 Й 9)= СОЭ МСО 5 ЧТ 0 то ТОи- фазовый сдвиг между опорным иинформационным гармоническими сигналам и9 - фазомя погрешность от задеужек.Таким образом, в сигналах интеграто 43 ра присутствуют как измеряемая составляющая, так и неизмеряемая. Косинусная составляющая погрешностей несущественна, поскольку она лишь незначительно ме-. няет напряжение интегратора, а при при, нятом способе двухтактного интегрирования ато не сказывается на конечном результате. Влияние синусной погрешности, особенно в случаях, когда измеряемая составляющая намного меньше неиэмеряемой, играет определяющую роль. Кроме того, дополнительная погрешность вызмна тем, что напряжения на выходах генератора синусоидального напряжения и источника образцового напряжения и источника образцового напряжения вследствие влияния различных дестабилизирующих факторов могут изменяться незаву. симо друг от друга.Иель изобретения - повышение точнос тифУказанная цель достигается тем, что в детектор квазиравновесия, - содержащий первый и второй ключи, выход первого ключа через последовательно соединенные интегратор и нулорган подключен к первому входу блока управления, второй вход которого подсоединен к опорному. входу устройстм, а 1.первый и второй выходы соединены с управляющими входами соответственно первого и второго ключей, вход и выход второго ключа подключены соответственно к выходу генератора импульсов и к входу счетчика, введены амплитудный преобразователь, блок вы деления неизмеряемой составляющей сиг нала, выход которого соединен с первым входом первого ключа, первый вход- сии ф формационным входом устройства,со вторым входом первого ключа и 1.с третьим входом блока управления, а второй вход - с опорным входом устройства и через амплитудный преобразом . тель - с третьим входом первого ключа, . а управляющий вход - с третьим выходом блока управления, причем блок выделения измеряемой составляющей сигнала содержит последовательно соединенные управляемый фазовращатель, делитель напряжения и нуль орган, второй вход которого является первым входом блока, а выход соединен со вторым входом де.лителя напряжения, выход которого яв ляется выходом блока, вход управляемого фазовращателя является вторым входом блока, а управляющие входы управляемого фазовращателя и делителя напряжения являются управляющим входом блока.В детектор,квазиравиовесия введеиМ амплитудный преобраэомтель и блок компенсации неизмеряемой составляющей сигнала, выход которого пощцпочен к первому входу . первого ключа, первый вход - к информационному входу устройства и к третьему входу блока управления, второй вход - к опорному входу устройстм и черм амплитудный преобразователь - к второму входу первого ключа, а управгяющий вход - к третьему выходу блока управпения, причем блок компенсапии неизмеряемой составляющей1012 сигнала содержит последовательно соединенные управляемый фазовращатель, делитель напряжения и нуль орган, а также блок вычитания, первый вход которого соединен с вторым входом нуль-органаи является первым входом блока, второй вход соединен с выходом делителя напряжения, а выход является выходом блэка, причем выход нуль-органа подключен к второму входу делителя напряжения, управляющий вход которого соединен с управляющим входом управляемого фазовращателя и является управляющим входом блока, вход управляемого фаэовращателя является вторым входом блоха. 1 ф"На фиг. 1.дана блок-схема первого варианта детектора квазиравновесия, первый вариант; на фиг. 2 - блок-схеме, блока выделения неизмеряемой составляющей сигнала; на фиг. 3 - блок-схема 26 второго варианта детектора квазиравновесия; на фиг. 4 - блок-схема блока компенсации неизмеряемой составляющей сигнала; на фиг. 5 и 6 - временные диаграммы, поясняющие работу соответственЗ но первого и второго вариантов детектора ктазиравновесия для случая нахождения вектрра информационного гармонического 1 сигнала, описываемого уравнением О и =ОИС,51 И 06+ Ч 1), в первом квадранте ЗО "относительно вектора опорного гармонического сигнала 0 Ж 0, Мл ЮФ, где ОИ 0 и Цод- амплитудй информацион-ного и опорного сигналов; Щ - частота;- фазовый сдвиг сигнала 0 относительно сигнала Оо .Детектор квазиравновесия (фиг, 1 ) содержит блок выделения неизмеряемой составляющей 1 сигнала, амплитудный преобразователь 2,1, генератор импульсов 3,1, блок управления 4,1, ключи 5.1 и 6.1, интегратор 7.1, нуль орган 8.1 и счетчик 9,1 . Выход счетчика является выходом устройства. Блок выделе ния неиэмеряемой составляющей 1 сигна 4 ла содержит управляемый фазовращатель 10.1, дискретный делитель напряжения 11.1, нуль-орган 12.1.Детектор квазиравновесия (фиг. 3) содержит блок компенсации неизмеряемойЮ составляющей сигнала 13, амплитудный преобразователь 2.2, генератор импульсов 3,2, блох управления 4.2, ключи 5.2 и 6.2, интегратор 7.2, нуль-орган 8.2 и счетчик 9.2. Выход счетчика является выходом устройства, Блок компен 55 сации неиэмеряемой составляющей.13 сигнала содержит управляемый фаэовращатель 10.2, дискретный делитель напря 191 4жения 11,2, нуль орган 12.2, блок вычитания 14.Детектор квазиравновесия согласнопервому варианту работает следующимобразом.Информационный гармонический сигнал 0 поступает одновременно на первые входы блока вьщеления неизмеряемой составляющей 1 сигнала, ключа 5.1и блока управления 4,1, Опорный гармонический сигнал 00 (фиг. 5, строка а)поступает одновременно на вход амплитудного преобразователя 2,1 и вторые входы блока вьщеления неиэмеряемой составляющей 1 сигнала и блока управления 4.1. Блок управления 4.1 управляет работой блоха выделения неизмеряемой соотавляющей 1 сигнала и ключами 5.1 и 6.1 в зависимости от того, в хаком квад. ранте находится вектор сигнала Ои оьносительно вектора сигнала О, и отношение амплитуды какой составляющей сигнала Ои к амплитуде сигнала Оо нужно определить. При определении отношения амплитуды ( д синфазной составляющей сигнала Ц, к амплитуде сигнала 0 о на первом такте преобразования сигна управления открывает ключ 5.1на время от О до Ж при ОЧсТ(/2 и 3 Я/2 С Ю 2 и и на время от 7 с до 2 Ж при В 72 с ЗЖ/2. Однако вследствие задержек Ь срабатывания ключа имеет место фазовая погрешность о, и напряжение Ои через ключ 5,1 поступает на интегратор 7;1 в течение интервала вре-мени от (О+Ь 1) до (1 Г+ь 1), Выходное напряжение интегратора (фиг, 5, строка с) в конце первого такта интегрирования принимает значение1С 05055 ММИОиТ ОыТ3 сФ Й1Как видно из временных диаграмм ,(фиг. 5, строки а,в) основную часть погрешности Ьф преобразования на первом такте составляет погрешность от не- измеряемой (квадратурной) составляющей сигнала, Ьм= 51 и 05 Ю)м 12 Ж Одновременно опорный сигнал Ц проходит через управляемый фазовращатель 10.1 и дискретный делитель напряжения 11.1 на один из входов куль-органа 12.1, на второй вход которого подается сигнал 01, . Управляемый фазовращатель 10.1 сдвигает фазу сигнала 9 на 3 М 2 при О ЧХ и на Ф/2 при 7 ГСФс 27 С, а коаффициент передачи дис7 1 Ы 2 кретного делителя 11.1 возрастает от 0 до 1 при О(с 7 Г/2 :Гс Ус 3%2, и убывает от 1 до О при Ж/2 с Усй и ЗЖ/2 с (2 Ж На фиг. 5 фаза сигнала Оо повернута нв 3 Ф 2 относительно/сигнала 0. С момента. времени, равного ф/2, сигнал с выхода делителя 11.1 сравнивается с сигналом Ци в каждый момент ик равенства до момента Ф импульс с выхода нуль органа 12.1. ф изменяет коэффициент передачи дискретного делителя 11.1 на величину шага дискретности. В результате, начиная с момента Я , сигнал 0 (фиг, 5 строка а) на выходе делителя становится близким 3 к неизмеряемой (квадратурной) О хэ (фиг. 5, строка в) составляющей сигнала Он (отличается не более, чем на шаг дискретности сигнала 0 с выхода делителя 11,1).20Во второй такт интегрирования (в интермл времени от 1+ до 21 Г+Ь 1) с выхода блока 1 выделения неизмеряемой составляющей через ключ 5.1 на интегратор 7.1 подается сигнал 0, который фф компенсирует на интеграторе ошибку 1ТОЖГГ- ЯН 96 ФЯ =Д, так как интеграл от гармонической функции за период равен нулю. В результате на интеграторе 3 й;ТОостается напряжение . -СобЧС 05 8ЖСсОЬЧ пропорциональное амплитуде 2 Ю3 синфазной составляющей.В третьем такте производится разряд интегратора постоянным напряжением ОС 1 которое подается от амплитудного преобразователя 2.1 через ключ 5.1 и рав- й но амплитуде 00 д опорного напряжения. В результате любое изменение опорного напряжения приводит х соответствующему изменению напряжения разряда, а отн шение Ц 0 Ц остается постоянным. Нацряжение на Выходе интегратора линейно изменяется до нулевого значения в момент Ф, что фиксируется нуль-органом 8.1, импульс с выхода которого подается на блок управления 4.1 . Сигнал с блока управления открымет ключ 6.1 на время с момента (2 Ж+И) до момента, а в счетчих 9.1 записывается число, равное количеству импульсов за интервал времени Ц- (2 Ь +АМ,) 3 и процорциоЯнвльное отношению Ц ц0При определении отношения амлитуды,ОК 0 кввдпатурной составляющей сиг 191 8нала 0(фиг. 5 строка с.) х амплитуде сигнала О, по сигналу с выхода блока управления 4.1 отхрывается ключ 5.1 на время от (Ж/2 + М ) цо 33/2+ЛЯ:) так квк имеют место временные задержки. Выходное напряжение интегратора (фиг 5 строка) в конце первого такта интегрирования принимает значениеОт . Ьл= - МиЧмвО+ , соеЧяи 9кь )ЛГИКак Видно из временных диаграмм (фиг. 5 строки д, е) основную часть погрешности Ь,х преобразовании на первом такте составляет погрешность От неизмеряемой (синфазной) составляющейц,тсигнала 0, ЬИ= - - С 05 УМи 9 Одна2 ЛГС.временно опорный сигнал Ц, проходит через управляемый фазовращатель 10.1 и дискретный делитель напряжения 11,1 на один из ВходоВ рулье органа 1 2 е 1на второй вход которого подается сигнал Ц. По сигналу с выхода блока управлвнйя 4.1 управляемый фвэовращатель 10,1 поворачивает фазу сигнала Оц на Ь при и/2 С 9 с 3%2 и оставляет прежнюю фазу при Ос (7/2 и 3 И 2 с2 Ж Диск ретный депитель напряжения 11.1 в течение интервала времени от 7 Г до 3 Ю 2 изменяет свой коэффициент передачи; причем коэффициент передачи увеличивается от О до 1 при Ю 21 с 7 ГИ 37 Р 2 92 Х и уменьшается от 1 до 0 при О с Чс "/2 и Юс Й 37 О 2. С момента времени, равного Я;, сигнал Оц с выхода делителя напряжения 11.1 сравнивает ся с сигналом 0 и в каждый момент их равенства до момента 3 И/2 импульс с выхода нуль-органа 12 изменяет коэффициент передачи дискретного делители напряжения 11.1 на величину шага дискретности. В результате, начиная с момен+ та 3 Ф 2, сигнал Ц Э (фиг. 5 строка С ) на выходе делителя становится близок к неизмеряемой (синфазной) составляющей О, (фиг. 5, строка е) сигнала О (от личае:ся не более, чем нв швг дискретности сигнала с выхода делителя 11.1).Во второй такт интегрирования (в ни тервал времени от 3 й/2 + М, до 5%2+ д) с выхода блока 1 выделения неиэмеряемой составляющей через ключ 5.1 нв интегратор 7.1 подается сигнал.08, который компенсирует на интеграторе"ТОНошику . СОИ 1 ив твк как интегралот гармонической функции за период равен нулю, В результате нв интеграторе20 1012 остается напряжениеМИ АСОВ т уи Ч, пропорциональное амплитуде квадратурной составляющей сигнала. 5В третьем такте производится разряд интегратора 7.1 постоянным напряжением Ц, которое подается от амплитудного преобразователя 2.1 черео ключ 5.1 и равно амплитуде Оод опорного напряже О ния. Момент + равенства нулю напряжения интегратора фиксируется нул-органом8, 1, и сигнал с выхода блока управления 4.1 открывает ключ 6.1 на время с момента (5 М 2+ЬЯ) до 1, а в счетчик 1 з 9.1 записывается число, равное количеству импульсов за интервал времени и пропорциональное отно)хь .шениеОэцДетектор квазиравновесия по второмуварианту (фиг. 3) работает следующимобразом.ИНФормационный сигнал О д (фиг,6 фстрока а) поступает на первый входблока управления 4.2 и на первый входблока компенсации неизмеряемой составляющей 13, т.е, одновременно на первыевходы блока вычитания 3,4 и нульоргана 312,2. Опорный гармонический, сигнало (фиг. 6 строка а) поступает одновременно на вход амплитудного преобразователя 2,2, второй вход блока управления 4.2 и второй вход блока компенсации неизмеряемой составляющей 13 снгнала, т.е, через последовательно соединенные управляемый фазовращатель 10.1и дискретный делитель напряжения 11.2,на вторые входы блока вычитания 14 ннуль-органа 13. Блок управления 4.2управляет работой блока компенсации неизмеряемой составляющей 13 сигнала иключами 5.2 и 6.2 в зависимости оттого, в каком квадранте находится вжтор сигнала Оо относительно векторасигнала О и отношение амплитуды ка.кой составляющей сигнала О,4 к амплитуде сигнала Оо нужно определить, Приопределении отношения амплитуды Океан цквадратурной составляющей сигнала цк амплитуде сагнала Оо по сигналу свыхода блока управления 4.2 фаэовращателя 10,2 поворачивает фазу сигналаО о на М; при 772 Р 3 Ф 2 и оставИляет прежнюю фазу при О Р(%2 и3 /2 1(2 З,Дискретный делитель напряжения 11.2в .течение интервала времени от О до 191 1 ОР 2 изменяет свой коэффициент переца чи, причем коэффициент передачи увеличивается от О до 1 при Й/2 Ю 3 и37/212 и уменьшается от 1 до О при О К/2 и % 31"/2, Нуль орган 12.2 сравнивает сигнал (3 с сигналом 0 (фиг. 6 строка а) с выхода дискретного делителя напряжения 11.2, и в моменты их равенства импуль сы с выхода нуш органа, поступая на второй управляющий вход дискретного делителя напряжения 11.2, вызывая изменение его коэффициента передачи на единицу дискретности. В результате к моменту времени Ж/2 сигнал на выходе дискретного делителя напряжения 1 1.2 устанавливается близким к величине Осф синфазной составляющей сигнала Ои (отличается не более, чем на единицу дискретности), а сигнал Ор (фиг. 6 строка в) на выходе блока вычитания 14 близок к величине квадратурной соотавляющей Оа сигнала Ои, причем сиг. нал Од ц, а сигнал О(КЬ.Свгддл //р с выхода блодд вычитания 14 через ключ 5,2 поступает на вход интегратора 7.2 в течение йнтервапа; времени от ( 3 Г/2 +Ь) до (ЗФ/2 +М )опорного сигнала (вследствие временных задержек блока управления 4.2 и ключа 5.2). В результате имеет место фазовая погрешность 8= 27 Г - , где Т - периодВЬколебаний сигнала Ор, и выходное значение сигнала Оу (фиг. 6 строка с) на выходе интегратора 7,2 в конце первого такта.дртегрирования будет отличаться от 5 и Ю не более, чем на Ы = ЮИ 8 ;(фиг. 6 строка в), гдеОог;ргиФ - количество дискретных значений коэффициента передачи дискретного делителя напряжения 11,2. Если бы неизмеряемая составляющая не компенсировалась, погрешность возросла бы на 2," =.щ, (фиг. 6 строка а).2 Ж Во второй такт интегрирования (с момента 3 Г/2+ Ь 6) по сигналу с блока управления 4.2 производится разряд ин-тегратора постоянным напряжением 0 которое подается через ключ 5.2 с выход да амплитудного преобразователя 2.2 и пропорционально амплитуде Ощ опорного напряжения Оо. В результате любое из менение опорного напряжения приведет к пропорциональному изменению напряжения разряда, а отношениеЦОО останется по2191 12пряжения Ок, а сигнал 0 на выходеблока вычитания 14 /ОфСигнал Ор с выхода бЛока вычитания14 через ключ 5.2 поступает на входинтегратора 7.2 в течение интервала времени отдо 27 опорного сигнала. Есливследствие задержек срабатывания блокауправления 4.2 и ключа 5.2 имеет местофазовая погрешность "9, сигнал Ор интегрируется в течение интервала времениот (ЧГ+Ь) до (ГВ+Ы:). Выходное эючение сигнала с выхода интегратора вконце первого такта интегрирования.70будет отличаться от, и -О не более,а -1 ЗГИчем на У 2 ир где и - количествотО2 ТСО 1дискретных значений дискретного делителя напряжения 11.2. Погрешность ЬОизмеряемой составляющей и неиэмеряемой составляющей в случае отсутствия ее кай" пенсации показаны на фиг. 6 соответст.венно в строках Р и Д . 11 101 стоянным. Напряжение на выходе интегратора линейно уменьшается во втором такте интегрирования до нулевого зючения в момент Ф что фиксируется нуль- органам 8.2, импульс с выхода которого 5 подается на блок управления 4.2. Сигюл с блока управления 4.2 открывает ключ 6.2 ю время с момента 3%/2+51 до момента Ф, а в счетчик 9,2 запи- . сывается число, равное количеству импульсов с выхода генератора импульсов 3,2 эа интервал времениЦ, -( - +МЦцщо и пропорциональное отношенийею 1 уПри определении отношения амплитуды Оц синфазной составляющей сигналак амплитуде сигнала Ц по сигналу с выхода блока управления 4.2 управляемый фезовращатель 0.2 поворачивает фазу сигнала 13 о на %2 при%(92 Ж и на 3 Ф 2 при О (Ф а дискретный . делитель напряжения 11.2 в течение интервала времени от Ф 2 до Ж дискретно изменяет коаффициент передачи, причем коэффициент передачи увеличивается от О до 1 при ОсУс Ю/2 и ЖФа ЗЖ/2, иуменьшается от 1 до нуля при Ф 2 1 с с 76 и 3 Ф 2(%Х. Нуль-орган 12.2 сравнивает сигнал 0 (фиг. 6 строка д ) Зе с сигналом 0 с выходе дискретного :делителя напряжения 11,2, и в моменты их равенства импульс с выхода нуль-оргаю, поступая на второй управляющий вход дискретного делителя напряжения 11.2, вызывает изменение его коеффициента передачи на величину единицы дискрености. В результате к моменту временисигнал на выходе дискретного делителя напряжения 11.2 близок к величине квадратурной составляющей сигнала (3, (отличается не более, чем на единицу дискретности), а сигнал Ор (фиг. 6 строка е) на выходе блока разности 14 близок к величине синфаэной составляющей.0 ф сигнала О причем сигнал Ор на выходе дискретного делителя 11.2 наВо втором такте йнтегрирования (с моменте 27 Г+М) производится разряд интегратора постоянным напряжением Оц, которое подается через ключ 5.2 с выхо да амплитудного преобразователя 2,2 иа пропорционально амплитуде Оо опорного напряжения. Напряжение на выходе интегратора линейно изменяется во вторам такте, а его окончание + определяется моментом перехода через нулевой уровень сигюла 0 с помощью нупь оргасна 8.2. Длительность второго такта, е следовательно, и число в счетчике 9.2, пропорционально отношению (,)оОо . Таким образом, как первый, так и второй варюнты детекторе квеэиревн 8- весия уменьшают погрешности от иеиэмеряемых составляющих входного герао нического сигнала, что позвоняет поиы сить точность контрольно-измерительной аппаратуры, что,особенно важно е АСУТПа
СмотретьЗаявка
3351607, 02.11.1981
ПЕНЗЕНСКИЙ ЗАВОД-ВТУЗ ПРИ ЗАВОДЕ ВЭМ ФИЛИАЛ ПЕНЗЕНСКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА, ПРЕДПРИЯТИЕ ПЯ А-1891
ВОЛКОВ ВАЛЕНТИН АЛЕКСАНДРОВИЧ, ПАМФИЛОВ БОРИС АНАТОЛЬЕВИЧ, ПРОКУНЦЕВ АЛЕКСАНДР ФЕДОРОВИЧ, ШАРОНОВ ГЕННАДИЙ ИВАНОВИЧ
МПК / Метки
МПК: G05B 1/01
Метки: варианты, детектор, его, квазиравновесия
Опубликовано: 15.04.1983
Код ссылки
<a href="https://patents.su/10-1012191-detektor-kvaziravnovesiya-ego-varianty.html" target="_blank" rel="follow" title="База патентов СССР">Детектор квазиравновесия (его варианты)</a>
Предыдущий патент: Электрочасы с корректирующим устройством
Следующий патент: Устройство нелинейной коррекции
Случайный патент: Способ получения байеритного порошка