Формирователь задержки импульсов

Номер патента: 813734

Автор: Иванов

Скачать ZIP архив.

Текст

Союз Советски кСоциалистическихРеспублик ОП ИСАНИЕИЗОБРЕТЕН 813734 К АВТОРСКОМ(21) 2735020/18-21 ОЗК 5 с присоединением заявки Ье Государственный кемите 23) Приоритет - Опубликовано СССР делам иаебрет и открытий3.81 Дата опубликования описания 72) Автор изобретения М. Ивано(71 витель МИРОВАТЕЛЬ ЗАДЕРЖКИ ИМПЕ,1 ЬСО о 4 Цель изобретения - упрощение устройсгва и повышения стабильности временных параметров выходных импульсов.Для достижения указанной цели в формирователе задержки импульсов, содержащем триггер с лнммя входами. два последовательно включенных пнвертора и конленсатор, олин из выводов которого соединен с первым выходом триггера, при этом один вход триггера соединен с источником запускающих импульсов, а другой соединен то с выходом второго инвертора и выходомустройства, другой вывод конденсатора подключен к входу первого инвертора и через резистор к второму выходу триггера, а вход первого инвертора соединен с анодом диода, катод которого соединен с источником напряжения.На фиг. 1 изображена принципиальнаяэлектрическая схема предлагаемого формирователя; на фиг. 2 - эпюры напряжений в различных точках предлагаемого формирователя; а фиг. 3 -- эпюры напряжений при изменении питающего напряжения.Формирователь задержки импульсов содержит триггер 1, елиничный выход 2 и нулевой выход 3 которого соединены межИзооретение относится ки может быть использованоимпульсной и вычислительнои диотехникестройствалхники. формирователь задержки имржащий триггер с установочи и двумя выходами, к одному подключен через конденсатор в триггера и анод диода, один ных входов триггера подклюу ждущего мультивибратора, соединен с выходом промежуана, а второй установочный триггера подключены к двум м промежуточного клапана 11,Известенпульсов, содеными входамиз которыходин из входоиз установоччен к выходвход котороготочного клапвход и выходдругим входа ого формирователя изкая стабильность выходного сигнала щего напряжения и ость использования транзисторно-транроенными шунтируюах многоэмиттерного ших входных токов, рующим диодам при щих конденсаторов. Недостатками так являются сложность, временных параметров при изменении питаю ограниченная вбзмож логических элементов зисторной логики с вст щими диодами на вход транзистора из-за бол протекающих по шунти перезаряде времязадаю юллетень ЛЪ 10 (53) УДК 621.373.дх собой цепочкс)й из пос,едовагельцо вклю ценных конденсатора 4 и резисторы 5, причем конденсатор 4 подключен к елНиИх 1 выходу 2 триггер 1, а резистор 5 -- к нулевому выходу 3. Срсляя точка 6 1 С-цепочки подсоедицепа через юэслсдоватсльно включенные ицверторы 7 и 8 к входу 9 установки триггера 1 в нулевое состояние, а через диод 10 - к положительной вице 11 питыни 5.Формирователь задержки импхльсов работает следук)цим образом.ОВ исходном состоянии на вхолс 12 формирователя (о 1 же является входм установки триггера 1 в едини (ноесостояние присутствует потенциал логической 1, триггер 1 устанавливается в пулевое состояни(., . е. Ны ВьхОде - -- ,10 Ичс.ский 0., а цы выходе 3 -- лс)гческл . 110 тецциал логической 1 имеет также Выход 13 формирОВатсл 5, так к 1 к на вхоле ицверто)2 1 в точке 6 присутствует потенциал 1,7 равный логической 1. Таким образом, времязалык)щ:й конленсатор 4 зыряжае-,ся ло величины потенциала логической 1. 11 осле ИОстхплеИя на вхол 12 отрицатсльного зыпускаюещго импульса триггср 1 устапывл(: - вяется в единичнос состояние, при этом 25 ца выходе 2 появляется потенциал логической . 11 оскольку конденсатор 4 зы вр м опрокидывания триггера 1 не успсвас О)- шествсццо разрядиться, в точке 6 получас(я Двойной потенциал логичсско1 кот(эзо рый во избежание перснапря)кенийы Бхогс инвс)тор 7 ограцичиваетс 5 фксруОп 1 м лиолом 10 на уровне положи гель юго;ш та к) 1 се го ц а и р 51 )1 е н и я + Е. с (э со 5 ц и е и и Б (. ртора 7 и 8 остается без изменения. Загс," начинается процесс разряла коДенгас)ры 1, определяющий этап формирования зыдержкн переднего срроцта Быхолного ы)пу, ьсы, и 1; этол напряжение ца вхоле пцвсроры 7, изменяясь цо экспс)нснтс, ысимгготи:есга пр;(э ,и)к;ется к ) ровнО, 1.3,; 7, рявц, с)ПаЛСций ЫряжЕПИя ца ре(СГ(эр" 5 Р ОтКр, тс)м трыцзисторс нулевого выходы ,; т,)и ер 1 1 1 ВхолноО Гока инвсрО;) 1. 110 Кэто напряжение це лостигет цю)(; ы срыб:. - тывация изерторы 7, па выхоле 13 (1),,51 ровытеля лержГся сигнал .Ог 0(ко ; КЫК ТОЛЬКО НацряжЕНИЕ Па ВХ(ЭЛЕ ПИВЕрс э,: 7 ;1 остиГяег порог 1 срыоатывын.ВЫХОД( УСТЫЦЫБ.ИБЯСТСЯ ПТСН:,ИЯЛ Л(Э:.ЧС(- кой 1, я ня Выходс 3 происхо.1,. 01)( ровацие отрицательного фронты вьКодного сигналы, цри котором происхо;1 )стыновкы О триггера 1 в нулевое состояние, Отриц) тельный перепаЛ напряжения цы ,линич;ю .выхоле 2 триггерачерез коцлс.:с; Гор:1 передается в точку 6 цы вход инвсрп,р,. 7.ускоряя процесс переходы его в зыкрь(то состояние. 11 осле этого начинается процесс заряда конденсаторы 4 опрсделя ощий в ,тап форм ирОБаци 51 д,1 итс)1 ьцоси ВыходнОГО импульса, при этом в точке 6 напряжение ыси( пто Гически приближ;ется к уровню логичес - кой 1, изменяясь по экспоненте. В момент постижения уровня порога срабатывания ццв(рторы 7 ц 1 эоисхолит открывание и закрь Бяцие пцвсртора 8. На этом этап формирования Д.ительности выходного импульса заканчивается. Заряд конденсатора 4 продолжается, подготавливая формирова гель к приходу слелующего запускающего импуль 11 овышение стыб:.л ьности Длительности зялср)кки Выходного ихи) ль(.2 отцоситезьи) пходю 0 импульс; обуславливается расширением диапазоны изменения напряжения на КОНснсаторс 4.Ля уВеличсния стыбильцост: задержки нсоходимо стремиться умецьцыть величин резистора 5, ограниивы 5 с.Го Величцх сп зу дог)стихы.) токо) чс яз откоьггыи т)анзиг;00 1 л, :(.0 выхо да 3 рпгге)ы 1, при эл.; у,изп,. Хриво разряла конленсатора 1 в точке пересеченя ПОроК)БОГО ) ровн 51,цвср х)ры 7, Вс.личиВыс ся. Стабильность з снеГО фронта БыходНОГО и мпЛьса и )и из)ени итающего напряжения ревышысг сыбцльпость переднего фронта,;ак как 1;рисхолит почти полная КОМ ПЕНСацня абС(э КГНЫ.С НЕСтабИЛЬ- цос гей задержки:1 длитегьцости выходного импульсы. На фиг. 3 показаны э:юры наИ 1)5 женкй В тОчке. 6 и ны Бьходе3 фдрмировытел 5:. При измен;Гии пггыкэшего цапря жеци 5 - Е. 1,рРВОЙ: 4 соотвсствет пыгр)1- жецис питания Е; кривой 151, Е: кри. вой 16 09 Е..сспользование одно(э времязады:ош:г" кнлецсаОра, 2 Т 2 кхсе Боз)1 жность построс- ИП 5: формирователя . Ип льзовяцием толькс) одного корпуса ицгегрглИвй микросхс х:ы с ьстроснцыми ш,ггируошими диодами а Входах или без нцх выгодно отличает . рсдгяа ы й фор м 1 эОвател ь От зв(.стнОГО0,у 7(с р( )1)ы.ецР:режцеР крутиз-ЧэроГО 1 Выходых мп 1 ьсов с) шсс. Вен- .0 уьслчив 1(ся г Гы 6 (льцость перел;егоОСООЕНПО ЗЫ СЕГО:( эоц) ; ЗЫХОДНЬХ Ии,сов по От Ошепию х ередцсу фрон, зац) скя:опОго ,:1, )ьсы П 1)и изецеп(1 то щ. г(Яппяясция. Р 111 ЗОБЫ . (,1 Ь З 1 .) КИ ИПОсгелОзаельно Бхлоченых инСрторЭСПГ т( - О,; ИЗ 1,;С : (Э(,р), (соелинен с первы Вьходом триггера, .:риЭ".(Э(1 ,иВХОД тРИГЕРЫ СЛ ЕЛИНЕС ИС,и:Ко;,1 запускаощих и. (Пульсов, ы ДругйССЛП ЕЦ С,"ЬХОДО( БООО"ВЕ"( ГЫ ИБы хо;10 м уст ройс Б), Р11 ЧОО( Й(.51 тех,ЧТО, С ЦЕЛЬЮ УПРОЦЕНИЯ УСТРОйства И ПОВЫц)сня с Ябильнос)Бэе ,(1.ньх Явь, 101 )0 эВых,:спых ихИль сз, рой ьВл. коле:сы 0)2 подклк)е, к Входу первГи.вертора и через резистор к второму выходутриггера, а вход первого инвертора соединен с анодом диода, катод которого соединен с источником напряжения. Источники информаюи,принятые во внимание при экспертизе1 Авторское свидетельство СССРЛо 501474, кл. Н 03 К 5104, 1976 (прототип),Степ комитет и очкр сная н Редактор А. ГуЗаказ 421/77ВН ИИПИ Госупо делам113035, Москва, филиал ППП Пате Составит Техред А. Б Тираж 988 арственного изобретений Ж - 35, Рауш т, г. Ужгор

Смотреть

Заявка

2735020, 11.03.1979

ИВАНОВ АНАТОЛИЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: импульсов, формирователь, задержки

Опубликовано: 15.03.1981

Код ссылки

<a href="http://patents.su/4-813734-formirovatel-zaderzhki-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь задержки импульсов</a>

Похожие патенты