Патенты с меткой «фазоиндикатор»

Фазоиндикатор синфазности двух напряжений

Загрузка...

Номер патента: 252469

Опубликовано: 01.01.1969

Авторы: Колтик, Кравченко

МПК: G01R 25/00

Метки: двух, напряжений, синфазности, фазоиндикатор

...входы двустабильных триггеров связаныдруг с другом через противоположно включенные диоды, а стрелочный прибор включенмежду выходами триггера, работающего в режиме пересчета частоты.На чертеже представлена блок-схема предложенного фазоиндикатора,Триггер Т включен в режим пересчета частоты, так как диоды Д и Д, пропускают за.пускающие импульсы на два входа триггера 15 Т 2, т. е. в каком бы,положении не находилсятриггер Т он перевернется в противоположное от любого импульса, Триггер Т, включеч в режим формирования длительности импульса т. е. Он может только опрокинуться В Одну 20 сторону и так останется, пока пз другого канала через диод Дя не прилет импульс на возврат. Диод Д- сбивает режим пересчета триггера Т,.Допустим, фазовый сдвиг не...

Фазоиндикатор нуля

Загрузка...

Номер патента: 262265

Опубликовано: 01.01.1970

Авторы: Всесоюзный, Кравченко

МПК: G01R 25/00

Метки: нуля, фазоиндикатор

...требуется определить нужнь.й фазовый сдвиг, подаются ца входы фазоиндикатора нуля. Входной каскад каждого канала содержит туццельный диод 1, подключенный через сопротивления нагрузки 2 и 3 к источнику синусоидального напряжения и источнику смещения. Смещение выбирают так, что туннельныи диод работает как потенциальный триггер.Импульсный трансформатор 4, пропускаяфронты импульсов, подает их на вход теля б импульсов, который может быть е нен, например, на транзисторе или на ту цом диоде, Импульс с выхода генерат остроконечных импульсов, который еып на туннельном диоде 7, поступает через 0 щенный диод 8 и сопротивление 9 накаскада совпадений 10 и далее - на ф дикатор 11. Режим работы генератора дается делителем напряжений 12, 13 и...

Фазоиндикатор

Загрузка...

Номер патента: 263036

Опубликовано: 01.01.1970

Автор: Дрейфус

МПК: G01R 25/00

Метки: фазоиндикатор

...следующим образом.Делитель частоты 2 обеспечивает увеличениедлительности каждого периода входных сигналов до значения, достаточного для пере ключения коммутатора из одного состоянияв другое и для прекращения дребезга контактов. Программное устройство 4 выполнено таким образом, чтобы возврат в исходное состояние происходил после четырехкратного поступления сигнала от делителя частоты,При поступлении первого сигнала от делителя частоты по команде с программного устройства происходит переключение коммутатора 5 в нужное состояние. При этом схема за прета 3 не пропускает сигнал от преобразователя 1 к указателю б.После поступления второглителя частоты, программнкрывает схему запрета и де30 до прихода третьего сигнал263036 Составитель Г....