Дискретная линия задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(71) Заявител мский политехнический инсти 4) ДИСКРЕТНАЯ ЛИНИЯ ЗАДЕРЖ го регистра, нулевой выход триггера каждого разряда регистра, кроме старшего,соединен с вторым входом второго эпе-мента И данного разряда, единичный выход триггера каждого разряда регистрасдвига подключен к второму входу первого элемента И и к соответствующему дпякаждого регистра сдвига переключателюустановки выдержки времени, нулевыеконтакты каждого иэ которых подсоединены к выходу генератора тактовых импульсов. Выходы всех перекпючвтепейподключены к соответствующим входамвыходного формирователя, при этом выход первого элемента И старшего разря-да каждого предыдущего регистра сдвигасоединен с входной шиной последующегорегистра сдвига 1. епьи мо 2 Недостаткомявляется большойтех случаях, когзадержки во мноод следования вход Изобретение относится к измерит ной техник и технике радиосвязи жет быть использовано при приеме сигналов с фвзоразностной модуляцией и при измерении их параметров.Известны устройства задержки, содержащие генератор гактовых импупьсов, подключенный к регистру сдвига, каждый разряд которого состоит из триггера и двух эпементов И, входной триггер в старшем разряде регистра, выходной формироватепь, (Ф) регистров сдвига, анапогичных укаэанному, 1 й перекпючатепей, причем в каждом регистре сдвига входная шина подключена к первым входам всех элементов И данного регистра, вход каждого входного триггера подкпючен к выходу первых эпементов И мпвдщего и старшего разрядов своего регистра сдвига, нулевой выход входного триггера подсоединен к разрешающему входу второго элемента И старшего разряда каждого регистра подключен к счетному входу триггера младшего разряда данноих устройств задержки объем оборудования в максимальное время раэ превышает периных импульсов,5 9611 фиг, 2 - временные диаграммы, поясняющие ее работу.Дискретная линия задержки содержит первый блок 1 управления, второй блок 2 управления, генератор 4, первый счетчик 3 4 импульсов, второй счетчик 5 импульсов, запоминающее устройство 6, дополнительный счетчик 7 импульсов и датчик 8 кода, Блок 1 управления содержит два элемента И 9 и 10 два триггера 10 11 и 12 элемент 13 задержки, Блок 2 управления содержит элемент И 14 и триггер 15. В состав запоминающего устройства 6 входят первый формирователь 16 импульсов, счетчик 17 адреса записи, первый многоканальный усилитель 18, блок 19 памяти, второй формирователь 20 импульсов, счетчик 21 адреса считывания и второй многоканальный усилитель 22, 20Входы первого блока 1. управления и второго блока 2 управления объединены и подключены к выходу генератора 3, Выход первого блока 1 управления соединен со счетным входом счетчика 4, а выход 2 З второго блока 2 управления - со счетным входом счетчика 5. Дополнительный выход первого блока 1 управления подключен к входу установки счетчика 4. Выход первого счетчика 4 импульсов, под- Зр ключен к информационному входу запоминающего устройства 6, информационный выход которого связан с входом предварительной установки счетчика 5 имлульсов, Вход управления записью запоминающего устройства 6 объединен с дополнительным входом первого блока 1 управления и подключен к входу дискретной линии задержки, Вход управления считыванием запоминающего устройства 6 объединен с выходом переполнения второго счетчика 5 импульсов и подключен к выходу дискретной линии задержки. Дополнительный вход второго блока 2 управления соединен с выходом переполнения дополнительного счетчика 7 импульсов, счет ный вход которого связан с выходом первого блока 1 управления, а вход предварительной установки - с выходом датчика 8 кода, Первый вход элемента И 9 объ-,Я единен с инверсным входом элемента И 10 и является входом первого блока 1 управления, Второй вход элемента И 9 связан с выходом триггера 1 1, ; -вход которого объединен с 5-входом триггера 12 и подключен к дополнительному вхоИ ду блока 1 управления, й-вход триггера 12 объединен с выходом элемента И 10 и является дополнительным выходом бло 23 6ка 1 управления, выход которого соединен с выходом элемента И 9, Вход элемента 13 задержки соединен с выходомтриггера 12, а выход - с прямым входом элемента, И 10, Вход блока 2 управления подключен к первому входу элемента И 14, выход которого является выходом блока 2 учравления, Второй входэлемента И 14 соединен с выходом триггера 15, 5-вход которого является дополнительным входом второго блока 2 уп -равления. Вход управления записью запоминающего устройства 6 подключен к входу первого формирователя 16 импульсоввыход которого, а также выходы счетчика 17 адреса записи, вход которого соединен с первым выходом формирователя16, и информационный вход запоминающего устройства 6 раздельно подключенык входам первого многоканального усилителя 18, выходы которого соединены свходами блока 19 памяти, При этом первый выход формирователя 16 через первый многоканальный усилитель 18 связан с входом разрешения выборки адресазаписи, второй выход формирователя 16 с входом разрешения записи, выходы счетчика 17 адреса записи - с входами адреса записи, информационный вход запоминающего устройства 6 - с информационным входом блока 19 памяти, Вход управления считыванием запоминающегоустройства 6 подключен к входу формирователя 20 импульсов, первый выходкоторого подключен к входу счетчика 21адреса. Информационный выход блока 19памяти через второй многоканальный усилитель 22 соединен с информационнымвыходом запоминающего устройства 6,Другие входы второго многоканальногоусилителя 22 соединены с выходами второго формирователя 20 и счетчика 21адреса считъвания, другие выходы - свходами управления считыванием блока19 памяти. При этом первый выход формирователя 20 через многоканальный усилитель 22 связан с входом разрешениявыборки адреса считывания, второй выход формирователя 20 - с входом разрешения считывания, выходы счетчика 21 с входами адреса считывания блока 19памяти,Запоминающее устройство 6 предназначено для временного хранения кодов, поступающих на его информационный вход и последующей их выдачи на информационный выход в том же порядке, в каком они поступили,,7 . 9613Идентичные формирователи 16 и 201 импульсов, являющиеся двухфазными заторможенными мультивибраторами, формиууют на своих первых выходах импульсыдлительность которых должна быть неФменьше времени выборки адресов записии чтения в блоке 19 памяти. На вторыхвыходах формирователей 16 и 20 формируется короткий импульс, разрешающийсоответственно запись или считывание ин- Оформации из блока 19.Блок 19 памяти представляет из себя оперативное запоминающее устройствг/с раздельными цепями записи и считывания информации, Блок реализует прин 1ципы построения магнитных запоминаюши.хустройств, Он может быть также построен на базе микросхем запоминающих устройств серий 133, 155, 565 и других,имеющих выход информации в инверсном овиде.Число разрядов в слове блока 19равно числу разрядов счетчиков 4 и 5,Число слов соответствует емкости счетчиков 17 и 21,31 атчик 8 кода является регистром,предназначенным для хранения числапредставленного в двоичном дополнительном ,коде. Месь число К соответствует- период следования импульсов.Ггенератора 3, 311 атчик 8 кода может быть построенна статических Я 5-триггерах,В исходном состоянии первый счетчик4 импульсов, счетчики 17 и 21, а также триггеры 11, 12 и 15 находятся в 4 Онулевом состоянии, При этом на выходахэлементов И 9 и 14 отсутствуют импульсы. Все разряды второго счетчика 5 импульсов находятся в единичном состоянии,в дополнительном счетчике 7 импульсовустановлен хранящийся в датчике 8 кодакод числа К,Дискретная линия задержки работаегследующим образом,Первый импульс, поступивший на вход дискретной линии задержки в момент (фиг. 2 а), поступает также на.дополнительный вход первого блока 1 управления и устанавливает триггер 11 в единичное состояние, Тем самым разрешает-ся прохождение импульсов генератора 3 через элемент И 9 на выход блока 1 уцоавления (фиг. 2 б), Эти импульсы на 23 9,чинают поступать на счетные входы счетчиков 4 и 7.Далее первый блок 1 управления, первый счетчик 4 импульсов и запоминающее устройство 6 работают повторяющимися циклами в следующей последовательности. Каждый входной импульс поступает в момент времени 4 (фиг. 2 а,1 2, 3, ) на дополнительный входблока 1 управления и устанавливает триг-,гер 12 в единичное состояние, На выходе элемента 13 задержки эта логическаяединица появляется через время задержки,которое должйо быть больше длительности цикла записи запоминающего уст -ройства 6 .но меньше периода следованияимпульсов генератора 3. Еспи в этотмомент на инверсном. входе элемента И10 действует импульс генератора 3, тона выходе элемента И 10 устанавливается уровень логической единицы толькопосле окончания действия импульса генератора 3, В противном случае уровеньлогической единицы устанавливается навыходе элемента И 10 сразу же послеего установления на выходе элемента 13.задержки. После его появления триггер12 возвращается в исходное нулевое состояние. Таким образом, на дополнительном выходе первого блока 1 управленияформируется короткий импульс, задержанный относительно входного импульса ине совпадающий с импульсами генератораЗЭтот импульс воздействует на входпредварительной установки счетчика 4 ивызывает установку всех его разрядов вединичное состояние, Так как на счетныйвход счетчика 4 продолжают поступатьимпульсы с выхода первого блока 1 управления, то к моментуприхода следующего входного импульса в счетчике4 фиксируется число Ягде М-число им 1 Упульсов, поступивших с выхода блока 1управления за интервал времени от 1 до1+ (фиг. 2 б, 1= 1, 2, 3, , ), Выходной импульс в момент времени Ьпоступае на вход управления записью запоминающего устройства 6 и.вход первого формирователя 16 имлульсов. Приэтом на его первом выходе формируетсяимпульс, когорый проходит через многоканальный усилитель 18 и разрешает вы-борку в блоке 19 памяти слова, адрескоторого определяется кодом, .присутствующим на выходах разрядов счетчика 17.На втором выходе формирователя 16 формируется короткий импульс, который разрешает запись в выбранное слово блока11 9811 импульсов, а информационный выход - к входу предварительной установки второго счетчика импульсов, причем вход линии задержки соединен с дополнитепьным вхо; дом первого блока управления, а выход - В с выходом переполнения второго счетчика импульсов, о т л и ч а ю щ а я с я тем, что, с целью повышения надежности путем упрощения, в нее введен дополнительный счетчик импульсов, вход предварительной 1 ф установки которого подключен к выходу датчика кода, а выход переполнения - к дополнительному входу второго блока уп равнения, при этом счетный вход дополнитепьного счетчика соединен с выходом 1 первого блока управления, дополнитель-ный выход которого подключен к входу предварительной установки первого счетчика импульсов, а дополнительный входк входу управления записью запоминаю щего устройства вход управления считыванием которого подключен к выходу линии задержки.2. Линия по и. 1, о т л и ч а ю щ а я с я тем, что запоминающее 2 устройство выполнено в виде последовательного соединения первого формирователя импульсов и счетчика адреса записи, выходы которых и информационный вход запоминающего устройства раздень- ЭО но подключены к входам первого многоканального усилителя, выходы которого присоединены к входам блока памяти, а информационнйй выход блока памяти через второй многоканальный усилитель подключен к информационному выходу за 23 12поминающего устройства, вход управлениясчитыванием которого подключен к входупоследовательно соединенных второго формирователя импульсов. и счетчика адресасчитывания, выходы которых подключенык другим входам второго многоканального усилителя, другие выходы которогоподкпючены к входам управления считыванием блока памяти, причем вход управления записью запоминающего устройстваподключен к входу первого формирователяимпульсов,3, Линия по и, 1 у О тч а ю щ а я с я тем, что первый блокуправления содержит два элемента И, дватриггера и элемент задержки, причем первый вход первого элемента И объединенс инверсным входом второго элемента Ии является входом блока управления, выход которого подключен к выходу первого элемента И, -входы триггеров обь 3единены и подключены к дополнительному входу блока управления, дополнительный выход которого соединен с выходомвторого элемента И и Р-входом второготриггера, между выходом которого ипрямым входом второго элемента И включен элемент задержки.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР658724, кл. Н 03 К 5 Л 3,25,10.76.2, Авторское свидетельство СССР441642, клН 03 Н 7/30,13.10.77 (прототип).11 лиал ППП "Патент", г. ужгород, у Тираж ИПИ Госуда делам изо 35, Москва 59 Подписно твенного комитета ССС тений и открытий ЖРаушская наб., д.
СмотретьЗаявка
3008738, 28.11.1980
ОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
БРОНШТЕЙН БОРИС ГЕОРГИЕВИЧ, ВЕШКУРЦЕВ ЮРИЙ МИХАЙЛОВИЧ
МПК / Метки
МПК: H03K 5/13
Метки: дискретная, задержки, линия
Опубликовано: 23.09.1982
Код ссылки
<a href="https://patents.su/8-961123-diskretnaya-liniya-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Дискретная линия задержки</a>
Предыдущий патент: Устройство для задержки импульсов
Следующий патент: Устройство для синхронизации сигнала электромеханического переключателя
Случайный патент: Устройство аварийной защиты ядерного реактора