Устройство для сопряжения двух вычислительных машин

Номер патента: 885988

Авторы: Баранов, Хропост

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ Союз Советских Социалистических Республик(2 Э) Приоритет -Опубликовано 30.11.81, Бюллетень Йз 44Дата опубликования описания 30.1 1.81 51)М. Кп,з 6 06 Р 3/04 Государственный комитет СССР по делам изобретений н открытий(54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ ВЫЧИСЛИТЕЛЬНЫХ МАШИНИзобретение относится к вычисли- тельной технике и может . быть исполь, зовано в вычислительных системах.Известны устройства для сопряжения двух вычислительных машин, содержащие регистры, элементы И, ИЛИ, блоки усилителей-приемников и усилителей-передатчнков, которые обеспечивают двухсторонний обмен информацией между ЦВИ (1.Недостатком известных устройств является ограниченная область применения, так как они применимылишь для сопряжения однотипных ЦВИ.Наиболее близко к предлагаемому 1 ф устройство для сопряжения вычислительных машин, содержащее буферные регистры, восемь коммутаторов, блок управления, дешифратор команд, блок сравнения, два элемента задержки, 4 ф блоки усилителей-приемников и усилителей-передатчиков, регистр приема информации с внешних линий, регистр выдачи информации во внешние линки, регистры приема синхронизирующей ин-формации с внешних линий,региствыда" чк синхронизирующей информации во ,внешние линии, триггеры управления 12), .Недостаток указанного устройства состоит в ограничейной области приме 30 нения, так как оно позволяет обеспе" чить сопряжение только однотипных вычислительных машин.Цель изобретениа - расширение области пркмененйя устройства.Поставленная цель достигается тем что в устройство, содержащее блок усилителей-приемников, группа. входов которого является первой группой входов устройства, блок усилителей- передатчиков, первая группа входов которого соединена с группой выходов блока триггеров управления, а группа выходов является первой группой выходов устройства, регистр выходных скнхросигналов, блок регистров синхросигналов, информационные входы которых ;подключены к первому выходу блока усилителей-приемников, блок Формирования сигналов управления обменом, входной и выходной коммутаторы, четыре блока элементов И, регистр информации и коммутатор чтения, введены блок информационных, регистров и коммутатор регистровсинхросигналов, причем второй выход блока уси" лителей-пркемнкков подключен к информацкокному входу входного коммутатора, а третий выход - к первому входу блока формирования сигналОвуправления обменом, второй, третийи четвертый входы которого соединены со второй группой входов устройства, первый выход - с управляющимвходом коммутатора регистров синхросигналов, второй выход - с управляющими входами первого и второго блока элементов И и первым управляющимвходом выходного коммутатора, третий выход - со вторым управляюцимвходом выходного коммутатора и первым входом блока триггеров управления, четвертый, пятый и шестой выходы - соответственно со вторым входом блока триггеров управления иуправляющими входами коммутаторачтения и входного коммутатора, апервый вход - с третьим входом блока триггеров управления, втораягруппа выходов которого подключена куправляющим входам блока регистровсинхросигналов, выходы которого соединены с соответствующими информационными входами коммутатора регистров синхросигналов, выходом подключенного к первому:входу регистра информации, второй вход которого соединен с выходом коммутатора чтения,информационные входы которого соединены соответственно с первым, вторыми третьим выходами блока информа-.ционных регистров, первый, второйи третий входы которого соединенысоответственно с первым выходом входного коммутатора и выходами третьего и четвертого блоков элементовИ, инФормационные входы которых подключены соответственно ко второмуи третьему выходам входного коммутатора, а управляюцие входы - к соответствующим выходам первого блокаэлементов И, группы выходов и входов регистра информации являютсясоответственно второй группой выходов и третьей группой входов устройства, и первый и второй выходысоединены соответственно с информа"ционным входом первого блока элементов И и входом регистра выходныхсинхросигналов, выходом соединенного с информационным входом второгоблока элементов И, выход котоРогоподключен ко второму входу блокаусилителей-передатчиков, первый ивторой входы выходного коммутаторасоединены соответственно со вторымк третьим выходами блока информационных регистров, а выход - стретьим входом блока усилителей-переЬатчиков, первый выход блока Формирования сигналов управления обменом соединен со второй группойвыходов устройства,Блок формирования сигналов управления обменом содержит два узла формирования адреса, входы и выходы которых подключены соответственно к первому и второму входам и шестому и пятому выходам блока, узел Формы" рования синхросигнала записи, первыйвход и выход которого подключенысоответственно к первым входу и выходу блока, Узел управления записью,первый и второй входы которого соединены соответственно с первым итретьим входами блока, первый выходс четвертым выходом блока, а второйвыход - со вторыми выходом блока ивходом узла Формирования синхросигнала записи, и узел синхронизации,первый ивторой входы которого подключены соответственно к первому ичетвертому входами блока, а первыйи второй выходы - соответственно ктретьему выходу блока и третьему 15 входу узла формирования синхросигнала записи.Узел формирования адреса содержитдешифратор, выходы которого являютсявыходом узла, входы подключены к 2 О соответствуюцим входам триггера ивыходам счетчика, входы которого соединены соответственно с выходамипервого и второго элементов И, первые входы которых соединены со входом узла, а вторые входы - с соответствующими выходами триггера.Узел формирования синхросигналазаписи содержит элемент И, входыкоторого подключены соответственнок первому и второму входам узла, авыход - к первому входу элемента ИЛИ,второй вход и выход которого являются соответственно третьим входом ивыходом узла.Узел синхронизации содержит десятьэлементов И, три элемента ИЛИ, двасчетчика, два элемента И-НЕ, триггери генератор импульсов, причем первыевходы первого элемента ИЛИ и первогои второго элементов И подключены ко 40 второму входу узла, первый, второйи третий входы первого счетчика соединены соответственно с первым входомблока и выходами первого и второгоэлементов И, первый выход - с первымивходами третьего и четвертого элементов И и первого элемента И-НЕ ивторым входом первого элемента И,второй выход - с третьим входом первого элемента И и вторым входом вто рого элемента И, а третий выход -с первым входом пятого элемента И,вторыми входами первого элемента ЙНЕ и третьего элемента И и третьимвходом второго элемента И, выход первого элемента И-НЕ подключен ко вто- И рым входам четвертого и пятого элементов И, второй вход первого элемента ИЛИ соединен с выходом шестого.элемента И и входом триггера, первыйвход второго счетчика подключен к Щ выходу генератора импульсов,. второйи третий входы - соответственно квыходам второго и третьего элементовИЛИ, первый выход - к первому входущестого элемента И, второй и третий 4 у выходы-к соответствующим входам вто885988 Регистр информации, Регистр принимаюший байт с чтения, внешних линий на РИФ Номер байтавыданного ЭВМво внешниелинии Р 11 Э Р 122 3 13 Г Г РГР 13 Р 11 РГ 13 РГ 11 Р 12 Ру.12, Р 13 РГ 13 10 рого элемента И-НЕ выходом соединенного со вторым входом шестого элемента И,входы второго элемента ИЛИ подключены соответственно к выходам седьмого и восьмого элементов И, первые входы которых соединены соответственно с первым н вторым выходами триггера, а .вторые входы - соответственно с выходами четвертого и пятого элементов И, входы третьего элемента ИЛИ подключены соответственно к выходам девятого и десятогс элементов И, первые входы которых соединены соответственно со вторым и первым выходами триггера, а вторые входы - соответственно с выходамн четвертого и пятого элементов И.Узел управления записью содержит элемент И, первым входом соединенныя через элемент задержки с первым входом узла, вторым входом - с пер= вым входом первого триггера и первым выходом второго триггера, второй выход которого является вторым выходом узла, а вход - с выходом первого элемента ИЛИ и первым входом второго элемента ИЛИ, вход которого является первым выходом узла, а второй вход подключен.к выходу элемента И и второму входу первого триггера выход которого соединен со вторым входом первого элемента ИЛИ, второй вход которого является вторым входом узла. На чертеж приведена блОк-схема предлагаемого устройства.Устройство содержит регистр 1 информации, коммутатор 2 чтения, регистр 3 выходных синхросигналов первый и второй блоки 4 и 5 элементов И выходной коммутатор 6, блок 7 Усилителей-:передатчиков, третий и четвертый блоки 8 и 9 элементов И, блок 10 регистров информации, регистры11,12 и 13 восьмиразрядные, блок 14регистров синхросигналов, восьмиразрядные регистры 15 и 16, коммутатор17 регистров синхросигналов, входнойкоммутатор 18, блок 19 формированиясигналов управления обменом, содержаций узлы 20 и 21 формирования адреса, узел 22 синхронизации, узел23 формирования синхросигнала записии узел 24 управления записью, блок25 усилителей-приемников, блок 26триггеров управления (БПРУ), перваяЭВМ 27, вторая ЭВМ 28 триггеры 2931, входы 32-35 блока 19.Узел 23 содержит элементы И 36 15 и ИЛИ 37. Узел 20 включает элементйИ 38 и 39, счетчик 40, триггер 41и дешифратор 42, Узел 21 включаетэлементы И 43 и 44, счетчик 45, триггер 46 и дешифратор 47. Узел 22 20 состоит из первого и второго элементов И 48 и 49, первого счетчика50, третьего элемента И 51, первогоэлемента И-НЕ 52, четвертого и пятого элементов И 53 и 54, генератора55 импульсов, второго счетчика 56,седьмого и восьмого элементов И 57.и 58, второго элемента ИЛИ 59, второго элемента И-НБ 60, шесто 1 о элемен"та И 61, триггера 62, девятого и де"сятого элементов И 63 и 64, первогои третьего элементов ИЛИ 65 и 66.Узел 24 содержит элемент 67 задержки, элемент И 68 первый триггер 69,первый элемент ИЛИ 70, вторые триггер 71 и элемент ИЛИ 72, Регистр 1 35 является регистром обмена как причтении в ЭВМ 27, так и при чтении вЭВМ 28.Коммутатор 2 совместно с узлом21 обеспечивает запись содержимогодвух регистров блока 10 в регистр1 в соответствии с таблицейРегистр 3 выходных синхросигналовслужит для хранения кода прерывания)выдаваемого ЭВМ 27. Выдача содержимого регистра 3 осуществляется черезблок 5 и выходной коммутатор б поуправляющим сигналам узла 24. Блок4 предназначен также для выдачи содержимого регистра 1 в регистры 12и 13 прн чтении в ЭВМ 27.Выходной коммутатор б предназначен для посылки в ЭВМ 27 байтов информации, считываемых нз регистров )О12 и 13 н выцаваемыи через блок 7,Блоки 7 и 25 предназначены для согласования параметров электрическихсигналов при обмене.Блок 10 регистров выполняет роль 5буфера (аккумулятора) . В нем накапливаются байты информации для последующей пересылки их параллельным16-разрядным кодом в ЭВМ 28 илипобайтной посылки в ЭВм 27, т;е. в .Щустройстве осуществляется использование одного и того же буфера длядвухстороннего обмена,Блок 14 предназначен для ириема,хранения и йщачи кода прерывания,сопровождающего байт информации,считываемой ие ЭВИ 27. В его составвходят два регистра, подключениемвходов которых к блоку 25 управляет триггер 31, а выходов к регистру 1 через коммутатор 17 - узел 23, .ЗфУзел 20 предназначен для Управления входным коммутатором 18. В исход-.ном состоянии содержимое счетчика40 и триггера 41 схем.равно нулю. Сприходом первого сигнала прерывания Ипо ване 73 от ЭВИ 27 содержимое счетчика 40 становится равным единице,поскольку этот сигнал через элементИ 38 открытый высоким потенциаломнулевого выхода триггера 41, посту-. Щпает на счетный вход счетчика. Сприходом второго и третьего сигналовна шину 73 содержимое счетчика 40становится равным 2 и 3 соответст"венно, причем второй сигнал проходит через элемент И 39, а третийчерез элемент И 38. Кроме того, при.содержимом счетчика, равном трем,и поступлении очередного сигналана шину 73 триггер 41 переключаетвход, счетчика 40, обеспечивая тем ф,самым содержимое в нем, равное единице (счетчик имеет коэффициент счетаравный трем). Такой счетчик необходим потому, что блок 10 содержиттрЦ регистра, входы которых должныЯлодключаться последовательно вход"ным коюутаторам 18 к блоку 25усилителей-приемников.Узел 21 предназначен для управления коммутатором 2 при записи инфор-,мации в ЭВМ 28. Исходное состояниеЬн функционирование его айалогичны .узлу 20. На его вход поступает сигнал с шины 33, формируемый ЭВМ 28как сигнал чтения, а сигнал управления с выхода дешифратора 47 обеспечивает считывание содержимого двух регистров блока 10 через коммутатор 2 в последовательности, показанной в таблице.Узел 22 управления обменом предназначен для аппаратурной подцержки логики обмена. Он обеспечивает синхронизацию процесса записи байтов в регистры блока 10 и Чтение. Узел 22 устанавливает соответствие между скоростью поступления байтов с внешних линий ЭВМ 27 на регистры блока 10 и скоростью чтения их через регистр 1 в ЭВМ 28, а также формирует сигналы прерывания для посылки их и кодов прерывания в ЭВМ 27 и 28. Последнее необходимо для достижения устойчивости (без сбойности). и получения требуемых временных характеристик обмена. Вход счетчика 50 управления. обменом соединен с шиной 73, на которую поступает сигнал прерывания от ЭВМ 27, сопровождающий каждый. байт информации. Трехвходовые элементы И 48 и 49 соединены с шиной 35, сигнал на которой Формируется . ЭВМ 28.Узел 23 управления приемом синхросигнадов предназначен для псдключения регистров блока 14 ко входам регистра 1 путем управления коммутатором 17Узел 24 предназначен для выдачи опережакщих сигналов прерывания через триггер 29,в ЭВМ 27 в случае, когда последняя выполняет команду еЧтение, а также для управления блоками 4 и 5 и. выходным коммутатором б при выполнении ЭВИ 28 команды Запнсьф.Устройство работает следующим образом.Рассмотрим первоначально случай, когда инициатором обмена является ЭВМ 27 и осуцествляется запись информации из ЭВМ 27 в ЭВМ 28. В этом случае ЭВИ 27 выполняет команду Записье, а ЭВН 28 - команду Чтение. ЭВИ 27 выдает сигнал прерывания на шину 73, код прерывания - в.регистр 15, а байт информации - в регистр 11, заййсь кода прерывания в регистр 15 осуществляется узлом 20, поскольку в этом случае сигналом прерывания триггер 31 установлен в 1, а единичный выход триггера соединен с управлякщим входом регистра 15. Запись первого байта информации в регистр 11 осуществляется управляющим сигналом узла 20, который Формируется на первом выходе дешифратора .42 и подключает регистр 11 через входной коммутатор 18 к блоку 25, поскольку в.исходном состоянии триггер 41 находится в нулевом состоянии, а содержимое счетчика 40 после поступления первого сигнала прерывания шины 73 становится равньв)1 единице.885988 Сигнал с шины 73 поступает такжев узел 22, обеспечивая добавление в счетчик 50 единицы (в исходном ссстоянин счетчики 50,56 и триггер 62 в нулевом состоянии) .Высокий уровень сигнала с первого выхода счетчика поступает через элементы И 53 и 57 на элемент ИЛИ 59, поскольку в этом случае на вход элемента И 57 подан высокий уровень потенциала с нулевого выхода триггера 62. С выхода элемента ИЛИ 59 си нал поступает на вход счетчика 56, ра.зрешая счет импульсов, идущих от генератора 55, что необходимо для Формирования импульса требуемой дли" тельности, следующего с требуемой задержкой. С этой целью в состав узла 22 включены элементы И-НЕ 60 и И 61. Псследний Формирует передний фронт импульса по истечении соответствующей паузы, для чего он управляе ся сигналом с шины двоичного счетчика 56, имеющего вес, равный длительности времени задержки. Длительность импульса Формируется элементом И-НВ 60. Сформированный импульс на выходе элемента И 61 через элемент ИЛИ 65 поступает на триггер 30, устанавливая последний в 1. Единичный выход триггера 30 соединен через блок 7 с внешней линией ЭВМ 27. Поэтому установка триггера 30 в единицу и посылка байта готовности из регистра 3 через блок 5, управляе-. мьй узлом 22, в блок 7 означает готовность устройства к принятию очередного байта.Второй байт также сопровождается сигналом, выдаваемьда ЭВМ 27 на шину 73, и кодом прерывания. Однако второй байт информации принимается в регистр 12, а код прерь.вания - в регистр 16. Запись иК как и ранееУосуществляется сигналами, Формуемыми соответственно на выходе дешифратора 42 и триггера 31.Кроме того, при появлении второго сигнала на шине 73 содержимое счетчика 50 увеличивается на единицу. При этом на выходе элемента И 51 форму- ется сигнал (устанавливается потенциал высокого уровня), который через элемент ИЛИ 37 поступает как сигнал. прерывания в ЭВМ 28 и на коммутатор 17. Код прерывания с регистра 16 через коммутатор 17 и регистр 1 поступает в ЭВМ 28 для обработки. Последняя по результатам обработки кода прерывания выдает сигнал на шиву 33, который означает готовность ЭВМ 28 к считыванию информации. Этот сигнал через элемент И 43 поступает в счетчик 45, на выходе дешифратора 47 устанавливается сигнал, по которому содержимое регистров 11 и 12 параллельным кодом считывается в регистр 1 через коммутатор 2 и далее поступает в кодовые шины ЭВМ 28. Одновременно с чтением инФормации срегистров 11 и 12 происходит залисьочередного байта в регистр 13.После считывания информации вЭВМ 28 последняя Формирует сигнална шине 35, по которому происходитвычитание иэ содержимого счетчика50 двух единиц. Это означает, чтопроизошло чтение инФормации с очередной пары регистров н они готовы принимать очередные байты инФормации. г- Вычитание осуществляется при помощи элементов И 48 и 49, при этомвозможны два варианта вычитания:вычитание при значении счетчика,равном двум, когда сигнал на шине1 З 35 сформирован до того, как появился сигнал на шине 73, и вычитание присодержимом счетчике 50, равном тремкогда сигнал на шине 73 появилсяраньше, чем на шине 35. В первом слутчае сигнал с шины 35 поступает черезэлемент И 48 и устанавливает считчик 50 в воль. Во втором случае этотсигнал поступает через элемент И 49и устанавливает счетчик 50 в ф 11.Возможен также случай, когда ЭВМ28 не успевает .считывать информациюс регистров блока 10. Поэтому с цельюисключения процессов наложения поступающих байтов в узел 22 предусмотрена блокировка обмена при заполне-.нии всех регистров блока 10. Блокировка заключается в невыдаче импульса на триггер 30 и осуществляетсяпри помощи элементов И-НЕ 52, И 53 и54 и счетчика 56. До тех пор, покасодержимое счетчика.50 равно тремна выходе элемента И-НЕ 52 поддерживается низкий потенциал, запрещающий Формирование разрешающего сигнала на входе счетчика 56, элементы 40 И 53, 54,57 и 58 закрыты.В том случае, если задержки при,считывании нет, очередной (четвер 1тый) байт информации заносится -в,регистр 11, и процесс обмейа продол жается. Отличие состоит лишь в том,что по второму сигналу, Формируемому ЭВМ 28 на шине 33, возбуждаетсявторой выход дешифратора 47, и вЭВМ 28 считывается содержимое рея),гистров 13 и 11, а по третьемусиглалу- содержимое регистров 12и 13.Работа устройства при выполненииоперации чтения иэ ЭВМ 28 отличаетсяот изложенного тем, что в этом случае задействуется узел 24 управления записью. В этом случае ЭВМ 27выполняет операцию фЧтение 1, аЭВМ 28 - фЗапись, причем, каки прежде, ЭВМ 27 считывает информа 60 цию побайтно, а ЭВМ 28 записываетсловами, кратными байту (для приведенной конкретной реализации 16 разрядныки словами).В отличие от рассмотренного слу-,5 чая ЭВМ 27 выдает сигнал не на шину5 О 15 20 25 ЗО 35 40 45 50 55 О 65 формула изобретения Устройство для сопряжения двух вычислительных машин, содержащее блок 73,а на шину 74 причем ЭВМ 2.8 ормирует сигйал на шине 34. Возникновение сигнала на шине 34 означает, что информация из ЭВМ 28 записана в регистр 1, Этот же сигнал поступает через элемент ИЛИ 70 на счетный вход триггера 71 (исходное состояние триггеров 69 и 71 нулевое). Триггер.71 устанавливается в единичное сос.тояние. Открываются элементы И блоков 4 и 8,и байт информации из регистра 1 заносится в регистр 12,; Сигнал с шины 34 через элементы ИЛИ 70 и 72 устанавливает триггер 29 в1. Выход триггера соединен с внешней линией ЭВМ 27 через блок 7. Сигнал на этой линии воспринимается ЭВМ 27 как сигнал готовности устройства, и ЭВМ 27 обработав байт (код) прерываниявыданный из регистра 3, через блок 5 формирует сигнал Чтение на шине 74.Сигнал на шине 74 означает, что байт информации ЭВМ 27 считан. Этот сигнал поступает на элемент 67 за 3 цержки и далее через элемент И 68 на триггер 69, устанавливая последний в 1. Элемент 67 задержки необходим для задания паузы, необходимой для выдачи ЭВМ 27 сигнала на шину 74 (выполнения операции Чтение). Триггер 71 задержанным сигналом устанавливается в 0, обеспечивая выдачу на блок 7 второго байта информации из регистра 1 через блоки 4 и 9, регистр 13 и коммутатор б. Появление второго сигнала на шине 74 означает, что второй байт информации считая в ЭВМ 27, Этот сигнал через элементы И 36 и ИЛИ 37 поступа;ет в ЭВИ 28 как сигнал готовности устройства к продолжению обмена. ЭВМ 28 выдает в регистр 1 очередное слово и формирует сигнал на шине 34. Далее процесс продолжается аналогичноизложенному.Обмен, инициируемый ЭВМ 28, отличается от изложенного лишь тем, что процесс начинается установкой ЭВМ28 сигнала на шине 34, который проходит через элементы ИЛИ 70 и 72, устанавливает высокий потенциал на выходе триггера. Последний вызывает . прерывание ЭВИ 27. Далее, в зависимости от кода прерывания, считанного с регистра 3 через блок 5, ЭВМ 27либо выставляет сигнал на шине 73,если она выполняет операцию Эапьфьлибо на шине 74, если операцию"Записьвыполняет ЭВМ 28.1Таким образомпредлагаемое устройство обеспечивает обмен между двумя разиотипными ЭВМ. усилителей-приемников, группа входов которого является первой группой входов устройства блок усилителей- передатчиков, первая группа входов которого соединена с группой выходов блока триггеров управления, а группа выходов является первой группой выходов устройства, регистр выходных синхросигналов, блок регистров синхросигналов, информационные входы которых подключены к первому выходу блока усилителей-приемников, блок формирования сигналов управления обменом, входной и выходной коммутаторы, четыре блока элементов И, регистр информации и коммутатор чтения, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены блок информационных регистров и коммутатор регистров синхросигналов, причем второй выход блока усилителей-приемников подключен к информационному входу входного коммутатора, а третий выход - к первому входу блока формирования сигналов управления обменом, второй, третий и четвертый входы которого соединены со вто-, рой группой входов устройства, первый выход - с управляющим входом коммутатора регистров синхросигналов, второй выход - с управляющими входами первого и второго блоков элементовИ ипервым управляющим входом выходного коммутатора, третий выходсо вторым управляющим входом выходного коммутатора и первым входом бло" ка триггеров управлекйя четвертый, пятый и шестой выходы - соответствеино со вторым входом блока триггеров управления и управляющими входами коммутатора чтения и входного коммутатора, а первый вход - с третьим входом блока триггеров управления, вторая группа выходов которого подключена к управляМщим входам блока регистров сиихросигналов, выходы которого соединены с сответствующими информаоиоиными входами коммутатора регистров синхросигналов выходом подключенного к первому входу регистра информации, второй вход которого соединен с выходом коммутатора чтения, информационные входы которого соединены соответственно с первым, вторым и третьим выходами блока информационных регистров, первый, второй и третий входы которогосоединены соответственно с первым выходом входного коммутатора, и выходами третьего и четвертого блоков элементов И, информационные входы которых подключены соответственно ко второму и третьему выходам входного коммутатора, а управляющие входы к соответствующим выходам первого блока элементов И, группы выходов и входов регистра информации являются соответственно второй группой выхо5. Устройство по пп. 1 и 2, о тл и ч а ю щ е е с я тем, что узелсинхронизации содержит десять элементов И, три элемента ИЛИ два счетчика два элемента И-НЕ, триггер и 5 генеРатор импульсов, причем первыевходы первого элемента ИЛИ и первогои второго элементов И подключены ковторому входу узла, первый, второйи третий входы первого счетчика соединены соответственно с первым вхо-.дом блока и выходами первого и второ.го элементов И, первый выход - спервыми входами третьего и четвертого элементов И и первого элементаИ-ИЕ и вторым входом первого элемента И, второй выход - с третьим входом первого элемента И и вторым входом второго элемента И, а третий выход - с .первым входом пятого элементаИ, вторыми входами первого элементаИ-НЕ и третьего элемента И и третьимвходом второго элемента И, выход первого элемента И-НЕ подключен ковторым входам четвертого и пятогоэлементов И, второй вход первого элемента ИЛИ соединен с выходом шестогоэлемента И входом триггера, первыйвход второго счетчика подключен квыходу генератора импульсов, второйи третий входы - соответственно квыходам второго и третьего элементовИЛИ, первый выход - к первому входушестого элемента И, второй и третийвыходы - к соответствующим входамвторого элемента И-НЕ, выходом соединенного со вторым входом шестогоэлемента И, входы второго элементаИЛИ подключены соответственно к вы-"ходам седьмого и восьмого элементовИ, первые входы которых соединенысоответственно с первым и вторЪм входами. триггера, и вторые входы - соответственнр с выходами четвертогои пятого элементов И, входы третьегоэлемента ИЛИ подключены соответственно к выходам девятого и десятого эле,ментов И, первые входы которых соединены соответственно со вторым ипервым выходами триггера, а вторыевходы - соответственно с выходамичетвертого и пятого элементов И. дов и третьей группой входов устройства, а первый и второй выходысоединены соответственно с. информационным входом первого блока элементов И и входом регистра выходныхсинхросигналов, выходом соединенногос информационным входом второго блока элементов И, выход которого подключен ко второму входу блока усилителей-передатчиков, первый и второйвходы выходного коммутатора соединены соответственно со вторым и третьимвыходами блока информационных регистров, а выход - с третьим входом блока усилителей-передатчиков, первыйвыход блока формирования. сигналовуправления обменом соединен со второй группой выходов устройства. 2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок формирования сигналов управления обме-, 20 ном содержит два узла формирования адреса, входы и выходы которых подключены соответственно к первому и второму входам и шестому и пятому выходам блока, узел формирования 25 синхросигнала записи, первый вход и выход которого подключены соответственно к первым входу и выходу блока, узел управления записью, первый и второй входы которого соединены соответственно с первым и третьим входами блока, первый выход - с четвертым выходом блока, и второй выход - со вторым выходом блока и входом узла формирования синхросигнала записи, и узел синхронизации, первый и второй входы которого подключены соответственно к первому ичетвертому входам блока, а первый и второй выходы - соответственно к третьему выходу блока и третьему 40 входу узла формирваниясинхросигнала записи. 3. Устройство по пп.1 и 2, о т - л и ч а ю щ е е с я тем что узелР 45 формирования адреса содержит дешифратор, выходы которого являются выходом узла, входы подключены к соответствующим входам триггера и выходам счетчика, входы которого соединены соответственно с выходами первого и второго элементов И, первые входы которых соединены со входом узла, а вторые входы - с соответствующими выходами триггера., 65 4. Устройство по пп.1 и 2, о т -л и ч а ю щ е е с я тем, что узелформирования синхросигнала записисодержит элемент И, входы которогоподключены соответственно к первомуи второму входам узла, а выход - кпервому входу элемента ИЛИ, второйвход и выход которого являются сбот-,ветственно третьим входом и выходомузла. б. Устройство по пп. 1 и 2,о т - л и ч а ю щ е е с я тем, что узел правления записью содержит элемент И, первым входом соединенный через элемент задержки с первым входом узла, вторым входом - с первым входом первого триггера и первым выходом второго триггера, второй выход которого является вторым выходом узла, а вход - с выходом первого элемента ИЛИ и первым входом второго элемента ИЛИ, вход которого является первым выходом узла, а второй вход подключен к выходу элемента И и вто" рому входу первого триггера, выход которого соединен со вторым входомЗаказ 10544/70 Тираж 748 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 филиал ППП Патентф, г. Ужгород, ул. Проектная, 4 первого элемента ИЛИ, второй входкоторого является вторым входомузла. Источники инФормации,принятые во внимание при экспертизе 1. Электронная вычислительная маанна ЕС. М., Статистика,1977, с. 90-92.2. Авторское свидетельство СССРпо заявке М 2699728/18-24,кл. С 06 1" 3/04, 1978 (прототип).

Смотреть

Заявка

2839733, 12.11.1979

ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО

БАРАНОВ ИГОРЬ АЛЕКСЕЕВИЧ, ХРОПОСТ ВЛАДИМИР НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 3/04

Метки: вычислительных, двух, машин, сопряжения

Опубликовано: 30.11.1981

Код ссылки

<a href="https://patents.su/8-885988-ustrojjstvo-dlya-sopryazheniya-dvukh-vychislitelnykh-mashin.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения двух вычислительных машин</a>

Похожие патенты