Многоканальная система передачи дискретной информации

Номер патента: 564720

Авторы: Косолапова, Падкин

ZIP архив

Текст

Сомз СоветскихСоциалистическихРеспублик Оп ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ) Дополнительное к авт. свил-ву 51193/О 51) М. Кл. Н 04 В 3/О присоединением вк Государственный номнт Совета Мнннстроа ССС по делам нзобретеннй н отнрытнн(54) МНОГОКАНАЛЬНАЯ СИСТЕМА ПЕРЕДА ДИСКРЕТНОЙ ИНФОРМАЦИИИэи, мдачи стемуодержваждом иэпь с осенных фор мента(22) Заявлено 04.07.75 (2 обретение относится к технике свяожет испопьэоваться в системах пердискретной информации.вестна многоканальная система пе Иэ ре дачи дискретной информации, содержащая на передающей стороне в каждом из кана-. пов кодирующий преобразоватепь, состоящий из поспедоватепьно соединенных формироватепя сигнапа значащего момента модуляции (ЗММ); шифратора и регистра, 1 О другой вход которого соединен с выходом формирователи сигнапа значащего момента модуляции, соответствующий вход регистра соединен с допопнитепьным выходом формироватепя сигиаиа значащего момента 1 к модуляции, причем выход регистра кодирующего преобраэоватепя первого канапа соединен со входом бпока, объединения каналов, управляющие входы которого и управляющие входы каждого кодируюшего 20 преобразоввтепя соединены с соответствующими выходами рвспредепитепя, вход которого соединен с выходом генератора импупьсов, а на приемной стороне вдом из каналов - декодируюший преобра зоватепь, состоящий иэ поспедоватепьно соединенных регистра и дешифратора, другой вход которого соединен с выходом бцока выдепения сигнапа "старта", один вход которого соединен с выходом знакового разряда регистра, а другой - с выходом триггера; при этом вход регистра декодируюшего преобразоватепя первого канапа соединен с выходом бпока раздепения кацапов, управйяющие входы которого и управпяющие входы каждого декодирующего преобразователя соединены с соот ветствующим выходом распредепитепя 1.Однако известная многоквнапьная система передает информацию с небольшой скоростьюю. Цепь изобретения - повышение скорости передачи информации,Дпя этого в многоканапьную си передачи дискретной информации, с щую на передающей стороне в кканапов кодирующий преобразовате тоящий из поспедоввтепьно соедин мироввтеля сигнала значащего мо25 55 модуляции, шифратора и регистра, другой вход которого соединен с выходом формирователя сигнала значащего момента модуляции, а соответствующий вход регистра соединен с допопнитепьным выходом формироватепя сигнала значащего момента модуляции, причем выход регистра коди рующего преобразователя первого канала соединен со входом блока обьединенияканалов, управляющие входы которого и управляющие входы каждого кодируюшего преобразователя соединены с соответствующими выходами распределителя, вход которого соединен с выходом генератора импульсов, а на приемной сторонев каждом из каналов - де 15 кодирующий преобразователь,состоящийиз последовательно соединеннлх регистра и дешифратора, другой вход которого соединен с выходом блока выделения сигнала старта, один выход которого соединен с выходом знакового 26 разряда регистра, адругой -с выходсмтриггера, при этом вход регистра декодируюшего преобразователя первого канала соединен с выходом блока разделения каналов, управляющие входы которого и управляющие входы каждого декодирующег о преобразователя соединены с соответствующим выходом распределителя, в каждый из кодирующих преобразователей введены последовательно соединен ные допольительные шифратор и регистр, в квжЗ 0 дый из декодируюших преобразователей - последовательно соединенные допопнитепьные регистр и дешифратор, а также блоки коммутации, причем в копирующем преобразователе, дополнительный выход шифратора подключен ко входу допопнитепьного шифратора, в дополнительный выход формирователя сигнвпа значащего момента моду пяции подключен к другому. входу допопиитепьного регистра; выход каждого регистра кодирующего преобразователя, кроме первого канапв, и выход каждого дополнительного регистра через блок коммутации подключены к соответствующим входам. блока обьединения каналов, а в декодирую. щем преобразователе выход дешифретора. подключен к другому входу дополнительного дешифраторв, выход которого подключен ко вхо ду триггера, причем вход каждого регистра декодирующего преобразователя, кроме первого50 квнапв, и вход каждого допопнитепьного регистра соед .наны с соответствующими выходами бгока разделения каналов через блок коммутации, в формирователь сигнала значащего момента модупяции выполнен в виде последовательно соединенных ограничителя, формирователя импульсов и одновибрвтора. причем выход ограничите пя подключен к последовательно соединенным другим формирователю импульсов60 и одновибратору, а выходы формирователей импульсов подключены ко входам схемы совпадения.На фиг 1 представлена структурная электрическая схема передающей стороны многоканальной системы передачи дискрет ной информации, нв фиг. 2 - схема приемной стороны многоканальной системы, на фиг. 3-схемв формирователя сигнала значащего момента модуляции.Устройство содержит на передающей стороне 1 в каждом из каналов кодирующий преобразователь 2,3,4, состоящий из последовательно соединенных формироватепя 5 сигнала значащего момента модуляции, .шифратора 6 и регистра 7, другой вход которого соединен с выходом формирователя 5, в соответствующий вход регистра соединен с допопнительным выходом формирователя, причем выход регистра кодирующего преобразователя 2 первого канала соединен со входом блока 8 обьединения каналов, управляющие входы которого и управляющие входы 9 - 13 каждого кодируюшего преобразователя 2,3,4 соединены с соответствующими выходами 9-13 распределителя 14, выход которого соединен с выходом генератора 15 импульсов, в на приемной стороне 16 в каждом из каналов - декодирующий преобразователь 17, 18, 19, состоящий из последовательно соединенных регистра 20 и дешифраторв 21 другой вход которого соединен с выходом блока 22 выделения сигнапа "старта".Один вход блока 22 соединен с выха дом знакового разряда регистра 20, в другой - с выходом триггера 23; вход регист ра 20 декодирующего преобразователя 17 первого канала соединен с выходом блока 24 разделения каналов, управляющие входы которого и управпяюшие входы 25-29 квя- дого декодирующего преобразователя 17, 18, 19 соединены с соответствующим выходом 25-29 распределителя 30, в также в каждом из кодируюп,их преобразователей 2,3,4 поспедоватепьно соединенные дополнительные шифратор 31 и регистр 32, в каждом из декодирующих преобразователей 17,18,19 последовательно соединенные допопнитепьные регистр 33 и дешифратор 34 и блоки 35-44 коммутации, причем в кодирующем преобразователе 2,3, 4 дополнительный выход шифратора 6 подключен ко входу дополнительного шифратора 31, в дополнительный выход формирователя 5- к другому входу допопнитепьного регистра 32.Выход каждого регистра 7 кодируюшегс преобразователя 3, 4, кроме первого канага, и выходы дополнительных регисгров32 через бпоки 35-39 подключены к сосоответствуюшим входам блока 8, а в декэдируюшем преобразователе 17,18,19 выход дешифоатора 21 подкпючен к другому входу допопнитепьного дешифратора 34, выход которого подкпючен ко входу триггера 23, причем вход каждого регистра 20 цекодируюшего преобразователя 18, 19, кроме первого канапа, и вход каждого допопнитепьного регистра 33 соединены 10 с соответствующими выходами блока 24 через блоки 40-44, а формирователь 5 выпо нен в виде поспедоватепьно соединенных ограничителя 45, формироватепя 46 импульсов и одновибратора 47, причем 15 выход ограничителя подключен к поспедоватепьно соединенным другим формироватепю 48 импульсов и одновибратору 49, а выходы формирователей 46,48 подключены к входам схемы 50 0 овпадения, и: 20 двоичный синхроканап 51.Работа устройства поясняется для метода передачи дискретной информации "скопь зящий индекс с подтверждением" (СИП),При статическом состоянии ДС на входе 25 кодируюшего преобразователя 2,3,4 до момента временит, на формироватепь 5 поступает отрицательный потецциап биполярного ДС. Полярность сигнапа соответству ет значению передаваемого ДС. Так на пример, при 1.с 1 на вход поступает посыпка отрицательной полярности, соответствующей погическому нупю. На выходе формирователя 5 при этом формируется однопопярный ДС. На распредепитепь 14 35 с генератора 15 поступает поспедоватепьность тактовых импупьсов (ТИ). На поспедоватепьные входы регистров 7 и 32 до моментас подается сигнап "0", который продвигается по регистрам 7 и 32, 40 и на выходах их формируется последователь ность "подтверкдения" состояния ДС. До момента времени 1 передаются фнули", т. е.импупьсы отсутствуют, Ири изменении эна ка на входе кацапа на выходе формирова теля 5 формируется импульс ЗММ, который служит управляющим сигналом для работы шифраторов 6 и 31 и для записи стартового импульса кодовой комбинации в регистр 7.На выходах шифраторов 6, 31 формирует-,50 ся кодовая комбинация, первый символ ко- торой несет информацию о знаке ЗММ, а совокупностьостапьцых символов представпяет собой двоичный код чиспа, соответствующего временному попожению ЗММ 55 ипи номеру зоны, в которой формируется ЗММ, Временные зоны "привязаны", т. е, сфаэированы с началом периодов импупьсов считывания, которые считывают информацию с регистров 7,32 в синхронные кана пы. Шифраторы 6,31 построены так, что/шифратор 6 выдает в регистр 7 чиспо, соответствушее номеру зоны по грубой шкапе,например, дпя трехразрядного щифратораот первой зоны до восьмой. Шифратор 31,например, на три разряда, формирует кодчисла точной шкалы от первой до восьмой части каждой зоны грубой шкалы.Кодовые комбинации, записанные в момент появления ЗММ в регистр 7 и допопнитепьный регистр 32, несут, такимобразом, информацию о положении во времени ЗММ относительно периода синхронного канала связи, так как скорость в канале равна скорости продвижения. и считывания информации с регистра 7, и при органиэации канала передачи данных с повышенной скоростью (ипи с повышенной точностью) можно испо ьэовать информациюдопопнитепьного регистра 32, передаваяее в аналогичный синхронный канал,Когда по всем канапам устройства необходимо передавать сигнапы с одинаковой скоростью (не выше предельной дпякаждого канала), блоки 35,38, вкпюченныев основные выходы кодирующих преобразователей 2,3,4 и блоки 4143, вкпюченные в основные входы декодируюшихпреобразоватепей (32 и 36), замкнуты, абпоки 35,37, 39, вкпюченные в дополнительные выходы кодирующих преобразовате лей 2,3,4 и бпоки 40,42,44, включенные вдополнительные входы декодирующих преобравоватепей 17,18,19, разогнуты, Приэтом сигнап с основного выхода кодирующего преобразоватепя 2,3,4, через бпок 8,двоичный синхроканап 51 и бпок 24 проходит на основной вход соответствующегодекодируюшего преобравоватепя 17, 18, 19,Синхронность и синфазность работы распредепитепей 14,30 обеспечивается системой синхронизации (не показанной на чертеже) известными методами,При организации канала дпя передачидвоичного сигнала с повышенной скоростью,например по первому кацапу, образованному кодирующим и декодирующим преобразователями 2,17, выкпючают блоки Зб и 41и включают бпоки 35 и 40. При атом информация с допопнитепьного кодируюшего преобразователя 2 попадает через бпок 35на вход второго канала бпоков 8,21 и свыхода последнего через бг.ок 40 - на дополнительный вход декодирующего преобразователя 17. Таким образом, повысив качество информации о времени возникновения ЗММ, можно передавать двоичные ситкапы с повышенной скоростью.Индивидуальные синхронные сигналы откаждого кацапа блока 24 поступают на оо 8647207новной и дополнительный входы индивидуань ного декодирующегопреобразователя, т.е. на последовательные входы регистра 20 идополнительного регистра 32 и записываютсу в эти регистры импунЬсами продвиже ния, которые синхронны и синфазны с импунь. с считывания на передаче. Работой распреденитеня 30 приемной стороны 16 Ъпегокалальной 1 системы передачи дискрет ной инФормации управляют тактовые импунь 10 сы от-геиераторного оборудования (на чер-. теже ие показано).В исходном режиме (до момента времеви, ) состояние триггера 23 совпадает со значением знакового раэряда регистра, 20 На.выходе бнока 22 сигнал отсутствует, Двоичный сигнан на выходе триггера ",23 сохраняет статическое состояние (например, .нулевое"). При появнении в знаковом разряде регистра 20 стартового им пупьса (в данном спучае "единицы" ) на выходеблока.22 оказывается импупьс, запускающий дешифраторы 21 и 34. В дешифраторе 21 восстанавпивается номер зоны кодирования по грубой; шкале, в допон 25 нитеньном дешифраторе 34 - номер соот ветствующей части (в данном снучае одной иэ восьми частей). каждой эоны грубой шкапьь По окончании дешифрации управляющий сигнап поступает на вход триггера 30 23, на выходе которого формируется двоичный .сигнан. формироватень работает снедующим обра зом. На вход ограничитеня 48 подается 35 биполярный двоичный сигнан с кодировкой ногических единиц положительной. полярностью и ногических " нупей " отрицатеньной понарностью, На выходе ограничитепя 48 .этот. сигнал ограничивается до вепичин, не 4 ц превышающих допустимых значений дня входов формироватеней 46,48. Формирова тени 46,48 работают таким образом, что при отсутствии информационного сигнала на, входах и выходах формируется потенциал "нуля ф.ЦЕсной на входе ограничителя 48 сигнап отсутствует, например,в снучае обрыва линии ини не передается, то на выходах формирователей 46,48 формируются одновременно потенцианы "нуняф, и схема 80 50 вырабатывает сигнан ногической "единицы", который соответствует сигнапу " пропадание двоичного сигнана" и может испоньэо ваться в системах сигнализации и устройствах блокировки, которые в. снучаях пропадания сигнала на входе вырабатываю на передаче заранее обуславливаемый сиг нан, Одновибраторы 47 и 49, срабатывая от заднего фронта ймпуиьсов, поступающих на их входы, выдают импульсы, соответствующие изменению полярности входного сигнала - значащего момента модупаФии.На вь:ходах одновибраторов 47,49 формируются импупьсы, соответствующие сигналам ЗММ "единиц" и ЗММ " нупей". Эти сигнапы необходимы дня работы кодирующих преобразоватеней 2,3,4,формуна изобретения1. Многокананьная система передачи дискретной информации содержащая на передающей стороне в каждом из каналов кодирующий преобразоватень, состоящий из пбспедоватепьно соединенных формироватеня оигнана значащего момента моду няции, ацфратора и регистра, другой вход которого соединен с выходом формировате ня сигнапа значащего момента модуняции, а соответствующий вход регистра соединен с допопнитеньным выходом формироватепя игнана значащего момента модуляции, причем выход регистра кодирующего преобразователя первого канала соединен совходом блока объединения каналов, управляю. щие входы которого и управляющие вхо.ды каждого кодирующего преобразоватеня .соединены с соответствуюЩими выходами распредснитеня, вход которого соединен с выходом генератора импульсов, а на приемной стороне в каждом иэ канановдекодирующий преобразователь, состоящий иэ поспедоватеньно соединенных регистра и дешифратора, другой вход которого соединен с выходом бпока выделения сигнана "старта", один выход которого соединен с выходом знакового разряда регион. ра, а другой - с выходом триггера, при этом вход регистра декодирующего преобразователя первого канапа соединен с выходом бнока разденения канапов, управляю- . щие входы которого и управляющие входы каждого декодирующего преобразоватепя соединены с соответствующим выходом распреденитепя, о т л и ч а ю щ а я с я тем, что, с цепью повышения скорости передачи информации, в каждый ис кодиру 1 о щих преобразователей введены поснедовательно соединенные допоннитеньные шифратор и регистр, в каждый из декодирующих преобразователей - поснедоватеньно соединенные допопнительные реги,.тр и дешиф 1ратор, а также блоки коммутации, причем в кодирующем преобразоватене допопнительный выход шифратора подключен ко входу допоннитеньного шифратора, а допоннитеньный выход формироватепя сигналазначащего момента модуляции подключен к другому входу допопнительного регистра, при этом выход каждого регистра .кодирую щего преоб.азоватепя, кромепервого ана-. па, и выход каждого дополнительного регистр ра через бпок коммутации подкпючены к соответствующим входам блока объединения каналов, а а декодирующем преобразо. ватене выход дешифратора подключен к другому входу дополнительного децафрато 1 о ра, выход которого подкнючен ко входу триггера, причем вход каждого регистра йекааирующего преобразователя, кроме пер, вого канава, и вход каждого дополнитель ного регистра соединены с соответствую- И щими выходами бпока разделения.канапов : через бпок коммутации. 2. Система по и, 1, о т л и ч а ю щ а я с я тем, что формирователь сигнапа значащего момента модупяции выхопнен, в виде поспедоватепьно соединенных ограничителя, формирователя импульсов и одновибратора, причем выход ограничителя под- ключен к последовательно соединенным другим формнроватепю импульсов и одновибратору, а выходы формирователей имаульсов подключеныко входам схемы совпадения. Источники информации, принятые во вни-,мание при экспертизе;1. Авторское свидетельство СССР564720 редактор 063/217 Тираж 815ПИ Государственного комитетапо делам изобретений113036, Москва, Ж 35,Ра Заказ 2 ПНИПодписноеСовета Микиси открытийушскаа наб., д. в СССР иниап ППП Патент, г. Ужгород, уп, Проектная,Составитель В. Бепнковичотов Техред А. Демьинова Корректор А. Впасен

Смотреть

Заявка

2151193, 04.07.1975

ПРЕДПРИЯТИЕ ПЯ М-5619

ПАДКИН РУВИМ СОЛОМОНОВИЧ, КОСОЛАПОВА НАДЕЖДА ЛЕОНИДОВНА

МПК / Метки

МПК: H04B 3/04

Метки: дискретной, информации, многоканальная, передачи

Опубликовано: 05.07.1977

Код ссылки

<a href="https://patents.su/8-564720-mnogokanalnaya-sistema-peredachi-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальная система передачи дискретной информации</a>

Похожие патенты