Устройство для контроля считываемой информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(21) 3723446 (22) 11.04.8 (46) 23.09.8 (72) А,Н.Гри и Н,Н.Новико (53) 6813(0 (56) Авторск471594, клАвторское1056200, к 24-2 етным ходом первог рого соедине входами перв торой и трет инены с перв счетчика, в оды кот ионными с информ дешифра Бюл.35уткин, В.Н.Пуцко первыи рого с выходы и в м элешесто твет ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ 8.8)е свидетельство СССРС 06 Р 7/10, 1973.свидетельство СССРС 06 Г 11/16, 1982(54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯСЧИТЫВАЕМОЙ ИНФОРМАЦИИ, содержащеегенератор тактовых импульсов, группуформирователей импульсов, формирователь синхросигнала, блок управления, содержащий кнопку сброса ипервый элемент ИЛИ, блок контроля,содержащий два регистра, первуюсхему сравнения, первый счетчик,первый дешифратор, пять элементовИЛИ, два элемента И, коммутатор, первый триггер, первый элемент НЕ, блок индикации, причеминформационные входы устройства соединены с соответствующими входамиформирователей импульсов группы,синхровход устройства соединен свходом формирователя синхросигнала,выходы формир вателей импульсовгруппы соединены с информационнымивходами первого и второго регистров,выходы которых соединены с первой ивторой группами информационных входовпервой схемы сравнения, первый выходгенератора тактовых импульсов соединен с первым входом первого элемента И, второй вход которого соединен с выходом первого триггера, выход первого элемента И соединен со 80118 О 903 А второго, третьего и четвертогоментов ИЛИ, четвертый, пятый и йвыходы первого дешифратора соединеныс вторыми входами второго, третьегои четвертого элементов ИЛИ сооственно, выход второго элемента ИЛИ -с входом записи второго регистра,выходы третьего и четвертого элементов ИЛИ соединены с входом записипервого регистра и входом разрешенияпервой схемы сравнения соответственно, выходы второго регистра - ссоответствующими информационнымивходами коммутатора, управляющийвход которого соединен с выходомнРавногг первой схемы сравнения и спервым входом пятого элемента ИЛИ,выход "Неравногг первой схемы сравнения соединен с первым входом второго элемента И, второй вход которогосоединен с шестым выходом первогодешифратора, выход второго элементаИ соединен с вторым входом пятогоэлемента ИЛИ и первым информационным входом блока индикации, выходпятого элемента ИЛИ соединен с первымвходом элемента ИЛИ, второй вход которого подключен к кнопке сброса, выход первого элемента ИЛИ соединен снулевым входом первого триггера ивходом сброса первого счетчика, информационные выходы коммутатора являются информационными выходами устройства, выход формирователя синхросигнала соединен с третьим входом перво 1180903го элемента И и входом первого элемента НЕ, о т л и ч а ю щ е е с я тем, что с целью повышения быстродействия, оно содержит два дешифратора, пять счетчиков, элемент НЕ, триггер, шесть элементов ИЛИ, семь элементов И, схему сравнения, а блок управления содержит два триггера, кнопку пуска, три элемента ИЛИ, группу элементов И, регистр, причем выходы формирователей импульсов соединены с информационными входами второго дешифратора, первый выход которого соединен с первыми входами шестого, седьмого, восьмого и девятого элементов ИЛИ, и-й выход второго дешифратора (где и - число информационных входов устройства) соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом второго триггера, единичный вход которого соединен с вторым входом десятого элемента ИЛИ и подключен к кнопке пуска, выход первого элемента ИЛИ соединен с нулевым входом в орого триггера и первым входом одинадцатого элемента ИЛИ, выход второго триггера - с вторым информационным входом блока индикации и первым входом третьего элемента И, второй вход которого соединен с выходом первого элемента НЕ, выход третьего элемента И соединен с единич ным входом первого триггера, второй вход десятого элемента ИЛИ подключен к кнопке сброса, выход десятого элемента ИЛИ соединен с входом сброса третьего регистра и нулевым входом третьего триггера, выход которого соединен с третьим входом первого элемента ИЛИ, выходы второго регистра соединены с первой группой информационных входов блока индикации и с первыми входами соответствующих элементов И первой группы, вторые входы элементов И первой группы соединены с выходом одинадцатого элемента ИЛИ и единичным входом третьего триггера, выход первого элемента ИЛИ соединен с вторыми входами шестого и седьмого элементов ИЛИ и первым входом двенадцатого элемента ИЛИ, счетный вход второго счетчика соединен с выходом формирователя синхросигнала вторым входом двенадцатого элемента ИЛИ и со счетным входом третьего счетчика, выход двенадцатого элемента ИЛИ соединен со счетным входом четвертого счетчика,выход переполнения которого соединенс входом второго элемента НЕ, первымвходом тринадцатого элемента ИЛИ итретьим входом шестого элемента ИЛИ,выход второго элемента НЕ соединенс первым входом четвертого элементаИ, выход которого соединен с входомсброса четвертого счетчика и первымивходами пятого, шестого и седьмогоэлементов И, выходы которых соединены со счетными входами четвертого,пятого и шестого счетчиков соответственно, входы сброса которых соединены с выходом восьмого элементаИЛИ, третий вход которого соединенс выходом восьмого элемента И, выходы четвертого, пятого и шестого счетчиков соединены с первой, второй итретьей группами входов второй схемысравнения, первый, вто рой и третийвходы третьего дешифратора соединеныс вторыми входами пятого, шестого иседьмого элементов И соответственно,четвертый выход третьего дешифраторасоединен с первыми входами восьмогои девятого элементов И и входомразрешения второй схемы сравнения,выход Неравно" которой соединен свторым входом девятого элемента И,выход которого соединен с вторымвходом тринадцатого элемента ИЛИ,четвертым входом шестого элемента ИЛИи третьим информационным входом блока индикации, выход Равно второйсхемы сравнения соединен с вторымвходом восьмого элемента И, входыобнуления второго и третьего счетчиков соединены с выходами седьмогои восьмого элементов ИЛИ соответственно, второй выход генератора тактовых импульсов соединены с вторымвходом третьего элемента И, третийвход которого соединен с выходом чет-.вертого триггера, единичный входкоторого соединен с выходом десятогоэлемента ИЛИ, нулевой вход четвертого триггера соединен с выходомшестого элемента ИЛИ, четвертыйвход которого соединен с выходомдевятого элемента И, четвертым информационным входом блока индикации,вторым входом тринадцатого элементаИЛИ, выход которого соединен с первыми входами элементов И второйгруппы, вторые входы которых соединены с соответствующими выходами второго дешифратора, первый,.группой информационных входов блокаиндикации, выходы второго и третьего счетчиков соединены с информационными входами второго итретьего регуляторов соответственно. второй и третий входы одинадцатого элемента ИЛИ соединены с выходами второго элемента И, тринадцатого элемента ИЛИ и выходом девятогоэлемента И соответственно, выходытретьего регистра соединены с второй 2Блок 30 контроля считываемой информации работает следующим образом.Цо момента поступления информации и синхросигналов переключателем 50 сброса блока 32 управления в нулевое состояние приводится триггер 36 и счетчик 39 импульсов. Начальной фазой процесса считывания является пауза. При этом сигнал логического нуля, снимаемый с выхода формирователя 4 синхроимпульсов, иньертируется элементом НЕ 35, и при наличии сигнала на выходе пуска блока 32 управления через элемент И 31 устанавливает триггер 36 в единичное состояние. С выхода триггера 36 снимается сигнал, подготавливающий элемент И 38 к открытию. При этом импульсы частоты Г с выхода генератора 5 импульсов через элемент И 38 не проходят, так как на другом его входе в момент паузы присутствует сигнал уровня логического нуля, поступающий с выхода формирователя 4 синхроимпульсов. При поступлении с выхода формирователя 4 синхроимпульсов уровня логической единицы открывается элемент И 38 для прохождения импульсов генератора 5. Длительность импульсов генератора 5 тактовых импульсов рассчитывается таким образом, чтобы их вырабатывалось не менее шести в интервал действия синхроимпульса. Импульсы тактового генератора 5 через элемент И 38 поступают на счетный вход счетчика 39. Выходной код счетчика 39 дешифрируется с помощью дешифратора 40 таким образом, что после первого (четвертого) импульса генератора 5 тактовых импульсов возбуждается первый (четвертый) выход дешифратара 40, после второго (пятого) импульса генератор 1 1Изобретение относится к вычислительной технике и может найти применение в вычислительных, управляющих, информационных и контролирующихсистемах для контроля информации,считываемой с перфоленты.Цель изобретения - повышение быстРодействия,На фиг. 1 представлена блок-схемаустройства; на фиг. 2 - схема блока10контроля считываемой информации;на фиг. 3 - схема блока управления.Устройство содержит информационныевходы 1, вход 2 синхронизации, группуформирователей 3 импульсов, формирователь 4 синхроимпульсов, генератор 5тактовых импульсов, дешифратор 6,элемент ИЛИ 7, триггер 8, элементИЛИ 9, элемент И 10, счетчик 11,элемент ИЛИ 12, элемент НЕ 13, элемент ИЛИ 14, счетчик 15, элемент ИЛИ16, дешифратор 17, группу элементовИ 18, счетчик 19, дешифратор 20,элемент И 21, элемент И 22, элементИ 23, счетчик 24, счетчик 25, счетчик 26, схему 27 сравнения, элементИ 28, элемент ИЛИ 29, блок 30 контроля считываемой информации, элементИ 31, блок 32 управления, элементИ 33. 30Блок 30 контроля считываемой инфор.мации содержит регистр 34, элементНЕ 35, триггер 36., элемент ИЛИ 37,элемент И 38, счетчик 39, дешифратор40, элементы ИЛИ 41-44, схему 45сравнения, коммутатор 46, элементИ 47, регистр 48,Блок 32 управления содержит переключатель 49 пуска, переключатель 50сброса, элемент ИЛИ 51, триггер 52,элемент ИЛИ 53, элемент ИЛИ 54, блок55 индикации, триггер 56, группу э;1 ементов И 57, регистр 58.5 импульсов - второй (пятый) выход дешифратора 40, после третьего (шестого) импульса генератора 5 импульсов - третий (шестой) выход дешифратора 40, 5При возбуждении первого выхода дешифратора 40 сигнал уровня логической единицы через элемент ИЛИ 41 и через вход записи первого регистра 34 разрешает прием з регистр 341 Очерез его входы байта информации, Затем при возбуждении второго выхода дешифратора 40 сигнал уровня логической единицы через элемент ИЛИ 42 и через вход записи второго регист ра 48 разрешает прием в регистр 48 через его информационные входы этого байта информации. Далее при возбуждении третьего выхода дешифратора 40 сигнал уровня логической 2 Оединицы через элемент ИЛИ 43 и через вход разрешения схемы 45 сравнения разрешает сравнение байтов, зафиксированных в регистрах 34 и 48, Если байты информации равны, то на выходе 25"Равно" схемы 45 сравнения вырабатывается импульс, который через управляющий вход коммутатора 46 разрешает передачу на информационные входы устройства байта информации с вы- ЗОходов регистра 34. Одновременно с сигналом "Равно" через вход элемента ИЛИ 44 и второй вход элемента ИЛИ 37 устанавливается в "0" триггер 36 и счетчик 39, Если при считывании ин- З 5 формации на регистрах 34 и 48 окажутся различные коды, тогда вместо сигнала "Равно" на выходе схемы 45 сравнения будет выработан сигнал "Не равно", который поступит на пер вый вход второго элемента И 47, закрытый сигналом присутствующим на его втором входе. При этом с выхода генератора 5 импульсов будут продолжагь поступать импульсы через элемент ИЛИ 38 на счетчик 39, а на выходе дешифратора 40 возбудятся последовательно его четвертый, пятый и шестой выходы. В результате этого повторно осуществленыдействия записи байтов в регистры 34 и 48 и их сравнение на схеме 45 сравнения. При выработке сигнала Равно аналогично вышеописанному случаю произойдет передача правильного принятого байта 55 на выход устройства через коммутатор 46 и установка устройства в исходное состояние для контроля очередного байта информации, Если вторично вырабатывае;сл сигнал Не равно", тов результате его совпадения ио времени с возбуждением шестого выходадешифратора 40 на вход элемента И 47проходит сигнал на блок 32 управлениясовместно с информацией, которая неправильно считана (для регистрацииотображения с целью локализации дефекта), т.е. работа блока соответствует работе известного устройства.Работа блока 32 управления начинается с нажатия переключателя 50сброса. По команде "Сброс" приводитсяв исходное состояние триггер 52, регистр 58 и выдается сигнал элементуИЛИ 37. При нажатии переключателя 49пуска выдается команда для пуска устройства и для индикации на блок 55индикации,При появлении сигналов на входе Ас выхода блока 30 в случае ошибки всчитанной информации от элементаИЛИ 14 в случае отсутствия синхросигнала, от элемента И 28 в случаеизменения скорости ввода информациивыдается сигнал на блок 55 индикациии на элемент ИЗИ 54, С выхода элемента ИЛИ 54 сигнал поступает на группыэлементов И 57, разрешая запись инфор.мации в регистр 58 и на вход 8-триггера 56, переходом которого в единичное состояние через элемент ИЛИ 51выдается сигнал к элементу ИЛИ 37,и приводится в исходное состояниетриггер 52, с выхода пуска сигналснимается. При программировании программного сброса блока 32 управленияподается сигнал на третий вход элемента ИЛИ 51 (В),Устройство работает следующимобразом. При нажатии переключателя 50 сброса в блоке 32 управления появляется сигнал на выходе элемента ИЛИ 51, которым приводятся в исходное состояние счетчики 11, 15, 19, 24, 25 и 26, триггер 8 и блок 30контроля считываемой информации,Пуск устройства осуществляется при нажатии переключателя 49 пуска в блоке 32 управления, В этом случае с выхода пуска блока 32 управления сигал поступает на вход элемента ИЛИ 7 и на вход элемента И 31 для запуска блока 30 контроля считываемой информации20 Устройство осуществляется поинформации поступаюшей с выходаФормирователя 3 группы, контрольсчитанной информации блоком 30, одновременно осуществляется контрольотсутствия дефектов, связанных сотсутствием синхроимпульсов и изменения скорости ввода информации.Контроль отсутствия дефектов,1 Освязанных с отсутствием синхроимпульсов, происходит следующим образом.С выхода формирователя 4 синхроимпульсов сигналы одновременно поступают на вход элемента И 38, блока30, на вход сброса счетчика 11импульсов и на счетные входы счетчиков 15 и 19.Выходным сигналом с элементаИЛИ 7 устанавливается в единичноесостояние триггер 8. Сигнал, снимаемый с выхода триггера 8, поступаетна вход элемента И 10 а при наличии единичного сигнала на выходе 25элемента НЕ 13 разрешает прохождениеимпульсов частоты Г 2Е, с второговыхода генератора 5 импульсов. Частота следования импульсов г выби 2рается, исходя из периода слецова 30ния синхроимпульсов. Емкость счетчика 11 определяется исходя из того,что, если через промежуток временине поступит синхроимпульс с выходаформирователя 4 синхроимпульсов, топроизойдет переполнение счетчика 11импульсов. В этом случае снимаетсясигнал с третьего входа элементаИ 10, тем самым прекращается подачаимпульсов на счетчик 11, Сигналомпереполнения, снимаемым с выходасчетчика 11, устанавливается в нулевое состояние триггер 8. Триггер 8снимает единичный сигнал с второговхода элемента И 10. С выхода счетчика 11 сигнал переполнения посту 45пает на вторые входы элементов И 18группь 1 и на информационный входблока 55 индикации. Счетчик 15 импульсов подсчитывает количество синхроимпульсов и в этом случае спомощью дешифратора 17 выдает информацию через элементы И 18 о местедефекта на входы соответствующихэлементов И 57 блока 32 управления.Если необходимо продолжить вводинформации, то в блоке 32 управленияпоочередно нажимаются переключатели50 сброса и 49 пуска. В случае отсутствия дефекта счетчик 11 с приходом синхроимпульса сбрасывается в нулевое (исходное) состояние,Одновременно устройство контролирует скорость ввода информации, которая должна быть постоянной, Контроль осуществляется слецующим образом. Синхроимпульсы с выхода формирователя 4 поступают на счетный вход счетчика 19. С приходом первого импульса на счетчик 19 возбуждается первый выход цешифратора 20. Единичный сигнал с первого выхода дешифратора 20 поступает на вход элемента И 21, разрешая прохождение импульсов частоты Е; с генератора 5 на счетчик 24. В счетчик 24 записывается количество импульсов, пропорциональное скорости поступления информации, так как частота считывания 12 постоянна. При записи второго импульса в счетчик 19 возбуждается второй выход у дешифратора 20, тем самым обеспечивается запись импульсов в счетчик 25. При возбужцении третьего выхода в дешифраторе 20 обеспечивается запись количества импульсов, пропорционального скорости поступления информации в счетчик 26. При записи четвертого импульса в счетчик 19 возбуждается четвертый выход с дешифратора 20. Сигнал с четвертого выхода цешифратора поступает на вход разрешения схемы 27 сравнения, разрешая поразрядное сравнение информации, записанное в счетчиках 24-26, и одновременно сигнал с четвертого выхода дешифратора поступает на первый вход элементов И 23 и 33, В случае, если информация во всех трех счетчиках 24-26 совпадает, то с первого выхода схемы 27 сравнения через элементы И 33 и ИЛИ 29 выдается сигнал на приведение счетчиков 19, 24, 25 и 26 в нулевое состояние, и далее контроль скорости ввода в информациюпроизводится аналогично.Если информация, записанная в счетчиках 24-26, не совпадает, то с выхода "Не равно" схемы 27 сравнения при возбуждении четвертого выхода в дешифраторе 20 через элемент И 28 выдается сигнал на элемент ИЛИ 54 и информационный вход блока индикации, на элементы И 18 группы, с выхода которых на блок 32 управления выдается информация о месте дефекта, на вход К-триггера. Триггер 8 уста 1180903навливается в нулевое состояние иснимает сигнал с второго входа элемента И 10,Останов устройства и приведение его в исходное состояние осуществляется по коду, поступающему на дешифратор 6, который возбуждает второй выход дешифратора 6. Сигналом с второго выхода дешифратора 6 триггер 8 устанавливается в нулевое состояние, тем самым снимается единичный сигнал с входа элемента И 10 и устанавливаются в исходное состояние счетчики 15, 19, 24, 25 и26.Для проведения самопроверкиэлементов, осуществляющих контрольотсутствия дефектов, связанных сотсутствием синхроимпульсов и элементов, осуществляющих контрольизменения скорости ввода информации, 1 и на вход дешифратора 6 подается код,возбуждающий его первый выход, Этимсигналом, поступающим на входЯ-триггера 8, он устанавливается вединичное состояние. Далее работа 15 устройства аналогична описанному.1180903 Ю 7 КЛ Заказ 5927/48 Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретении ц открытий 113035, Москва, )К, Раушская наб д, 4/5
СмотретьЗаявка
3723446, 11.04.1984
ПРЕДПРИЯТИЕ ПЯ Р-6891, СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА
ГРИШУТКИН АЛЕКСАНДР НИКОЛАЕВИЧ, ПУЦКОВ ВЛАДИМИР НИКОЛАЕВИЧ, НОВИКОВ НИКОЛАЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/16
Метки: информации, считываемой
Опубликовано: 23.09.1985
Код ссылки
<a href="https://patents.su/8-1180903-ustrojjstvo-dlya-kontrolya-schityvaemojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля считываемой информации</a>
Предыдущий патент: Устройство для контроля цифровых блоков
Следующий патент: Устройство для контроля логических блоков
Случайный патент: Способ дозирования агломерационной ijihxtjbl