Устройство синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК ЯО 1053306 04 3 1/14 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИС ИЗОБРЕТЕНИДЕТЕ ЛЬСТВУ Н АВТОРСКО н(21) 3458408/18-09 сумматор, блок контроля, кольце(22) 25,06,82 вой регистр, а в каждый тракт обра,(46) 0711.83. Бюл. 9 41 ,ботки сигналов последовательно сое(72) В.Д.Бабич, О,П,Лежнюк, диненные дополнительный дифференци"А.В.Плешков и С.В.Сосновый . альный блок, дополнительный селек(53) 621,376,56(088.8) .. тор отрицательных импульсов и до(56) 1, Заездный А.МОкунев Й.Б., : волнительный Формирователь импульРахович Л.М. Фаэоразностная моду- ; сов, выход которого подключен кляция. М Связь.ф, 1967,с.,267,5 -входу йб-триггера, а также порис. 6.10, 1., следовательно соединенные элемент .2.Авторское свидетельство СССР :: .ИЛИ и ключ, выход которого подсоеВ 907832, кл. Н 04,У 1/14, : . динен к входу Формирователя когеН 04,у 3/06, 1980 (прототип). . рентного сигнала,а второй входобъединен с вторым входом перемно(54)(57) 1. УСТРОЙСТВО СИНХРОНИЗА-жителя, при этом первые входы эле"ЦИИ приемника сигналов вида частот-. ментов ИЛИ трактов обработки сигно-временной матрицы, содержащее , налов объединены и подключены к выК трактов обработки сигналов; каж- ходу блока контроля,а вторые входый из которых содержит последова- . ды объединены с входами дополнительно соединенные формирователь тельных дифференциальных блоков икогерентного сигнала, перемножитель, подключены к соответствующим выходамфильтр манипуляции, Формирователь кольцевого регистра, вход которогопрямоугольных.импульсов, дифферен- подсоединен к выходу дополнительциальный блок, селектор отрицатель-. ного блока управления, выход кЬ-тригных импульсов, Формирователь еди- гера каждого тракта обработки.сигничных импульсов и й 5-триггер, при- налов подключен к соответствующемучем вторые входы перемножителей объе входу сумматора, выход которого поддинены и являются входом устройства,. ключен к входу Фильтра нижних часпоследовательно соединенные фильтр . тот, а входы блока контроля нодсоенижних частот и и-разрядный аналого", динены к выходам+1 разрядов о-раэцифровой преобразователь ( и =1,2 рядйого аналого-цифрового преобраэо 3), а также последовательно сое- вателя,диненные генератор тактовых им-2, Устройство по п.1, о т л ипульсов, .блок управления, делитель, : ч а ю щ е е с я тем, что, блок кочастоты и дополнительный блок Уп" троля содержит два элемента ИЛИ,равления, к соответствующим входам .: выходы которых подключены к входамкоторого подключены выходыразря": элемента равнозначности, выход кодов (=1,2,3,с и) и -разрядного торого является выходом блока контаналого-цифрового преобразователя, " роля, и+1 элементов НЕ, выходывыходы и - . разрядов которого под- которых подключены к входам первогоключены к соответсвующим входам . элемента ИЛИ, а входы объединены сблока .управлЕния, о т л и ч а ю щ е-, соответствующими входами второгое с я тем, что, с целью повышения . элемента ИЛИ и являются входами бло"помехоустойчивости, в него введеныка контроля.1053306 Изобретение относится к синхронизации многоканальных систем связи с многочастотными составными сигналами вида частотно-временной матрицы для передачи дискретных сообщений по каналам с многолучевым распространением радиоволн и может быть использовано в приемниках дискретных сигналов вида частотно-временной матрицы.Известно устройство синхрониза" 1 О цик в многоканальных системах связи с вэаимноортогональными сигналами и фазовой манипуляцией, содержащее объединенные по входу Формирователь когерентного сигнала и перемножи тель, выход которого подключенк сигнальному входу интегратора,а к второму входу перемножителя подключен выход Формирователя когерентного сигнала, а также генератор тактовых импульсов, выход которого подключен к сигнальным входам первого и второго блоков управления, к знаковым входам которых подключены выходы соответствующих блоков оп" ределения знаков, а выходы блоков управления подключены к входам со 4 О 45Цель изобретения - повышение помехоустойчивости.Поставленная цель достигается тем, что в устройство синхронизации приемника сигналов вида частотно-временной матрицы, содержащее й трактовобработки сигналов, каждый из которых содержит последовательно соединенные формирователь когерентного сигнала, перемножитель, фильтр манипуляции, формирователь прямоугольных импульсов, дифференциальный блок, селектор отрицательных импульсов, формирователь единичных импульсов и й 5-триггер, причем вторые входы перемножителей объединены и являются входом устройства, последовательно соединенные фильтр нижних частот и и-разрядный ответствующих управляемых, делителей частоты.Однако зто устройство не обеспечивает выделения импульсов синхронизации в многоканальных синхроинык системах связи с частотно-временным разнесением, например в многоканальных системах связи, в кото"рых групповой сигнал представляет собой сигнал вида частотно-времЕниой матрицы (ЧВМ). Наиболее близким по технической сущности к изобретению является уст ройство синхронизации в многоканальных системах связи с вэаимноортогональными сигналами н Фазовойманипуляцией, содержащее Й трактовобработки сигналов, каждый из которых содержит объединенные по входуформирователь когерентного сигнала и перемножитель, выход которого подключвн к сигнальному входу интеграатора,а к второму входу перемножителя подключен выход Формирователякогерентного сигнала, а также генератор тактовых импульсов, выход которого подключен к сигнальным входампервого и второго блоков управления,к знаковым входам которых подключены выходы соответствующих блоков . 55определения знаков, а выходы блоковуправления подключены к входам соответствующих делителей частоты,два аналого-цифровых преобразователя, последовательно соединенные 60фильтр манипуляции, формировательпрямоугольных импульсов и дифференциальный блок, а также две цепи обработки сигнала, каждая нз которыхсостоит иэ последовательно соединенных селектора отрицательных импульсов, формирователя единичных импульсов, ВЯ-триггера и фильтра нижних частот, выходы которых подключены к входам блоков определения знаков и через соответствующий аналогоцифровой преобразователь к цифровым входам соответствующих блоков управления, при этом выход перемножителя подключен к входу фильтра манипуляции, выход дифференциального блока подключен к входам селекторов отрицательных импульсов, а выходы управляемых делителей частоты подключены к входам формирователя ко гереитного сигнала, интегратора и вторым входам ВЯ-триггеров соответствующего канала обработки сигнала.Однако известное устройство синхронизации обладает низкой помехоустойчивостью и надежностью при приеме сигналов вида частотно-временной матрицы в условиях действия сосредоточенных по спектру (и во времени) помех, поражающих отдельные элементы частотно-временной матрицы, а также в каналах связи с частотно-селектив" ными замираниями, характеризуемыми изменениями уровня сигнала на хаж" дОй иэ частот. В известном устройстве определение временных границ принимаемой ЧВМ, а также временных границ отдельных ЧВМ осуществляется путем выделения и анализа границ только одной иэ выделенных частот ЧВМ. На основании этого анализа, осуществляется подстройка Фазы управляемого генератора импульсов синхронизации для каждого .из каналов и для ЧВИ в целом (по одной иэ выделенных частот).В том случае, если выделенная частота поражена сосредоточенной помехой или же подвержена селективному федингу, будут происходитьсрывы синхронизации, что приведет к потерям связи, поскольку синхронный приемник при нарушенной синхронизации работать не может.( о =1, 2,3..), а также последова.тельно соединенные генератор тактовых импульсов, блок управления, делитель частоты и дополнительныйблок управления, к соответствующиМвходам которого подключены выходы, г разрядов (г=1,2,3 п) о-разрядного аналого-цифровоГО преобразователя, выходы и- г разрядов которого подключены к соответствующим 10входам блока управления, введенЫсумматор, блок контроля, кольцевойРЕгистр, а в каждый тракт обработки сигналов последовательно соединенные дополнительный дифферейциаль 15ный блок, дополнительный селекторотрицательных импульсов.и дополйи-.тельный Формирователь импульсов,выход которого подключен к В -вхоДуйЬ -триггера, а также последователь-но соединенные элемент ИЛИ и ключвйход которого подсоединен к входуформирователя когерентного сигнала,а второй вход объединен с вторымвхбдом перемножителя, при этом первые входы элементов ЙЛИ трактов обработки сигналов объедйнены и под-.ключены к выходу блока контроля; а.вторые входы объедйнены с входамидополнительных дифференциальных блоков и подключены к соответствующимвыходам кольцевого регистра, входкоторого подсоединен к выходу до"полнительного блока управления, вы 1 ход ЙВ-триггера каждого тракта Об".работки сигналовподключен к соот"ветствующему входу сумматора, выходкотдрого подключен к входу фильтранижних частот, .а входы блока конт"роля подсоединены к выходам г+1 раз-.рядов и-разрядного аналого-цифрово" , 40го преобразователя.Причем блок контроля содержит два .элемента ИЛИ, выходы которых под-ключены к входам элемента .РавнозиачНОстиу ВыхОд которОГО яВляется Вы45ходом блока контроля, и +1 элемев тов Не, выходыкоторых подключенык входам первого элемента ИЛИ, авыходы объединены с соответствующими, .входами второго элемента ИЛИ и яв-.ляются входами блока контроля.На Фиг.1 представлена блок-схемаустройства синхронизации; на фиг.2 то же, блок контроля) на фиг,З и 4 -;временные диаграммы;Устройство синхронизации содержит,й трактов обработки 1 сигналов,каждый из которых содержит перемножитель 2, Формирователь 3 когерентного сигнала, ключ 4, элемент ИЛИ 5,фильтр 6 манипуляции, формирователь. .607 прямоугольных импульсов, дифференциальный блок 8, селектор 9 отрицательных импульсов, формирователь10 единичных импульсов, Р 5-триггер .11,дополнительный дифференциальный блок 65 12, дополнительный селектор 13 о: - рицательных импульсов, дополнительный формирователь 14 импульсов, сум" матор 15, фильтр 16 нижних частот, о -разрядный аналого-цифровой преобразователь (АЦП) 17, блок 18 управления,генератор 19 тактовых импульсов, делитель 20 частоты, дополнительный блок 21 управления, кольцевой регистр 22 и блок 23 контроля.Блок контроля 23 содержит два элемента ИЛИ 24, +1 элементов НЕ 25 и элемент 26 равнозначности.Устройство работает следующим образом.На вход устройства синхронизации поступает многочастотный сигнал вида.ЧВМ (Фиг.3 а). Групповой сигчал представляет собой последовательность радиоимпульсов на разных частотах Ы Е 2, Е; ФиГ. За Й5), смещенных во времени на интервал(=Тс/Й где Тс - длительность группового сйгнала). На фиг.За знаки + и - отображают фазовую манипуляцию радиоимпульсов каждого канала. Приэтом ф+ соответствует начальной Фазе радиоимпульса (сЦ, асоответствует фазе И+У). В каждом из трактов обработки 1 сомощью перемножителя 2, 4 ормирователя 3 когерентного сигнала и Фильтра б манипуляции осуществляется фаэовое детектирование сигнала, передаваемого на данной частоте. Вид продетек- тированного сигнала (на выходах Фильтров 6 манипуляции), передаваемого на каждой иэ частот (Е , Ю, Еэ с 4 и У), показан на фиг.3 б. Формирователи 3 когерентных сигналов каждого из трактов обработки 1 обес-. печивают формирование сигналов, ко- герентных с рабочими канальными сигналами на каждой из частот, и могут быть построены, например, по схемам Пистолькорса, Снфорова или Кос- таса. На формирователи 3 когерентных сигналов рабочий сигнал с входа устройства синхронизации поступает через клюшки 4, которые и началь" ные моменты времени, характеризуемые отсутствием синхронизации, являются включенными. Полоса частот фильтров 6 манипуляции согласуется с длительностью элементарной посылки канального сигнала.: :Формирователи 7 прямоугольных им- пульсов осуществляют приведение продетектированных импульсов к одной (положительной) полярности и обеспе-. чивают формирование на своих выходах прямоугольных импульсов, на" пример, путем усиления и предельно" го ограничения. Вид сигналов на выходах формирователей 7 прямоуголь" ных импульсов каждого иэ трактов обработки 1 (на частотах ЕУ 210 Х) показан на фиг.Зв. Дифференциальные блоки 8 осуществляют формирование остроконечных импульсов разной полярности, соответствующих передним (положительным) и задним (отрицательным) Фронтам входной импульсной последовательности.Селекторы 9 отрицательных импульсов обеспечивают выделение отрицательных импульсов. На диаграмме. Фиг.Зг показан вид импульсныхпоследовательностей (для каждого изтрактов обработки, образуемых на выходах последовательно соединенныхдифференциального блока 8, селектора 9 отрицательных импульсов и 15формирователя 10 единичных импуль"сов). Формирователи 10 единичныхимпульсов осуществляют формирова"ние импульсов малой длительности иноминальными уровнями, необходимыми 20для срабатывания КБ-триггеров 11по входу 5. Этими импульсами К 5-триггеры 11 устанавливаются в единичноесостояние. Обратная установка ЙЬтриггеров 11 (в состояние Оф)производится задними Фронтами импульсов, поступающих с соответствующих выходов кольцевого регистра 22.Выходы кольцевого регистра 22 являются выходами устройства синхронизации (на которых Формируются импульсные последовательности, син"хронизирующие работу приемника сигналов ЧВМ), Импульсные последовательности с частотой следованияР=1/Тс на М выходах ОЧ=5) кольцевого регистра 22 показаны на Фиг.Зд.:Эти импульсные последовательностиифференцируются с помощью дополнительных дифференциальных блоков 12(каждого тракта обработки 1), затем 40выделяются отрицательные остроконечные импульсы с помощью дополнительных селекторов 13 отрицательных импульсов и нормализуются с по=мощью дополнительных формирователей14 импульсов. Вид импульсных последовательностей на выходе дополнительных формирователей 14 импульсов показан на Фиг.Зе. Эти им"пульсные последовательности поступают .на й входы РЬ-триггеров 11каждого из трактов,обработки 1,Порядок подключения выходов кольцевого реЧ;истра 22 к входам дифференциальных блоков 12 соответст"вующих трактов обработки 1 определяется структурой ЧВМ, т.е. законом следования частот.На выходах ЙЬ-триггеров 11 появляются импульсы с длительностью,пропорциональной временному рассо" 60гласованию синхронизирующих сигналов соответствующих выходов кольцевого регистра 22 относительно принимаемого сигнала ЧВМ, Импульсные сиг"налы на выходах йз-триггеров 11 - 65 показаны на фиг.Зж. Длительность этих импульсов может изменяться от 0 до Т , где Т - длительность ЧВМ,. В результате действия шумов и многолучевости среды распространения длительности импульсов на выходах йз-триггеров 11 Флуктуируюти "ср фл 1 (1) где Гф - Флуктуирующая длительность)Сср - математическое ожиданиеслучайной величины ГВ сумматоре 15 импульсные после(довательности с выходов РС-триггеРов 11 всех НБ трактов обработки 1 скла.-.- ,т(ываются по амплитуде и поступают на (общий для всех трактов обработки) Фильтр 16 нижних частот (ФНЧ), который выделяет постоянную сос-, тавляющую суммы й импульсных сигналов. При этом обеспечивается фильт рация шумовой компоненты. Напряжение на выходе ФНЧ 16 несет в себе информацию об усредненном повсем параллельным частотным ветвям обработки временном рассогласовании принимаемых сигналов вида ЧВМ и сиг-. налов синхронизации, формируемых кольцевым регистром 22.Постоянное напряжение на выходе ФНЧ 16 с точностью до шумовой компоненты равнойс - ср,( Т ТсРгде А - амплитуда импульсов на .выходе йз-триггеров 11 у.К - коэффициент пропорциональности, определяемый схемойсумматора.При этом максимальное значение 06 равно 0 Йкд, Напряжение на выходе сумматора 15 показано на фиг.Зэ, а на выходе ФНЧ 16 - на фиг.Зи,Постоянное напряжение с выхода ФНЧ 16 поступает на АЦП 17 непрерывного действия с выдачей информации в параллельном коде (на и своих выходах-разрядах) об уровне постоянной составляющей иа выходе ФНЧ 16. АЦП 17 работает по следунищему алгоритму. Старшему разряду присваивается значение ф 1, если величина входного сигнала большещах кч 4О )с= 2 = половины максималь 2ного значения, и значение О при 016 Ос Если входной сигнал Оь боль ше(половииы максимально возможного значения О ), из него вычи"Ятается 00 , а если меньше, О ос-. тается без изменения. Получеййое таким образом напряжение анализируется относительно четверти макси,мального значения входного сигнала 0 и выносится решение о знаке следующего, меньшего разряда (фОфили ф 1). Так повторяется необходимое количество риаз с последовательным уменьшением веса разрядовдля получения необходимой точностиотображения входного сигнала АЦП 17в параллельном двоичном коде.Цифровые сигналы с выходов АЦП 17поступают на соответствующие цифровыевходы блока 18 управления и дополнительного блока 21 управления. Дополнительный блок 21 управления обеспечивает 10подстройку Фазы с крупным шагом,кратным. времени передачи "С одной частоты ЧВМ, а блок 18 уyравления.предназначен для более точной .подстройки системы синхронизации по фазе с )5шагом дт:г/к. Старшие г разрядовАЦП 17 подключены к соответствующимциФровым входам дополнительного блок;. 21 управления, причем 2 И. Младшие т:о- . разрядов (от.г+1 до и)АЦП 17 подключены к блоку 18 управления, причем 2 к,Принцип подстройки Фазы состоитв следующем. Генератор 19 тактовыхимпульсов вырабатывает последовательность коротких импульсов с час25тотой Р -" К/т=КИ/Т з)снап,СВ зависимости от значения логического сигнала на выходе "-+1 разряда (О или 1) АЦП 17 вблоке 18 управления либо вычитаетсяопределенное количество импульсовиз поступающей от генератора 19тактовых импульсов, уменьшая темсамым фазу, либо прибавляется определенное количество импульсов, увеличивая фазу. В результате вычитанияили прибавления одного импульса фаза выходных импульсов делителя 20частоты изменится на 2 Р/ь и по длительности на аь=.т/мк - величину мел кого шага. На ( +2)-разрядах.АЦП 17 в параллельном коде формйруются цифры 8 =О, 1 М/2 Блок 18управления из поступающей последовательности импульсов (от генератора 19 тактовых импульсов) вычитает кли прибавляет (в зависимости отзначения сигнала на выходе ( +1)разряда) В импульсов. Этим обеспечивается сдвиг во времени импульсов,формируемых на выходе делителя 20частоты на К, на интервал Мд ГТс/3 ЧК.На выходе делителя 20 частоты последовательность синхроимпульсоввсегда может иметь асинхронизм, кратный величине т(с точностью до 55дФа т/К). Эта последовательность поступает на сигнальный вход дополнительного блока 21 управления. Взависимости от значения логическогосигнала на выходе старшего (первого) разряда (ффОфф илк 1) АЦП 17в блоке 21 управления либо вычитается определенное количество импульсов, поступающих от делителя .20частоты (с частотой - Е,/К = 1/КИф 4,уменьшая тем самым Фазу, либопри,бавляется определенное количество импульсов, увеличивая Фазу. В результате вычитания илк прибавления одного импульса Фазы выходных импульсов синхронизации изменяются на 2 Л/й и по длительности на Г=Т /Й- .величину крупного шага. На 2 г разрядах АЦП 17 формируются цифры .-0,1 н/2. Дополнительный блок 21 управления из поступающей после довательности импульсов (от делителя 20 частоты) вычитает илк прибавляет (в зависимости от значения сигнала на выходе первого разряда) ), им" Ьульсов, Этим обеспечивается измене" нке количества продвигающих импульсов кольцевого регистра 22, а тем самым и сдвиг во времени импульсов синхронизации на выходах кольцевого регистра 22 на величину дТ=(.Тс/Й.Блок 23 контроля осуществляет иа своем выходе формирование сигнала "0" при наличии синхронизацкиеслк рассогласование синхронизации меньше (+7/2 ( иф 1 ф- прк отсутствии синхронизации, если рассогласо ванне синхронизации больше или равно (+Т/2). Блок 23 контроля работаетследующим образом,С выходов г+1 старших разрядов АЦП17 цифровой сигнал поступает .на вхо"ды одного из элементов ИЛИ 24 непосредственно, а на другой элемент ИЛИ 24 через элемент НЕ 25, Если рассогласование скнхрьнизации оказывает ся меньшим+7/21, на выходах г+1 старших разрядов АЦП 17 будут все 0 или же все ф 1 ф, Тогда на выходе одного из элементов ИЛИ 24 сформируется ефО, а на выходе другого -1 ф (илк наоборот). Если рассогласование синхронизации превышает величину(+/2), то хотя бы на одном из г+1 выходов АЦП 17 появится либо фОф, либо1 ф. Прк этом на выходах обоих элементов ИЛИ 24 появятся логические ф 1". Сигналы с выходов элементов ИЛИ 24 поступают на входы элемента 26 равнозначности, алгоритм работы которого представляется следующей таблицей истинностиВход 2 ВыходВход 11 О 0 01 1 1 Следовательно, на выходе эле"мента 26 равнозначности при наличиисинхронизации (рассогласованиеС 1 т/2) Формируется логический 0, а при ее отсутствии (рассогласование )1 т /2) ) логическая ф ф 1 ф ф.70 С выхода блока 23 контроля логические 1 или О поступают напараллельно включенные входы элементов ИЛИ 5 всех трактов обработки 1. При отсутствии синхронизациина выходе блока 23 Формируется ло"гическая 1, которая через элементы ИЛИ 5 поступает на управляю"щие входы ключей и всех трактов обработки 1, Ключи 4 всех трактовобработки при этом будут открытыпостоянно.На все Формирователи 3когерентных сигналов поступает сигнал ЧВМ, После того, как величинарассогласования станет меньше, чем)+ ,23 на выходе блока контроля 15синхронизации появится логическийО. В этом случае ключи.4 трактовобработки 1 будут включаться тольков моменты времени, определяемыедлительностью импульсов, поступаю- рОщих с соответствующих выходов кольцевого регистра 22, обеспечиваяподключение Формирователя 3 когерентного сигнала только в течениевремени прихода данного частотно- цго элемента ЧВМ. Этим обеспечиваетсяповышение помехоустойчивости трактаформирования когерентного сигнала (атем самым и всей системы синхрони-зации), так как формирователи 3 когерентных сигналов будут защищеныот воздействия помех в те моментывремени, когда сигналы на их частотах отсутствуют,Таким образом, в предлагаемомустройстве синхронизации Формирование Зсинхросигналов для М каналов при"ема в приемнике сигналов вида ЧВМ,а также при приеме сигнала ЧВМ вцелом осуществляется по М частотам,Для этой цели в устройстве исполь" 40зовано М трактов обработки 1. В устройстве с помощью М РЬ -.триггеров 11 осуществляется сравнение временных границ импульсов синхронизации (с выходов кольцевого регистра 22) с временными границами элементов ЧВМ принимаемого сигнала, Информация о величине фазового рассогласования в каждом изканалов обработки 1 объединяется в сумматоре 15 и усредняется во времени с помощью ФНЧ 16. При этом в условиях частотноселективных замираний обеспечивается обработка многочастотного сигнала вида ЧВМ с параллельным разнесе" нием по частоте, Тем самым достигается повышение устойчивости синхронизации, так как уменьшается возможность срыва синхронизации из-за селективного Фединга (глубокого замирания одной из частот ЧВМ) . В условиях действия сосредоточенных цо спектру (узкополосных) помех устройство синхронизации обладает более высокой помехоустойчивостью и так как формирование синхросигналов осуществляется на основании параллельной обработки й частот рабочего сигнала и усреднении величины разового рассогласования во времени и поприема. Кроме того, с помощью блока 23 контроля (а также с помощью ключей 4 и элементов ИЛИ 5) обеспечивается. дополнительное повышение помехоустойчивости устройства, поскольку Формирователи 3 кбгерентных сигналов защищены от воздействия помех, в те моменты времеви, когда сигналы на их частотах отсутствуют.В устройстве синхронизации осуществляется пошаговая подстройка фазы синхросигналов крупными (кратными времени передачи на одной из частот) и мелкими (кратниии 6 -./К) шагами.1053306 Риа Ф ль Т,Подд Далекорей Состав Техред н Редактор Н.Данкули ектор Г ак дписное илиал ППП Патент, г. Ужгород, ул. Проектная,02/57 ВНИИП по 113035, Тираж 677 Государственног елам изобретени осква, Ж"35, Ра комитета С и открытий ушская наб.,аЮ
СмотретьЗаявка
3458408, 25.06.1982
КИЕВСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ ДВАЖДЫ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ СВЯЗИ ИМ. М. И. КАЛИНИНА
БАБИЧ ВАСИЛИЙ ДМИТРИЕВИЧ, ЛЕЖНЮК ОЛЕГ ПЕТРОВИЧ, ПЛЕШКОВ АНДРЕЙ ВИКТОРОВИЧ, СОСНОВЫЙ СЕРГЕЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H04J 1/14
Метки: синхронизации
Опубликовано: 07.11.1983
Код ссылки
<a href="https://patents.su/8-1053306-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>
Предыдущий патент: Устройство для оценки эффективной избирательности и линейности приемника
Следующий патент: Устройство асинхронного ввода-вывода синхронной информации
Случайный патент: Способ помола материала в трубной мельнице