Устройство для передачи информации шумоподобными сигналами
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1256239
Авторы: Кузнецов, Прохоров, Соломенцев
Текст
(50 4 Н 04 Ь 27/26 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 1)г ОПИСАНИЕ ИЗОБРЕТЕНИЯИ 13 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(71) Московский институт инженеров гражданской авиации(56) Лившиц А.Р. и др. Теория и проектирование многоканальных систем связи для пространственно-рассредоточенных объектовЛ.: Ленинградский Университет, 1975, с.7 - 9.Алексеев А.И. и др. Теория и при,менение псевдослучайных сигналов. .М.: Наука, 1969, с274-276,(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ ШУМОПОДОБНЬ МИ СИГНАЛАМИ(57) Изобретение относится к электросвязи и радиотехнике. Повышается скорость передачи информации, Устройствосодержит на передающей стороне источник 3 цифровой информации, генератор 7 кодов Уолша, генератор 8 псевдослучайной последовательности, сумматор 9 по модулю два и балансныймодулятор 12, а на приемной сторонеблок 13 выбора максимума, смеситель 17, генератор 18 опорного сигнала, интегратор 19, генератор 23 псевдослучайной последовательности и двасумматора 24 и 25 по модулю два.1256239 Цель достигается введением на передающей стороне сумматора 1 сигналов, генератора 2 несущего сигнала, дешиФратора 4 временной задержки, дешифратора 5 номера кода, блока 6 управления задержкой, генератора 10 тактовых импульсов и генератора 11 синхроИзобретение относится к электросвязи и радиотехнике и может быть использовано для передачи информации.Цель изобретения - повышение скорости передачи информации. 5На фиг. 1 изображена структурная электрическая схема предлагаемого устройства; на фиг. 2 - структурная электрическая схема блока управления задержкой; на фиг. 3 - структурная электрическая схема логического элемента; на фиг. 4 - структурная электрическая схема генератора синхросигнала; на фиг5 - структурная электрическая схема счетчика-дешифратора.Устройство для передачи информации шумоподобными сигналами содержит на передающей стороне сумматор 1 сигналов, генератор 2 несущего сигнала, источник 3 цифровой информации, деши О фратор 4 временной задержки, дешифратор 5 номера кода, блок 6 управления задержкой, генератор 7 кодов Уолша, генератор 8 псевдослучайной последовательности, сумматор 9 по модулю два, генератор 10 тактовых импульсов, генератор. 11 синхросигнала, балансный модулятор 12, а на приемной стороне блок 13 выбора максимума счетчик-дешифратор 14, приемник 15 синхросигна ла, первый компаратор 16 смеси- тель 17, генератор 18 опорного сигнала, интегратор 19, второй компаратор 20, логический элемент 21, генератор 22 тактовых импульсов, генератор 23 псевдослучайной последовательности, первый 24 и второй 25 сумматоры по модулю два, первый 26 и вторые 27 анализаторы, первый 28 и вторые 29 блоки задержки.4 ОБлок управления задержкой содержит первый 30 и второй 31 дешифрато.ры, КВ-триггер 32, первый счетчик 33, сумматор 34 по модулю два с инверсией,сигнала, а на приемной сторонесчетчика-дешифратора 14, приемника 15 синхросигнала, двух компараторов 16 и 20, логического элемента 21,генератора 22 тактовых импульсов,двух анализаторов 26 и 27 и двух блоков 28 и 29 задержки.4 з.п,ф-лы,5 ил. инвертор 35, первый 36 и второй 37элементы И, второй счетчик 38.Логический элемент содержит КЯтриггер 39 и элемент И 40,Генератор синхросигнала содержиткомпаратор 41, согласованный Фильтр 42,.генератор 43 шумоподобного сигнала,счетчик 44, дешифратор 45 и элемент 46 памяти.Счетчик-дешифратор содержит счетчик 47 и первый 48, второй 49 и третий 50 дешифраторы.Устройство работает следующимобразомПередающая часть работает следующим образом,Включают генератор 10 тактовыхимпульсов, который подает первый сигнал на генератор 11 синхросигнала иостанавливается, Под действием сигнала генератор 11 синхросигнала Формирует синхросигнал,длительностью Т.По окончании его формирования онподает управляющий сигнал на генератор тактовых импульсов и запускаетего. Генератор 10 тактовых импульсов работает до тех пор, пока его не:включат, а генератор 11 синхросигнагла через каждые (2 +2 -2) такта, начиная с момента подачи на него пер-вого сигнала, начинает формированиеочередного синхросигнала. При этомдлительность синхросигнала Тсс негревосходит длительности 2 +2 -2)итактов,Одновременно под действием первого сигнала генератора 10 тактовых импульсов источник 3 цифровой информации подает на дешифратор 5 номеракода К бит двоичной информации и надешифратор 4 временной задержки Ебит двоичной информации, Последниерасшифровывают поданную информациюи подаюч управляющие сигналы на ге 1256нератор 7 кодов Уолша и блок 6 управления задержкой соответственно, Под действием последующих сигналов генератора 10 тактовых импульсов, поступающих через блок 6 управления за держкой с задержкой на 1 тактов, определяемой управляющим сигналом, и дешифратора 5 временной задержки, где 0К2 - 1, на генератор 7 кодов Уолша и генератор 8 псевдослучайной 10 последовательности последние формируют кодовую последовательность Уолша, определяемую управляющим сигналом с дешифратора 5 номера кода и псевдослучайную последовательность 15 соответственно.Двоичные сигналы с генератора 7 кодов Уолша и генератора 8 псевдослучайной последовательности поступают на входы сумматора 9 по модулю 30 два, который производит сложение и подает результаты на вход балансного модулятора 12. Последний манипулирует фазу несущего сигнала, поступающего с генератора 2 несущего сигнала, на 025 или д, например при поступлении сигнала "Лог, 1" или "Лог0" соответственно. Сигнал с выхода балансного модулятора 12 поступает на вход сумматора 1 сигналов, на другой вход 30 которого поступает сигнал генератора 11 синхросигналаСумматор 1 сигналов суммирует их и подает результирующий сигнал в линию передачи данных, При поступлении (2 +1,-1)-го сигнала на35 блок 6 управления задержкой последний подает сигнал на генератор 7 ко-, дов Уолша и генератор 8 псевдослучайной последовательности, под действием которого оКи вырабатывают очередной элемент кода и переходят в исходное состояние. В это время источник 3 цифровой информации под, идействием (2 +2 -2)-го сигнала подает новую информацию на дешифратор 5 45 номера кода и дешифратор 4 временнои задержки, которые расшифровывают ее и подают новые управляющие воздействия на генератор 7 кодов Уолша и блок 6 управления задержкой соответственно. Далее работа передающей части повторяется.Приемная часть работает следующим образом.Сигнал из линии передачи данных подается на вход смесителя 17, который перемножает его с сигналом, поступающим с генератора 18 опорного 239 4сигнала, идентичным несущему. Сигнал со смесителя 17 поступает на интегратор 19, который интегрирует низкочастотную составляющую (огибающую несущего сигнала) и подает результат на компаратор 20. Поспедний н момент поступления сигналов с генератора 22 тактовых импульсов берет отсчет, принимает решение о наличии или отсутствии манипуляции фазы несущего сигнала, вырабатывает сигнал "Лог,О" или "Лог. 1" соответственно и подает его на входы сумматоров 24 и 25 по модулю два. Приемник 15 синхросигнала принимает синхросигнал из линии передачи данных и подает его на компаратор 16, который в момент прихода синхросигкала подает сигнал на первый вход логического элемента 21, переводя его н состояние, в котором он пропускает сигналы, поступающие с генератора 22 тактовых импульсов, до поступления сигнала на его вчорой вход. При поступлении сигналов с логического элемента 21 блоки 28 и 29 задержки считывают информацию. Все сумматоры 24 и 25 по модулю два складывают двоичные сигналы со своихвходов.Под действием первого сигнала с логического элемента 2 1 счетчик- дешифратор 14 вырабатывает сигнал на втором выходе и подает его на второй управляющий вход генератора 23 псевдослучайной последовательности, разрешая ей формирование до поступления сигнала на третий управляющий вход. Генератор 23 псевдослучайной последовательности вырабатывает первый эле - мент ПСП и подает его на второй вход первого сумматора 24 по модулю два и вход первого блока 28 задержки.Сигнал с четвертого вь,хода счетчикадешифратора 14 поступает также на вход (2 (2 -1)+1)-го блока 29 задержки и второй управляющий вход первого анализатора 27, разрешая ему прибавлять двоичный сигнал с выхода первого сумматора 24 по модулю два со своим содержимым до поступления сигнала на его третий управляющий вход. Все остальные анализаторы 27 остаются в исходном состоянии.При поступлении второго сигнала с логического элемента 2 1 генератор 23 псевдослучайной последовательности вырабатывает второй элемент ПСП и подает его на первый вход первого сум5 12562матора 24 по модулю два и навход блока 28 задержки, Блок 28 задержки, считавший первый элемент ПСП,подает его на первый вход второгосумматора 25 по модулю два и на входвторого блока 2 9 задержки, (2 (2 - 1)++1)-й блок 24 задержки, считавшийсигнал с четвертого выхода счетчикадешифратора 14, подает его на вход(2 (2 - 1)+2)-го блока 29 задержки и 1 Она второй управляющий вхоц второгоанализатора 27, разрешая ему прибавлять двоичный сигнал с выхода второгосумматора 25 по модулю два к своемузадержанному до поступления сигналана его третий управляющий вход. Всеостальные, кроме первого и второгоанализаторов 24 и 25, остаются в исходном состоянии,При поступлении 2 -го сигналас логического элемента 21 (2 - 1)-йблок 29 задержки, считая на предыдущем такте первый элемент кодас (2 -2)-го блока 29 задержки, подает его на первый вход 2 -го сумматора 25 по модулю два. (3 (2 -1-йблок 29 задержки считавший на предыФдущем такте сигнал с (3 (2 - 1) - 1) - гоблока 29 задержки, подает его на второй управляющий вход 2 -го анализато- ЗОра 27, разрешая ему прибавлять двоичный сигнал с выхода 2 -го сумматора 25 мо модулю два к своему содержимому до поступления сигнала на еготретий управляющий вход, Таким образом, все анализаторы 26 и 27 включаются в работу. Формула изобретения 1, Устройство для передачи информации шумоподобными сигналами, содержащее на передающей стороне источникинформации, генератор кодов Уолша,выход которого соединен с первымвходом сумматора по модулю два,45выход которого соединен с первымвходом балансного модулятора, генератор псевдослучайной последовательности, выход которого подключенк второму входу сумматора по модулю 50два, а на приемной стороне - блок выбора максимума, генератор псевдослучайной последовательности, первыйи второй сумматоры по модулю два,генератор опорного сигнала и смеситель, выход которого соединен с сигнальным входом интегратора, о т л ич а ю щ е е с я тем, что, с целью 39 Ьповышения скорости передачи информации, в нем на передающей стороне введены сумматор сигналов, генераторнесущего сигнала, генератор синхросигнала, дешифратор номера кода, дешифратор временной задержки, блокуправления задержкой и генератор тактовых импульсов, вход которогоподключен к первому выходу генератора синхросигнала, вход которого соединен с выходом генератора тактовыхимпульсов, с входом источника цифровой информации и с первым входом блока управления задержкой, второй входкоторого подключен к выходу дешифратора временной задержки, вход которого подключен к первому выходу источника цифровой информации, второй выход которого соединен с входом дешифратора номера кода, выход соединенс первым входом генератора кодов Уолша, второй вход которого подключенк выходу блока управления задержкойи к входу генератора псевдослучайнойпоследовательности, при этом выходгенератора несущего сигнала соединенс вторым входом балансного модулятора, выход которого соединен с первымвходом сумматора сигналов, второйвход которого подключен к второму выходу генератора синхросигнала, а наприемной стороне введены первый ивторые анализаторы, первый и вторыеблоки задержки, счетчик-дешифратор,логический элемент, первый и второйкомпараторы, генератор тактовых импульсов и приемник синхросигнала,выход которого соединен с входом первого компаратора, выход которого соединен с первым входом логическогоэлемента, второй вход которого подключен к выходу генератора тактовыхимпульсов, к первому входу второгокомпаратора и установочному входуинтегратора, выход которого соединенс вторым входом второго компаратора,выход которого соединен с первымивходами первого и второго сумматоровпо модулю два, выходы которых соединены с первыми входами первого и второго анализаторов, выходы которыхподключены к сигналЬным входам блокавыбора максимума, управляющий входкоторого соединен с первым выходомсчетчика-дешифратора и третьим входом логического элемента, выход которого соединен с вторыми входами первого и соответствующего второго ана 1256 39лизаторов, с первыми входами первогои соответствующего второго блоков задержки, с первым входом генераторапсевдослучайной последовательностии входом счетчика-дешифратора, второй выход которого соединен с вторымвходом первого блока задержки,с третьим входом первого анализатораи вторым входом генератора псевдослучайной последовательности, третийвход которого подкпючен к третьемувыходу счетчика-дешифратора, четвертому входу первого анализатора итретьему входу первого блока задержки, четвертый вход которогр подключен 15к четвертому выходу счетчика-дешифратора и пятому входу первого анализатора, выход генератора псевдослучайной последовательности соединенс вторым входом первого сумматора по 20модулю два и пятым входом первогоблока задержки, первый, второй и третий выходы которого соединены соответственно с третьим, четвертым и пятым входами соответствующего второгоанализатора и соответственно вторым,третьим и четвертым входами соответствующего второго блока задержки,пятый вход которого подключен к четвертому выходу первого блока задержки и второму входу соответствующеговторого сумматора по модулю два,первый, второй, третий и четвертыйвыходы каждого предыдущего второгоблока задержки соединены соответственно с вторым, третьим, четвертыми пятым входами каждого последующего второго блока задержки, соответственно с третьим, четвертым и пятым входами соответствующего второго анализатора и вторым входом соответствующего второго сумматора по модулю два, выход генератора опорногосигнала подключен к первому входусмесителя, второй выход которого соединен с входом приемника синхросигнала, первый, второй, третий и четвертый выходы последнего второго блока задержки соединены соответственнос третьим, четвертым и пятым входамисоответствующего второго анализатораи вторым входом соответствующего сумматора по модулю два,2, Устройство по и. 1, о т л ич а ю щ е е с я тем, что, блокуправления задержкой содержит первыйи второй счетчики, первый и второйдешифраторы, сумматор по модулю два с инверсией, инвертор, первый и второй элементы И и КЯ-триггер, установочный вход которого подключен к выходу первого элемента И, первые входы которого подключены к выходам сумматора по модулю два с инверсией, первые входы которого соединены с первыми выходами первого счетчика и первыми входами первого дешифратора, вторые входы которого подключены к выходам инвертора и вторым выходам первого счетчика, синхронизирующий вход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом КЯ-триггера, сбросовый вход которого соединен со сбросовым входом второго счетчика и выходом второго дешифратора, входы которого подключены к выходам второго счетчика, синхронизирующий вход которого подключен к выходу второго элемента И, выход первогодешифратора соединен с установочным входом первого счетчика, выходы инвертора подключены к вторым входам первого элемента И, при этом синхронизирующий вход первого счетчика является первым входом блока управления задержки, вторым входом которого являются вторые входы сумматора по модулю два с инверсией, выходом блока управления задержкой является выход второго элемента И,3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что логический элемент содержит последовательно соединенные КЯ-триггер и элемент И, выход которого является выходом логического элемента, первым, вторым и третьим входами которого являются соответственно первый вход КЯтриггера, второй вход элемента И ивторой вход КБ-триггера,4. Устройство по п. 1, о т л ич а ю щ е е с я тем, что генераторсинхросигнала содержит компаратор,согласованный фильтр, генератор шумоподобного сигнала, дешифратор, счетчик и элемент памяти, выходы которого соединены с первыми входами счетчика, выходы которого подключенык входам дешифратора, выход которогосоединен с вторым входом счетчика ивходом генератора шумоподобного сигнала, выход которого через согласованный фильтр подключен к входу компаратора, выход которого являетсяпервым выходом генератора синхросиг 12562нала, вторым выходом которого является выход генератора шумоподобного сигнала.5. Устройство по и. 1, о т л ич а ю щ е е с я тем, что счетчик- дешифратор содержит первый, второй и третий дешифраторы и счетчик, выходы которого соединены с.соответствующими входами первого, второго и 39 1 Отретьего дешифраторов, выход первогодешифратора соединен с первым входомсчетчика, второй вход которого является входом счетчика-дешифратора,первым, вторым, третьим и четвертымвыходами которого являются выходы соответственно первого, второго итретьего дешифраторов и первый выход счетчика,. Закаэ 483 оизводственно-полиграфическое предприятие, г.ужгород роектная,Тираж 624 НИИПИ Государственно по делам иэобретен 13035, Москва, Ж, Подписноекомитета СССРи открытийаушская наб., д. 4
СмотретьЗаявка
3703202, 20.02.1984
МОСКОВСКИЙ ИНСТИТУТ ИНЖЕНЕРОВ ГРАЖДАНСКОЙ АВИАЦИИ
КУЗНЕЦОВ АЛЬБЕРТ АНДРЕЕВИЧ, ПРОХОРОВ АЛЕКСАНДР ВАЛЕНТИНОВИЧ, СОЛОМЕНЦЕВ ВИКТОР ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H04L 27/26
Метки: информации, передачи, сигналами, шумоподобными
Опубликовано: 07.09.1986
Код ссылки
<a href="https://patents.su/7-1256239-ustrojjstvo-dlya-peredachi-informacii-shumopodobnymi-signalami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации шумоподобными сигналами</a>
Предыдущий патент: Адаптивное дуплексное устройство для передачи и приема фазоманипулированных сигналов
Следующий патент: Устройство для автоматического набора номера
Случайный патент: Способ получения акваионов благородных металлов