Устройство для формирования последовательностей временных интервалов

Номер патента: 1054895

Авторы: Беляков, Панафидин, Попова

ZIP архив

Текст

А 8 ГОСУДАРСТВЕПОДЕЛАМ ННЫЙ НОМИТЕТ ССС ЕТЕНИЙ И ОТНРЫТИ САНИЕ ЕТЕНИЯ. ВИДЕТЕЛЬСТВУ входам первоэлементов И,единены с вто-.м выходами де"о, выходы пер-.в И подклбчены(21) 3354066/18-21(56) 1. Авторское свидетельство СССРЙ 547031, кл Н 03 К ЗЛ 4,.1975.2. Авторское свидетельство СССРМ) 472335,. кп. 6 05 8 19/18, 1973.импульсов подключены: к первци входам блока памяти, дешифратор, вы"ходц которого подключены к первымвходам первых элеиентов И, выходы .которых соединены, с первыми входамиэлемента ИЛИ, блок управления, о т "л и ч а ю щ е е с я теи,. что, с це"лью повьеения надежности,. в него до".полнительно введены вторые элемен ты И, счетчики импульсов, два регистра, сумматор и блок сравнения кодов,первая группа входов которого соедийена с выходами счетчика импульсов,вторая группа входов соединена с выходаии сумматора, а выход подключенк первыи входам вторых элеиентов И, .вторые входы которых подключены к вы" ходам деаифратора, третьи входы соеди. иены с первым вцходои блока управле"ния, а выход каждого второго элемента И соединен с входом соответствующего дополнительного счетчика импульсов, управляющий вход каждого из которых подключен к второиу выходу блока управления, выходы каждого дополнитель.- ного счетчика импульсов подключены к. вторыи входам соответствующего пер" вого элемента И, третьи входы кото", рцх подключены к третьему выходу бло" ка управления и к входу первого ре- гистра, разрядные входы которого соединены с выходами бежа памяти и с разрядными входаии второго регистра,. выходы регистров подключены к первой: группе входов:сумматора соответствен" но, а вход .второго регистра соединен. с четвертыи выходом блока.управления, пятый и шестой выходы которого пюдключены к первому и второму управ". ляющим входаи блока паиюи, а седьмые а выходы блока управления подключены к. ф вторым входаи элеиента ИЛИ, первый вход блока управления соединен с вы-, ходом генераторв иипувьсов, а вторые. входы подключены к выходам дееифраа и э мента ЙЛИ тор , приче ,выходы леподключены к вторыи входам блока памяти,третьи входы которого соединены с разрядными вцходаии делителя. частоты и с входами дейифратора.2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок управления содержит счетчик иипульсов, вы" ходы которого подключены к входаи деаифратора, первый вход которого под" ключен к входаи ключей, выход каждого из которых соединен через соответству ющнй формирователь импульсов с входа" ии первого элемента ИЛИ, выход которого подключен к первы го, второго и третьего вторые входы которых с рым, третьии и четверт иифратора соответствен вого и второго элемент1054895фИзобретение относится к импульснойтехнике и может быть использовано вразличных устройствах для Формирования й 1 независимых последовательностей,временных интервалов в аналого-цифровой вычислительной технике и в бло"ках программного управления различны"ми технологическими процессами.Известно устройство, формирующеевременные интервалы, содержащее гене"ратор Импульсов,пересчетное устрой-ство, мультиплексор, триггер, элементы И, регистр 33.Однако для получения Ф независимых последовательностей необходимо .применить пт указанных устройств,что приводит. к увеличению количества, оборудования,Наиболее близким к предлагаемомупо технической сущности являетсяустройство для формирования последо-.вательностей временных интервалов, ссндержащеб генератор импульсов, выходкоторого подключен квходу делителячастоты, выход которогосоединен свходом счетчика импульсов, выходысчетчика импульсов подключены к первым входам блока памяти, дешифратор,выходы которого подключены к первымвходам первых элементов И, выходы которых соединены с первыми входамиэлемента ИЛИ, блок управления 23.Недостатком данного устройстваявляется то, что оно не обеспечиваетполучение Ф последовательностей временных интервалов, а для получения лов, содержащее генератор импульсов,щ выход которого подключен к входу де-. 15 тор, выходы которого подключены к первым входам первых элементов И, выхо, ходами сумматора, а выход подключен к первым входам вторых элементов И, вторые входы которых подключены к выединены с первым выходом блока управления, а выход каждого второго элемента И соединен с входом соответствующего дополнительного счетчика импульсов, управляющий вход каждого из которых подключен к второму выходу блока управления, выходы каждого дополнительного счетчика импульсов под-,к входам второго элемента ИЛИ, причем второй выход дешифратора подключен к первым входам блока триггеров, вторые входы которого соединены с со" ответствующими вторыми выходами Формирователей импульсов, а выходы блока триггеров через третий элемент. ИЛИ под, ключены.к первому входу четвертого элемента ИЛИ, второй вход которого , соединен свыходом первого элемента И, а выход четвертого элемента ИЛИ соединен с входом шифратора, шина сброса через ключ сброса соединена с вторым входом Формирователей импульсов и является вторым выходом блока управления, выход третьего элемента И яв-.ляется первым выходом блока управления, выход второго элемента И является третьим выходом блока управления,выход первого элемента И является,чет"вертым выходом блока управления, выходы второго и третьего элементов ИЛИявляются соответственно пятым и шестым выходами блока управления, а выходшифратора является седьмым выходом,блока управления, вход счетчика импульсов является первым входом блока управления, а третьи входы Формирователей импульсов являются вторыми входами блока управления. 3 их требуется е данных устройств, чтозначительно усложняет устройство и уменьшает его надежность.Цель изобретения - повышение на- ч дежности устроиства.Поставленная цель достигается тем,что в устройство для формирования по"следовательностей временных интерва лителя частоты, выход которого соеди" нен с входом счетчика импульсов, выходы счетчика импульсов подключены к первым входам блока памяти, дешифра-,ды которых соединены с первыми вхо,. дами элемента ИЛИ, блок управления,дополнительно введены вторые элементы И, счетчики импульсов, два регистра, сумматор и блок сравнения кодов,первая группа входов которого соединена с выходами счетчика импульсов,вторая группа входов соединена с выходам дешифратора, третьи входы со"ключены к вторым входам соответствую"щего первого элемента И, третьи входы которых подключены к третьему выходу блока управления и к входу пер"вого регистра, разрядные входы которого соединены с выходами блока памяти и с разрядными входами второго регистра, выходы регистров подключенык первой группе входов сумматора соответственно, а вход второго регистра 10соединен с четвертыи выходом блока уп: равления, пятый и шестой выходи которого подключены к первоиу и второмууправляющии входам блока памяти, аседьмые выходы блока управления подключены к вторыи входаи элемента ИЛИ,первый вход блока управления соединен.с выходом генератора импульсов, а вто"рые входы подключены к выходам дешифратора, причеи выходы элемента ИЛИ 20подключены к вторым входам блока памя"ти, третьи входы которого соединеныс разрядными выходами делителя частоты и с входами дешифратора,Блок управления содержит .счетчик 25импульсов, выходы которого подключенык входам дешифратора, первый выход ко"торого подключен к входам ключей, вы"ход каждого из которых соединен черезсоответствующий Формирователь иипуль- З 0сов с входаии первого элемента ИЛИ,выход Которого подключен к первым входам первого, второго и третьего элементов И, вторые входы которых соеди"иены с вторым, третьии и четвертымвыходаии дешифратора соответственно,выходы первого и второго элементов. Иподключены к входам второго элемен-та ИЛИ, причем второй выход дешифра"тора подключен к первым входам блокатриггеров, вторые входы которого со"единены с соответствующиии вторциивыходами формирователей импульсов, авыходы блока триггеров через третийэлеиент ИЛИ подключены к первоиу входу четвертого элемента ИЛИ, второйвход которого соединен с выходом первого элемента И, а выход четвертогоэлемента ИЛИ соединен с входом шифра тора, шина сброса через ключ сбросасоединена с вторым входом Формирователей иипульсов и является вторым вы"ходом блока управления, выход третьего элемента И является первым выхо- ,дом блока управления, выход второгоэлемента И является третьим выходом 55блока управления, выход первого элемента И является четвертым выходомблока управления, выходы второго и третьего элементов ИЛИ являются соответственно пятым и шестым выходамиблока управления, а выход шифратораявляется седьмым выходом блока управления, вход счетчика импульсов является первым входом блока управления,а третьи входы Формирователей импуль"сов являются вторыми входами блока,управления. На Фиг. 1 приведена Функциональ" ная схема устройства для формирования последовательностей вреиенных интервалбв; на фиг. 2 " пример выполнения блока управления.Устройство фиг, 1) содержит генератор 1 импульсов, выход которого соединен с входои делителя 2 частоты, подключенного к счетчику 3 им- . пульсов, соединенного с блоком 4 памяти, дешифратор 5, соединенный с первыми входами соответствующих первых элементов И 6, подключенных к первым входам элемента ИЛИ 7, блок 8 управления, вторые элементы И 9, дополнительные счетчики. 10 импульсов, два регистра 11 и 12, сумматор 13 и блок 14 сравнения кодов, первая группа входов которого соединена с выходами счетчика 3 импульсов, вторая группа входов соединена с выходами сумматора 13, а выход подклюцен к первым входам вторых элементов И 9, вторые. входы которых подключены к вц" ходам дешифратора , третьи входы соединены с первым выходои блока 8 уп" равления, а выход каждого второго элемента И 9 соединен с входом соответствующего дополнительного счетчика 10 импульсов, управляющий вход каждого из которых подключен к второму выходу блока 8 управления, выходы каждого дополнительного счетчика, 10 им" пульсов подключены к вторым входам соответствующего первого элемента И б, третьи входы которых подключены к третьему выходу блока 8 управления и к входу первого регистра 11, разрядные входы которого соединены с выходаии блока 4 памяти и разрядными входами второго регистра 12, выходы регистров 11 и 12 подключены к первой группе входов сумматора 13 соответственно, а вход второго регистра 12 соединен с четвертым выходом блока 8 управления, пятый и шестой выходы которого подключены к первому и второ" му управляющим входам блока 11 памяти, а седьмые выходы блока 8 управленияподключены к вторым входам элемента ИЛИ 7, первый вход блока 8 управления соединен с выходом генератора 1 импульсов, а вторые входы подключены к выходам дешифратора 5, причем выхо ды элемента.ИЛИ 7 подключены к вторым входам блока 4 памяти, третьи входы которого соединены с разрядными выходами делителя 2 частоты и с входами дешифратора 5, 10На фиг. 2 приведена функциональная схема. блока 8 управления, который содержит счетчик 15 импульсов, выхо" ды которого подключены к входам дешифратора 16, первый выход которого 15 подключен к входам ключей 17, выход каждого из которых соединен через со-, ответствующий формирователь 18 импульсов с входами первого элемента ИЛИ 19, выход которого подключен к первым вхо-В дам первого, второго и третьего элементов И 20, 21 и 22, вторые входы которых соединены с вторым, третьим и четвертым выходами дешифратора 16 соответственно, выходы первого и вто рого элементов И 20 и 21 подключены к входам второго элемента ИЛИ 23, при чем второй выход дешифратора 16 подключен к первым входам блока 24 триггеров 25, вторые входы которого со" зо единены с соответствующими вторыми вы" ходами формирователей 18 импульсов, а выходы блока 24 триггеров 25 через .третий элемент ИЛИ 26 подключены к первому входу четвертого элемента ИЛИ 27, второй вход которого соеди" нен с выходом первого элемента И 20, а выход четвертого элемента ИЛИ 27 соединен с входом шифратора 28, шина 29 сброса через. ключ 30 сброса соедине на с вторым входом Формирователей 18 импульсов и является вторым выходом 31 блока 8 управления, выход третьего элемента И 22 является первым выходом 32 блока 8 управления, выход второго. элемента Й 21 является третьим выходом 33 блока 8 управления, выход первого элемента .И 20 является четвертым выходом 34 блока 8 управления, выходы второго и третьего эле" ментов ИЛИ 23 и 26 являются соответст ф венно пятым и шестым выходами 35 и 36 блока 8 управления, а выход шифрато" ра 28 является седьмым выходом 37 блока 8 управления, вход счетчика 15 импульсов является. первым входом 38 блока 8 управления, а третьи входы формирователей 18 импульсов являются вторыми входами 39 блока 8 управле 895 бния. Формирователи 18 могут быть выполнены, например, на элементах И 40,41 и 42, элементе ИЛИ 43, триггере 4 Ф,Устройство работает следующим образом. Все ячейки памяти блока 4 по числу воспроизводимых последовательностей разделены на ю зон, причем номер зоны определяется старшими разрядами адресного слова, а адреса ячеек памя" ти в каждой зоне определяется младши" ми разрядами адресного слова. Иассивы ячеек памяти каждой зоны равны по величине, причем соответствующие ячей" ки памяти в каждой зоне имеют одинаковые адреса.Для каждой последовательности массив адресов ячеек распределен следующим образом.Одна ячейка предназначена для за-. писи в нее временной опоры, осталь" ные ячейки содержат значения времен" ных интервалов данной последователь" ности. Значение временной опоры записывается в ячейку в момент начала воспроизведения данной последовательности, значения временных интервалов в ячейки для каждой последовательности записываются заранее.При включении питания генератор 1, делитель 2, счетчик 3 начинают работать сразу с произвольного состояния. Регистры 11 и 12 также находятся в произвольном состоянии, При кратковременном замыкании ключа 30 сброса, расположенного в блоке 8 управления, счетчики 10 переходят в ну" левое состояние определяя для каждой последовательности адрес ячейки памя" ти в блоке 4, в которой хранится зна" чение первого временного интервала.Частота Е от генератора 1 через вход 38 блока 8 управления поступает на счетный вход счетчика 15, со" единенного с дешифратором 16, на выходах которого циклически вырабатываются четыре сигнала, используемые для Формирования сигналов управления устройством; При воспроизведении каж" дой последовательности, причем соотношение между частотой , и частотой 12, поступающей на вход дешифра" тора 5 номера последовательности, имеющего т выходов, выбирается таким, чтобы в каждом положении дешифратора 5 на выходе дешифратора 16 формировалась последовательность из четырех сигналов..7 10548Для воспроизведения одной из последовательностей замыкают ключ 17.При совпадении на входах элемента И 41формирователя 18 сигнала номера даннойпоследовательности, сигнала с первого выхода дешифратора 16 и наличияразрешения с нулевого выхода триггера 44 триггеры 44 и 25 блока 24 устанавливаются в единичное состояние.Сигнал с триггера 25 через элементы ИЛИ 26 и ИЛИ 27 поступает нашифратор 28 адреса ячейки временнойопоры. СФормированный адрес ячейкивременной опоры ( выход 37 ) через эле.мент ИЛИ 7 поступает на второй адрес ный вход блока 4, на первом адресномвходе которого находится код данногономера последовательности, а на ин"Формационном входе " текущее значениесчетчика 3, являющееся временной опо рой (начальной точкой отсчета для вре"менных интервалов данной последова"тельности ). Сигнал записи ( выход 36 ),поступающий с выхода элемента ИЛИ 26на соответствующий вход блока 4, реа лизует запись временной опоры в выбранную ячейку памяти,Деаифратор 16 переключается в следующее положение, при этом сигнал сего второго выхода сбрасывает триг " З 0гер 25 в исходное положение и посту"пает на вход элемента И 20, на второмвходе которого имеется разрешающийсигнал, поступающий с триггера 44.через элементы И 42 и ИЛИ 19. Сигналс выхода элемента И 20 формирует че"рез элемент ИЛИ 23 сигнал считывания и. и по выходам 34, 35 и 37 обеспечивает считывание временной опоры из блока 4 в регистр 12 временной опоры.Дешифратор 16 переключается в тре "тье положение, при этом сигнал с еготретьего .выхода поступает на входэлемента И 21, сигнал с выхода кото"рого по выходам 33 и 35 обеспечиваетсчитывание кода первого временного45интервала из блока, 4 в регистр 11 временных интервалов. Причем адресомячейки памяти, в которой хранится кодпервого временного интервала, явля"ется. код, поступающий со счетчика 10 50через элементы И 6 и ИЛИ 7 ( в данном;"случае это нулевой код,поскольку счетчик 10 находится в исходном состоянии ),Таким образом, на входах суммато" 55ра 13 находятся два кода " код временной опоры и код первого временного,интервала. Сумма кодов с выхода сум" 95 8жатора 13 поступает на первый входблока 14 сравнения кодов, на второмвходе которого находится текущее значение времени со счетчика 3. Результат:сравнения поступает с выхода блока 14на соответствующие входы элементов И 9.Дешифратор 16 переключается в четвертое положение,при этом сигнал сего четвертого выхода поступает навход элемента И 22, сигнал с выходакоторого поступает по выходу 32 насоответствующие входы элементов И 9.При совпадении кодов на входах бло"1ка 14 на выходы элементов И 9 по.ступает разрешающий потенциал свыхода блока 14 и на выходе элемента И 9 Формируется выходной сигнал,соответствующий моменту окончанияпервого временного интервала даннойпоследовательности, который такжепереключает счетчик 10 в следующееположение.При несовпадении кодов на выходахблока 14 выходной сигнал не Формиру"ется и счетчик 10 остается в прежнемположении. Далее дешифратор 5 пере.ключается,в другое положение, для ко"торого дешифратор 16.вырабатывает серию из четырех сигналов.После последовательного возбуждения всех выходов дешифратора 5 с со":ответствующей каждому выходу серией,сигналов с дешифратора 16, дешифра"тор 5 вновь переключается в первона"чальное положение,При этом действие сигнала с перво"го выхода дешифратора 16 блокируетсязапрещающим сигналом с нулевого вы"хода триггера 44 на вход элемента И 41 (кэтому моменту ключ 17также может быть разомкнут ). Следовательно, триггер 25 остается в нулевом положении и записи новой времен"ной опоры не происходит. Временнаяопора для данной последовательностизаписывается только один раз в момент запуска последовательности.Сигналы с второго, третьего и четвертого выходов дешифратора 16 произво"дят те же действия, что и в предыду"щем для данной последовательностициклеаПри этом если в предыдущем циклекоды на входах блока 14 не совпалии в счетчике 10 осталось прежнее значение адреса, то в данном цикле в ре;гистр 11 поступает значение первого .временного интервала, если же в пре 9 1054895 10дцдущем цикле коды на входах блока 14 состояние, при этом триггер. 44 чесовпали и в счетчике 10 образовался рез элементы И 42 и ИЛИ 19 блокирует следующий адрес, то в данном цикле выходные сигналы девифратора 16, в регистр 11:поступает значениевто- вследствие чего в последующих циклах рого временного интервала. .5 последовательность воспроизводитьсяне будет.В последующих 1 циклах устройствоСоверщенно аналогично и независимо работает аналогично, последовательно друг от друга могут воспроизводитьсявоспроизводя временные интервалы,по- любые последовательности при замыкаследовательностей, коды которых зало-нии соответствующих. ключей 17.жены в блоке 4 запоминания, до мо- , Таким образом, в данном устройст. Мента замыкания ключ 17 исходного ве,по сравнению с известными, Формиположения. При .совпадении на входах., руется Ф последовательностей вреэлемента И .40 формирователя 18 сиг-менных интервалов. Для Формированиянала номера последовательности и сиг" И любой из последовательностей,исполь- нала с первого выхода дешифратора 16,: зуется всего один-блок памяти, блок на выходе элемента И 40 образуется сравнения кодов сумматор и два ре" сигнал который через элемент ИЛИ 43 . гистра, что значительно упрощает устустанавливает триггер 44 в исходноеройство и повыцает его надежность.

Смотреть

Заявка

3354066, 27.10.1981

ПРЕДПРИЯТИЕ ПЯ В-2672

БЕЛЯКОВ ВИТАЛИЙ ГЕОРГИЕВИЧ, ПАНАФИДИН ВАЛЕРИЙ ВАСИЛЬЕВИЧ, ПОПОВА СВЕТЛАНА ДМИТРИЕВНА

МПК / Метки

МПК: H03K 3/84

Метки: временных, интервалов, последовательностей, формирования

Опубликовано: 15.11.1983

Код ссылки

<a href="https://patents.su/7-1054895-ustrojjstvo-dlya-formirovaniya-posledovatelnostejj-vremennykh-intervalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования последовательностей временных интервалов</a>

Похожие патенты