Адаптивный временной дискретизатор

Номер патента: 257161

Авторы: Звонков, Ситкин

ZIP архив

Текст

2576 Ьоюэ Советских Социалистических РеспубликЗависимое от авт. свидетельстваЗаявлено 04.Ч 1.1968 ( 1254166/18-24)с присоединением заявкиПриоритетОпубликовано 11.Х 1,1969, Бюллетень35Дата опубликования описания 7.1 Ч,19 О Кл. 42 ш, 3/00 комитет по делам изобретений и открытий при Совете уйинкстров СССРЧПК С 061УДК 681,337(088,8) Авторыизобретения Д, Е. Звонков и Ю, В, Ситкии Ленинградский политехнический институт им. М. И. КалининаЗаявитель АДАПТИВНЪЙ ВРЕМЕННОЙ ДИСКРЕТИЗАТОР Изобретение относится к области вычислительной техники и дискретных измерений, изменяющихся во времени электрических сигналов, и употребляется при необходимости сокращения избыточности информации.Известны адаптивные временные дпскретизаторы (АВД), содержащие блок управления, блок моделирования аппроксимирующего полинома, реверсивный счетчик и узел выдачи команды на измерение,Предложенный дискретизатор отличается от известных тем, что в нем первые три выхода блока управления соединены с соответствующиии входами блсэка моделирования аппроксимирующего полинома, четвертый выход бло,ка управления соединен с первым входом реверсивного счетчика, а пятый - со входом управления узла выдачи команды на измерение, один вход блока управления служит входом дискретизатора, а другой его вход соединен с выходом узла выдачи команды на измерение, подсоединенным также к четвертому входу блока моделирования аппроксимирующего,полинома и служащим выходом дискретизатора; первый выход блока моделирования аппроксимирующего полинома соединен со вторым входом реверсивного счетчика, а вто,рой его выход соединен с третьим входом реверсивного счетчика; выход реверсивного счетчика соединен со вторым входом узла выдачи команды на измерение.Дискретизатор также отличается тем, что внем блок управления выполнен в виде генера тора тактовых импульсов, ключей дешифратора, триггера, схемы ИЛИ и коммутатора, причем выход генератора тактовых импульсоз через ключи соединен соответственно с первым входом дешифратора и первым входом тригге ра, выходы триггера соединены соответственно с первым входом схемы ИЛИ и первым входом коммутатора, выходы дешифратора соединены соответственно со входами управления ключей, вторым входом схемы ИЛИ и 15 вторым и третьим входами коммутаторапервый, второй и третий выходы коммутатора служат соответственно первым, вторым и четвертым выходами блока управления, выход схемы ИЛИ и выход триггера, соединенный 20 с первым входом коммутатора, служат соответственно третьим и пятым выходами блока управления, четвертый вход коммутатора и соединенные между собой вторые входы тригге.ра и дешифратора служат соответственно пер вым и,вторым входами блока управления.Дискретизатор также отличается тем, что внем блок моделирования аппроксимпрующего полинома выполнен в виде реверсивных счет чиков и блоков, переписи, причем выход первоЗо го счетчика соединен с первым входом одногоблока переписи, первый выход когорого соединен с одином входом второго реверсиьного счетчика, выход последнего соединен с одним ВКОДОм Вто)эогс Олока пеРепцс 11; Ге 1 Вый Вход ,первого реверсивного счетчика служит первым входо блошка модел 11 рования аппрокс 111 Пр АЙО. щего цолцнома, вторые входы счетчиков соединены межу собой ц слукат Вторым входом блока моделированиявтороц Вход первого блока переписи служит третьим входом блока моделировац 11 я, выход второго блска переписи слкцт первым Выходом Олока моделирования аппроксимирующего полц 11 ома, второй выход первого блока переписи соединен со вторым входом второго блока,перецпс;1 и служиГ Втсры 1 в 1 хсдо:1 Олока ъОделпрования,Кроме того, дпскретцзатор отличается тем, что в нем узел:выдачи коланды ца измерение выполнен в виде схем ИЛИ и И, причем выход схемы ИЛИ сэедццен с одццм входом схемы И, второй вход которой служит входом управления узла, а выход - выходом узлавходы схемы ИЛИ служат вторыми входами узла,На фиг, 1 изображена структурная схема данного АВД; на фиг. 2 - блок управления АВД; на фцг. 3 - блок моделирования текущего значения аппроксимирующего полинома предлагаемого АВД; ца фиг. 4 - узел выдачи команды на измерение АВД.На фигурах приняты следующие обозначения; 1 - вход дискретизатора; 2 - Выход дцскретизатора; 3 - блок моделирования текущего значения аппроксимирующего полинома;4 - реверсивный счетчик для определения величины отклонения промоделированного текущего значения аппроксимирующего полинома от текущего значения процесса; 5 - узел выдачи команды на измерение; б - блок управления; 7 - 15 - цепи управления и коммутации; б - реверсцвцый счетчик для определения и запоминания первой коцечцой разности;17 - блок перепцсц первой конечной разности, 18 - реверсивный счетчик для моделированияиполинома вида (11 1)+ХЛР; 19 - блок переписи промоделцрованного значения аппроксцм ирующего пол ином а; 20 - генератор тактовых импульсов; 21 - распределитель импульсов; 22 и 23 - ключи; 24 - счетчик с дешцфратором; 25 - коммутатор; 26 - логическая цепь ИЛИ; 27 - триггер; 28 - логическая цепь ИЛИ; 29 - логическая цепь И.В качестве исходного выражения, определяющего алгоритм работы данного АВД, использовано выражение видаГЯ - г )+пХР=4 ц, (1) где Р(1) - текущее значение процесса; Р(Ек 1) - значение процесса в начале участка интерполирования;46, - уставка;ЛР - конечная разность первого пор 11 дка, вычисленная в течение первых 5 10 15 20 25 30 35 40 45 50 55 60 65 двух тактов от начала участка интерполирования;и - число тактов АВД на участке интерполирования,В дальнсйшем для того, чтобы максимально1 цпользовать однотипные узлы и элементы,прц реализации устройства при моделировании члена пЛГ операция умножения заменяетс операцией последовательного суммироваиция п раз значения ЛР(ХЛР).В результате этого операции решения алгор 11 тма выполняются в устройспве главным образом одпотипным узлом-счетчиком, а проверка равенства (1) осуществляется с помощьюлогических элементов (логические цепиИЛИ, И).АВД реализует алгоритм, выражение которого имеет вид (1), и структурная схема егоприведена ца фиг. 1. Он состоит из блока моделирования 3, на входы которого подключены цепи 7, 8, 9, а два его выхода 14 и 10 подкл:очены на соответствующие входы реверсивцого счетчика 4, причем на третий вход реверсивного счетчика подключена цепь 11. Кодовый выход 15 реверсивного счетчика 4 соединен со входом узла 5 выдачи, команды на измерение, на другой вход которого подключенацепь 12. Выход узла выдачи кома 11 ды на измерсние 5 подключен цепью 13 ко входу блокамоделирования 3 и входу блока управления б,на другой вход которого, подключена исследуемавеличина, а выходы блока управления явля;Отся цепяьц 7 - 9, 11, 12, которые,подключены соответственно ко входам блока моделирования, реверсивного счетчика и узла выдач 1команды на измерение.Для обеспечения работы устройства по заданному алгоритму использован блок управлеция б, Включающий в себя генератор тактовых импульсов 20, выход которого подключенпа входы ключей 22 и 23, причем выход ключа22 подан на счетчик с дешифратором 24, имеющим четыре выхода, два из которых подключены ко входам коммутатора 25, один - ковходам ключей 23, 22 и один подключен на логическую цепь ИЛИ 2 б, имеющую выход,под;л 1 оченный к выходу 9 блока управления б,а ца второй, вход логической цепи ИЛИ 2 бподключен один пз 1 выходов триггера 27, который своим входом,подключен к выходу ключа23; второй же выход триггера 27 подключенна выход 12 блока управления и на третийвход коммутатора 25, четвертый вход которого подключается ко входу блока управления,и Выходы коммутатора 25 подключены к,ВыхОдам 7, 8 и 11 блока управления. Вход 13 блока управления соединен со входами триггера 27 и счетчика с дешифратором 24.Блок моделирования текущего значенияпроцесса состоит из реверсивного счетчика 1 б,входы которого подключены ко,входам 7, 8блока моделирования 3, а выходы реверсивного с 1 етчцка 1 б подключены на входы блокапере 1 цнси 17. Блок переписи 17 одним из сваиХсивного счетчика а второй его выход соединен с третьим входом р евер сивного счетчи ка; выход реьерсивного счетчика соединен со вторым входом узла выдачи команды на измерение. 2. Дискретизатор,по п. 1, отличающийся тем, что, в нем блок управления выполнен в виде генератора тактовых импульсов, ключей, дешифратора, триггера, схемы ИЛИ и коммутатора, причем выход генератора гактовых импульсов через ключи соединен соответственно с первым входом дешифратора и первым входом триггера, выходы триггера соединены соответственно с первым входом схемы ИЛИ и перовым входом коммутатора, выходы дешифратора соединены соответственно со входами управления ключей, вторым входом схемы ИЛИ и вторым и третьим входами коммутатора, первый, второй и третий выходы коммутатора служат соответственно первым, вторым,и четвертым выходами блока управления, выход схемы ИЛИ и выход триггера, соединенный с первым входом коммутатора, служат соответственно третьим и пятым выходами блока управления, четвертый вход коммутатора и соединенные между собой вторые входы триггера и дешифратора служат соответственно первым и вторым входами блока управления. 3. Дискретизатор по пп. 1 и 2, отличающийся тем, что в нем блок моделирования апцроксимирующего .полинома выполнен в виде реверсивных счетчиков и блоков переписи, при чем выход первого счетчика соединен с первымвходом одного блока переписипервый выход которого соединен с одним входом, второго реверсивного счетчика, выход последнего соединен с одним входом второго блока переписи;10 первый вход перьвого реверсивного счетчикаслужит перовым входом блока моделирования аппроксимирующего полинома, вторые входы счетчиков соединены между собой и служат вторым входом блока моделиравания, второй 15 вход первого блока переписи служит трегьимвходом блока моделирования, выход второго блока переписи служит перовым выходом блока моделирования аппроксимирующего поли.нома, второй выход первого блока переписи 20 соединен со вторым входом второго блока переписи и служит вторым выходом блока моделирования.4. Дискретизатор по пп, 1 - 3, отличающийся тем, что, в нем узел выдачи команды 25 на измерение выполнен в виде схем ИЛИ иИ, причем выход схемы ИЛИ соединен с одним входом схемы И, второй вход кото.рой служит входом управления узла, а выход - выходом, узла, входы схемы ИЛИ слу.30 жат вторыми входами узла,нпография, пр. Сапу нова,ЗаказЦНИИ 1 ОКомитета Тираж 480 Подписное чам изобретений и открытий при Совете Министров СССР Москва Ж, Раушская наб., д. 4)5

Смотреть

Заявка

1254166

Д. Е. Звонков, Ю. В. Ситкин Ленинградский политехнический институт М. И. Калинина

МПК / Метки

МПК: G06J 1/00

Метки: адаптивный, временной, дискретизатор

Опубликовано: 01.01.1969

Код ссылки

<a href="https://patents.su/6-257161-adaptivnyjj-vremennojj-diskretizator.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный временной дискретизатор</a>

Похожие патенты