Устройство управления кодовым замком
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССРМ 1469066, кл. Е 05 В 47/00, 31.08,87,(54) УСТРОЙСТВО УПРАВЛЕНИЯ КОДОВЫМ ЗАМКОМ(57) Изобретение относится к устройствамзащиты различных объектов от доступа посторонних лиц и позволяет повысить удобстао использования устройства путемосуществления трех режимов работы электронного ключа. В блоке памяти 10 ключахранятся два кода соответствия и код ключа.В блоке памяти 3 ключа хранятся два кодасоответствия, В расстыкованном состоянии(первый режим) напряжение питания в ключе подается только на блок 10 памяти ключа, При состыковке ключа с ответной частью, но при отсутствии обмена информацией (второй режим) напряжение питания в ключе подается на элементы И 17, 18, формирователи 19, 20, регистр 21, фотоэлектронный приемник 14, коммутатор 16, В режиме индентификации (третий режим) вначале напряжение питания через коммутатор 16 поступает на преобразователь 9 кодов ключа, фотоэлектронный приемник 12 и фотоэлектронный передатчик 8, а затем осуществляется обмен кодами, В преобразователе 9 кодов ключа при равенстве кодов соответствия ключа и ответной части ключа выделяется код ключа, который поступает в выходной блок 5, Затем ключ переходит во второй режим,а при расстыковке - в первый. 5 з.п.ф-лы. 6 ил.Изобретение относится к технике защ ты различных объектов от доступа пастор нних лиц, в частности к электроннымз мкам,Целью изобретения является повышенйе удобства использования устройства,На фиг. 1 изображена функциональнаясхема устройства; на фиг. 2 - функциональная схема блока памяти ключа; на фиг. 3 -функциональная схема преобразователя код в ключа; на фиг, 4 - функциональная схем блока синхронизации; на фиг. 5 -ф нкциональная схема коммутатора; нафт, б - функциональная схема формироаателя импульсов. 15Устройство содержит блок 1 синхрони- .зации, генератор 2 случайных чисел, блок 3и мяти ключа, блок 4 синхронизации, выхолили блок б, переыи фотоалектронныии редатчик б. первый фотоэлектронный 20и иемник 7, второй фотоэлектронный переда чик 8, преобразователь 9 кодов ключа,блк 10 памяти ключа, источник 11 питания,втррой фотоэлектронный приемник 12, трети фотоэлектронный передатчик 13, третий 25фотоэлектронный приемник 14, концевойпереключатель 15, коммутатор 16, элементыИ 17 и 18, формирователь 19 сигнала"Сброс", формирователь 20 импульсов, реги тр 21, элементы 22 - 24 памяти, счетчик ЗО25 О-триггеры 26-28, элемент НЕ 29, элем нты 30 и 31 задержки, элементы ИСКЛЮЧ ЮЩЕЕ ИЛИ 32 и 33, блок 34 сложении,генератор 35 импульсов, делитель 36 частоты регистр 37 сдвига, концевой переключатеь 38, счетчик 39, элементы И 40 - 42,триггеры 43 и 44, элементы НЕ 45 и 46,транзистор 47, резистор 48, элемент И 49,элемент НЕ 50, элемент ИЛИ-НЕ 51, резистор 52 и конденсатор 53,Устройство работает следующим обраэоМ.Б исхзакрыт изаЩищаеПри одном состоянии выходнои блок 5 информация из ответной части на мый объект не выдается. 4 состыковке ключа с ответной часатывает концевой переключатель ряжение питания от источника 11 поступает на формирователь 19 "Сброс", регистр 21; формирова импульсов, фотоэлектронный прии элементы И 17 и 18. По сигналу а формирователя 19 сигнала регистр 21 устанавливается в исостояние, Одновременно срабаты цевой переключатель 38 блока 1 изации и последний с некоторой заначинает вырабатывать тактовые ы Т 1.1, Т 1.2, Т 2 (в первом такте выается только импульс Т 1,1, а начитью сраб 15 и нап писан ия сигнала тель 20 емник 14 с выход "Сброс" хоАное сваФт кон сиНхрон держкой импульс рабатыв ная со второго Т 1.2 импульсы Т 1.3 и Т 2 сдвинуты на полпериода) и на фотоэлектронный передатчик 8 подается разрешающий сигнал,Вначале вырабатывается импульс Т 1.1, который поступает на фотоэлектронный передатчик 13, в котором преобразуется в световой импульс, поступающий на фотоэлектронный приемник 14. В фотоэлектронном приемнике 14 световой импульс преобразуется в электрический сигнал. По первому импульсу Т 1,1 на выходе первого разряда регистра 21 устанавливается сигнал нЛог,1", пс которому срабатывает коммутатор 16, и напряжение питания подается на соответствующую часть схемы блока 10 памяти ключа, преобразователь 9 кодов ключа, фотоэлектронный передатчик 8, фотоэлектронный приемник 12, Одновременно по сигналам нЛог.1 н на первом выходе (выходе первого разряда) и на втором выходе инверсном выходе второго разряда) регистра 21 на выходе элемента И 17 формируется импульс,. по которому счетчик 25 блока 10 памяти ключа и блок 34 сложения преобразователя 9 кодов ключа устанавливаются в исходное состояние, Начиная со второго такта происходит одновременная выдача импульсов Т 1.1 и Т 1.2.Импульсы Т 1,2 поступают на входыблока 3 памяти ключа, генератора 2 случайных чисел и преобразователь 9 кодов ключа. По первому такту Т 1.2 из блока 3 памяти ключа считываются первые разряды кодов соответствия КС 1 и КС 2, а с выхода генератора 2 случайных чисел выдается первый разряд случайной последовательности, которые поступают на входы преобразователя 9 кодов ключа. На выходе преобразователя 9 кодов ключа формируется первый разряд результирующей последовательности из первых разрядов кода соответствия КС 1 и случайной последовательности), который поступает на фотоэлектронный передатчик б, в котором преобразуется в световой импульс, поступающий на фотоэлектронный приемник 12, В приемнике 12 световой импульс преобразуется в электрический сигнал, который поступает на второй вход преобразователя 9 кодов ключа.Одновременно по импульсу Т 1,1 на третьем выходе регистра 21 на выходе второго разряда) устанавливается сигнал нЛог,1", и импульс Т 1,1 проходит через элемент И 18. Из блока 10 памяти ключа считываются первые разряды кода ключа КК и кодов соответствия КС 1 и КС 2 и на выходе преобразователя 9 кодов ключа формируется первый разряд результирующей последовательности (из первых разрядов кодов, 1583576дО 4 Г считываемых из блока 10, и результирующей последовательности, полученной из ответной части), который поступает на фотоэлектронный передатчик 8. Преобразованный в световой сигнал передатчиком 8 импульс поступает на фотоэлектронный приемник 7, с выхода которого электрический сигнал поступает на преобразователь 9 кодов ключа. В преобразователе 9 кодов ключа из полученного первого разряда результирующей последовательности производится отделение разрядов случайной последовательности и кода соответствия КС 2 и выделение первого разряда ключа кода. При этом на первом выходе преобразователя 9 кодов ключа формируется истинное значение разояда кода ключа, если значения первых разрядов соответствия, хранимых в блоках 3 и 10 памяти замка и ключа соответственно, равны, в противном случае на выходе блока 4 формируется ложное значение разрядов кода ключа КК, Затем по такту Т 2 разряд кода ключа записывается в выходной блок 5, Аналогичный процесс происходит по следующим тактам Т 1.1, Т 1.2 и Т 2,После приема всего кода ключа в выходной блок 5 с второго выхода счетчика 25 блока 10 памяти ключа на вход формирователя 20 импульсов поступает разрешающий сигнал и по заднему фоонту импульса Т 1.1 на выходе формирователя 20 формируется импульс, которым производится сброс в "0" регистра 21. Коммутатор 16 закрывается и напряжение питания снимается с части схемы блока 10 памяти ключа, преобразователя 9 кодов ключа, фотоэлектронного передатчика 8 и фотоэлектронного приемника 12, Одновременно выдается запрещающий сигнал на фотоэлектронный передатчик 6, что приводит к гашению фотоизлучателя, и сигнал ТЗ, по которому разрешается выдача принятого в вйходной блок 5 кода.Если коды соответствия ответной части и ключа не совпадают, поступающий в выходной блок 5 код ключа буде искажаться и, следовательно, доступа к защищаемому объекту не произойдет. После отсоединения ключа от ответной части сигнал ТЗ разрешения с блока 1 синхронизации снимается, выдача кода ключа на защищаемый объект прекращается и в электронном ключе срабатывает концевой переключатель 15 и обесточиваются блоки 19, 21, 20, 17 и 18,Формула изобретения 1. устройство управления кодовым замком, содержащее блок синхронизации, первый выход которого соединен с входом 15 20 25 30 35 генератора случайных чисел, входом блока памяти замка и первым входом преобразователя кодов замка, второй и третий входы котооого соединены соответственно с выходами блока памяти замка и генератора случайных чисел, первый выход преобразователя кодов замка соединен с первым входом выходного блока, второй вход которого соединен с втооым выходом блока синхронизации, а третий выход блока синхронизации соединен с первым входом первого фотоэлектронного передатчика, второй вход первого фотоэлектронного передатчика соединен с вторым выходом преобразовэтеля кодов замка, четвертым входом соединенного с выходом первого фотоэлектронного приемника, вход первого фотоэлектронного приемника соединен с выходом второго фотоэлектронного передатчика, первый вход которого соединен с выходом преобразователя кодов ключа. первым входом соединенного с первым выходом блока памяти ключа, первый вход блока памяти ключа соединен с выходом источника питания, второй вход преобразователя кодов ключа соединен с выходом второго фотоэлектронного приемника, первый вход которого соединен с выходом первого фотоэлектронного передатчика, третий фото лектронный передатчик, выход которого соединен с первым входом третьего фотоэлектронного приемника, о т л и ч а ю щ е ес я тем, что, с целью повышения удобства использования, устройство содержит концевой переключатель, коммутатор, элемент И, формиоователь сигнала сброса, формирователь импульсов, регистр, причем четвертый выход блока синхронизации соединен с входом третьего фотоэлектронного гередатчика, первый выход регистра собдинен с первым входом пеового элемента И и первым входом коммутатора, второй выход Оегистра подключен к второму входу первого элемента И, третий выход регистра соединен с первым входом второго элемента И, причем первый вход регистра соединен с выходом третьего фотоэлектронного приемника, вторым входом второго элемента И и первым входом формирователя импульсов, при этом второй вход регистра подключен к выходу формирователя имг:ульсов, третий вход регистра соединен с выходом формирователя сигнала сброса, четвертый вход регистоа - с выходом концевого гереключателя, входом формирователя сигнала сброса, третьими входами первого и второгс элементов И, вторыми входами коммутатора, вторым входом формирователя импульсов и вторым входом третьего фотоэлектронного приемника, вы 158357610 15 20 25 30 35 40 45 50 55 ход первого элемента И соединен с вторым входом блока памяти ключа и третьим входом преобразователя кодов ключа, причем выход второго элемента И соединен с четвертым входом преобразователя кодов ключа и третьим входом блока памяти ключа, второй выход которого соединен с треть- иМ входом формирователя импульсов, а вход коммутатора соединен с четвертым вх дом блока памяти ключа, пятым входом и еобразователя кодов ключа, вторыми вход и второго фотоэлектронного приемника и второго фотоэлектронного передатчика, пи этом выход источника питания соединен с входом концевого переключателя,2, Устройство по п.1,отл ича ющеес я тем, что блок памяти ключа содержит эл менты памяти, счетчик,О-триггеры, элем нт НЕ, элементы задержки, причем вывод питания элементов памяти являются первым входом блока памяти ключа, первый вхрд счетчика является вторым входом блокапамяти ключа, второй вход счетчика соеди,нен с первым входом первого элемента задержки и является третьим входом блока памяти ключа, выход первого элемента задержки соединен с первым входом второго элемента задержки и входом элемента НЕ, вьход которого соединен с первыми входам первого, второго и третьего элементов па яти, выходы первого, второго, третьего эл ментов памяти соединены соответственно с О-входами первого, второго, третьего О-,григгеров, входы синхронизации которых соединены с выходом второго элемента задержки, первый выход счетчика соединен с вторыми входами первого, второго, третьего элементов памяти, выводы питания счетчика, первого и второго элементов задержки и О-триггеров соединены друг с другом и являются четвертым входом блока памяти ключа, выходы О-триггеров соединень параллельно и являются первым выходом блока памяти ключа, второй выход счвтчика является вторым выходом блока памяти ключа,3. Устройство по п,1, о т л и ч а ю щ е ес я тем, что преобразователь кодов ключа содержит элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и блок сложения, причем первый вход блока сложения и первые входы первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены параллельно и являются первым входом преобразователя кодов ключа, выход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является выходом преобразователя кодов ключа, втОрой вход второго элемента ИСКЛ ЮЧАЮЩЕЕ ИЛИ является вторым входом преобразователя кодов ключа. выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с вторым входом блока сложения, выход которого соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий и четвертый входы блока сложения являются соответственно третьим и четвертым входами преобразователя кодов ключа, выводы питания блока сложения, первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены друг с другом и являются пятым входом преобразователя кодов ключа,4, Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок синхронизации содержит генератор импульсов, делитель частоты, регистр сдвига, концевой переключатель, счетчик, элемент И, триггеры, причем выход генератора импульсов соединен с входом делителя частоты и с первым входом первого элемента И, выход которого соединен с первым входом первого триггера, й-вход которого соединен с выходом регистра сдвига, с вторым входом первого элемента И, с первым входом второго элемента И и с В-входами счетчика и второго триггера, выход второго триггера соединен с первым входом третьего элемента И, выход которого является первым выходом блока синхронизации, причем первые выходы первого триггера и счетчика соединены параллельно и являются вторым выходом блока синхронизации, второй выход счетчика соединен с третьим входом первого элемента И и с вторым входом второго элемента И, выход которого является третьим выходом блока синхронизации, второй выход первого триггера соединен с первыми входами счетчика и второго триггера, вторым входом третьего элемента И и является четвертым выходом блока синхронизации, выход делителя частоты соединен с С-входом регистра сдвига, й-вход которого соединен с концевым переключателемм.5, Устройство по п,1, о т л и ч а ю щ е ес я тем, что коммутатор содержит элементы НЕ, транзистор и резистор, причем вход первого элемента НЕ является первым входом коммутатора, выход первого элемента НЕ соединен с входом второго элемента НЕ, выход которого соединен с первым выводом резистора и базой транзистора, коллектор которого соединен с вторым выводом резистора и является вторым входом коммутатора, эмиттер транзистора является выходом коммутатора.б. Устройство по п,1, о т л и ч а ю щ е ес я тем, что формирователь импульсов содержит элементы И, НЕ и ИЛИ-НЕ, резистор и конденсатор, причем первый и второй выводы элемента И являются соответственно первым и третьим входами формирователя импульсов, выход элемента Исоединен с первым входом элемента ИЛИНЕ и с входом элемента НЕ, выход элемента НЕ соединен с первым выводом резистора, второй вывод которого соединен с конденсатором и вторым выводом элемента ИЛИНЕ, выход которого является выходом формирователя импульсов, выводы питания элементов И, НЕ, ИЛИ-НЕ соединены между собой и являются вторым входом форми рователя импульсов.1583576 фаг 4 Составитель В.Майоровехред М.Моргентал оро рект эктор С.Пекарь ственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101 аз 2237 Тираж 360 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС113035, Москва, Ж, Раушская наб 4/5
СмотретьЗаявка
4488050, 28.09.1988
ПРЕДПРИЯТИЕ ПЯ А-3327
КЛОКОЦКИЙ СЕРГЕЙ ПЕТРОВИЧ, БОБОВ МИХАИЛ НИКИТИЧ
МПК / Метки
МПК: E05B 47/00
Опубликовано: 07.08.1990
Код ссылки
<a href="https://patents.su/6-1583576-ustrojjstvo-upravleniya-kodovym-zamkom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство управления кодовым замком</a>
Предыдущий патент: Электронный замок
Следующий патент: Устройство для поворота створки
Случайный патент: Шихта для производства извести