Номер патента: 1345341

Авторы: Евсеев, Ойкин, Плужников

ZIP архив

Текст

СОЮЗ СОЕЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУ БЛИН 45341 А 1,И, элементьИЛИ 8, И элеходную шину тение повыш нирован 3 ил. ГОСУДАРСТ 8 ЕННЫЙ НОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ 4056056/24-2 118.048615.10.87. Бюл. В 38Е.А,Евсеев, В.А.Ойкинников374(088.8)рское свидетельствокл. Н 03 К 23/02,кое свидетельство ССклН 03 К 21/40,и Ю.А,Плуж(56) АвтоР 1015500АвторсФ 1169163 сов у6. 1-6мент11, вИзобрфункциройст УСТРОЙСТВОустройство содержит атор 2, шифратор 3, 2 4,1-4.Н, формио сдвинутых импульлементы задержки ИЛИ-НЕ 7, 1 О, элементов И 9.1-9.Я, 12, шину сброса 13. ает достоверность пересчетного устИзобретение относится к импульсной технике и может быть использовано в измерительных и вычислительныхустройствах.Целью изобретения является повышение достоверности функционированияпересчетного устройства,На фиг.1 представлена функциональная схема пересчетного устройства; 10на фиг.2 - функциональная схема формирователя взаимно-сдвинутых импульсов управления; на фиг.3 - временная диаграмма, поясняющая его работу,Устройство (фиг.1) содержит регистр 1, дешифратор 2, шифратор 3,И элементов 2 ИЛИ-И 4,1-4.И, формирователь 5 взаимно сдвинутых импульсов управления, элементы 6,1-6.Изадержки, первый элемент ИЛИ-НЕ 7, 20элемент ИЛИ 8, И элементов И 9.1-9.М,второй элемент ИЛИ-НЕ 10, элементИ 11, входную шину 12, шину 13 сброса. Формирователь 5 взаимно сдвинутыхимпульсов управления содержит элементы задержки 14-16, элементы НЕ 17и 18, элементы И 19-21.Первый выход формирователя 5веаимно сдвинутых импульсов управления подключен через элемент ИЛИ-НЕ 7 30к управляющему входу дешифратора 2,Каждый из выходов дешифратора 2 соединен с соответствующим элементом 6задержки и первым входом соответствующего элемента И 9, Первый выход дешифратора 2 соединен через элементИЛИ 8 с первыми входами первого ивторого элементов ИЛИ первого элемента 2 ИЛИ-И 4.1, выходы дешифратора 2, начиная со второго, подключены к первым входам первого и второго элементов ИЛИ соответствующегоэлемента2 ИЛИ-И. Выходы каждогопредыдущего элемента 6 задержки подключены соответственно к вторым входам последующего элемента И 9 и квторому входупервого элемента ИЛИпоследующего элемента 2 ИЛИ-И, Вторые входы второго элемента ИЛИ всехэлементов 2 ИЛИ-И подключены к вто-рому выходу формирователя 5 взаимносдвинутых импульсов управления. Выходы элементов 2 ИЛИ-И соединены с соответствующими входами шифратора 3выходы которого подключены к соответствующим установочным входам регистра 1. Выходы регистра 1 соединены с соответствующими входами дешифратора 2, Выходы элементов И 9 подключены через второй элемент ИЛИ-НЕ 10 к первому входу элемента И 11, второй вход которого соединен с третьим выходом формирователя 5 взаимно сдвинутых импульсов управления, вход которого соединен с входной шиной 12, Вторые входы элементов ИЛИ-НЕ 7, ИЛИ 8 подключены к шине 13 сброса. В формирователе 5 взаимно сдвинутых импульсов управления (фиг.2) вход элемента задержки 14 соединен с входной шиной бло - ка и с первым входом элемента И 19. Первый выход элемента задержки 14 соединен с входом элемента 15 задержки и с первым входом элемента И 20, Второй выход элемента 14 задер жки соединен с входом элемента 16 за,цержки и через элемент НЕ 17 - с вторым входом элемента И 19, выход которого соединен с первым выходом формирователя 5 взаимно сдвинутых импульсов управления. Выход элемента 15 задержки подключен через элемент НЕ 18 к второму входу элемента И 20 и к первому входу элемента И 21. Выход элемента И 20 соединен с вторым выходом формирователя 5 взаимно сдвинутых импульсов управления, Выход элемента задержки 16 соединен с вторым входом элемента И 21, выход которого соединен с третьим выходом формирователя 5 взаимно сдвинутых импульсов управления.Устройство работает следующим образом.В исходном состоянии на шину 13 подается импульс сброса положительной полярности. При этом на выходе элемента ИЛИ-НЕ 7 появляется отрицательный импульс, поступающий на управляющий вход дешифратора 2 и запрещающий на время действия импульса выдачу сигналов с выходов дешифратора. Одновременно импульс сброса поступает через элемент ИЛИ 8 на первые входы (из двух пар входов) .:" элемента ИЛИ-И 4.1, а с его выхода - на первый вход шифратора 3. При этом с выходов шифратора 3 в регистр 1 занесен код исла 0" (триггеры всех, разрядов регистра 1 установятся в нулевое состояние), По окончании импульса сброса на шине 13 на выходе элемента ИЛИ-НЕ 7 и, соответственно, на управляющем входе дешифратора 2 появится высокий (разрешающий) потенциал, после чего сигнал с пер45341 з13 вого выхода дешифратора 2, соответствующий нулевому состоянию регистра 1, начнет подаваться через элемент ИЛИ 8 и элемент 2 ИЛИ-И 4.1 на пер вый вход шифратора 3, а с его выходов - на соответствующие установочные входы регистра 1, подтверждая нулевое состояние регистра 1.Таким образом, в исходном состоянии на первом, втором и третьем выходах формирователя 5 взаимно сдвинутых импульсов управления низкие потенциалы, на выходе элемента ИЛИ-НЕ 7 высокий потенциал. Высокий потенциал первого выхода дешифратора 2 поступает через элемент ИЛИ 8 и элемент ИЛИ-И 4.1 на первый вход шифратора 3, при этом сигналами с его выходов подтверждается нулевое. состояние регистра 1. Высокий потенциал первого выхода дешифратора 2 поступает также на первый вход элемента И 9.1, закрытого по другому входу, и через элемент задержки 6.1 - на второй вход элемента И 9.2 и на второй вход первой пары входов элемента 2 ИЛИ-И 4,2, подготавливаяего к пропусканию первого входного (счетного) импульса, На выходах элементов И 9.1-9.И низкие потенциалы, а на выходе элемента ИЛИ-НЕ 10 и, соответственно, на первом входе элемента И 11 высокий потенциал.По каждому импульсу, поступающему на входную шину 12, и, соответственно, на вход формирователя 5 взаимно сдвинутых импульсов управления на первом, втором и третьем его выходах формируется по одному импульсу,сдвинутых относительно друг друга и перекрывающихся во времени. На временной диаграмме работы формирователя 5 взаимно сдвинутых импульсов управления (фиг.З) приняты следующие обозначения:- время задержки сигнала напервом выходе элемента 14 задержки;- время задержки сигнала навтором выходе элемента 14 задержки и время задержкиэлемента 15 задержки;- время задержки элемента16 задержки.Сигнал с входа формирователя 5 взаимно сдвинутых импульсов поступает на вход элемента задержки 14 и на первый вход элемента И 19, на втором входе которого имеется высокий потенциал с выхода элемента НЕ17. Элемент И 19 открывается, Форми 5руя передний фронт импульса на первом выходе формирователя 5. Черезвремясигнал с первого выхоЗад,да элемента задержки 14 поступаетна вход элемента 15 задержки и напервый вход элемента И 20, которыйоткрывается, формируя передний фронтимпульса на втором выходе формирователя 5. Через времяотносиа Хтельно входного импульса появляется15 импульс на втором выходе элемента14 задержки, который поступает навход элемента НЕ 17 и на вход элемента 16 задержки. При этом закрывается элемент И 19, формируя задний фронт импуЛьса на первом выходе формирователя 5, а через времязаю зсигнал с выхода элемента задержки поступает на второй вход элемента И 21, который открывается,25 формируя передний Фронт импульса натретьем выходе формирователя 5. Через времяотносительно сигЗаАнала на входе элемента 15 задержкисигнал с его выхода через элементЗ 0 НЕ 18 поступает на второй вход элемента И 20 и на первый вход элемента И 21, которые закрываются, формируя задний фронт импульсов соответственно на втором и третьем выходаха35 Формирователя 5,Таким образом, с поступлениемимпульса на вход Формирователя 5 наего первом и втором выходах формируются импульсы длительностьюб40 Импульс на втором выходе отстаетот импульса на первом выходе на время ". ад , На третьем выходе фор 1мирователя 5 также формируется импульс, который начинается после окон 45 чания импульса на первом выходе через времяи заканчиваетсяаодновременно с импульсом на второмвыходе,С поступлением на входную шину50 12 первого счетного импульса одновременно импульс с первого выходаформирователя 5 взаимно сдвинутых .импульсов управления поступает черезэлемент ИЛИ-НЕ 7 на управляющий входдешифратора 2, запрещая на время3 Р выдачу сигналов с его выходов, При этом снимается положительныйпотенциал с объединенных первых входов элемента 2 ИЛИ-И 4.1, с его выхо 1345341да и, соответственно, с первого входа шифратора 3.Через время 1;, несколько"превьппающее общее время прохождения (отпускания) сигнала через элемент ИЛИ-НЕ 7. пешиФоатоо 2, элементы ИЛИ 8,2 ИЛИ-И 4.1,шифратор З,импульс с второго выхода формирователя 5 поступает на объединенные вторые входы вторых пар 10 входов элементов 2 ИЛИ-И 4. 1-4.И.При этом открывается элемент 2 ИЛИ-И 4.2, так как на втором его входе первой пары входов присутствует положительный потечциал с выхода элемента задерж ки 6. 1. Время задержки элементов задержки 6.1-6 Л выбирается равным или несколько большим величины "5 а + "з,Импульс с выходаЗЮ 4 дэлемента ИЛИ-И 4.2 поступает на вто рой вход шифратора 3, при этом с выходов шифратора 3 в регистр 1 занесен код чйсла "1"По окончании импульса на первом выходе формирователя 5 (на управля ющем входе дешифратора 2) сигнал с второго выхода дешифратора 2 (соответствующий коду числа "1" в регистр 1) подается на первый вход элемента И 9,2, на вход элемента задержки 62 ЗО и на первые входы элементов ИЛИ элемента 2 ИЛИ-И 4,2 при наличии импульса на втором входе второго элемента ИЛИ. Поэтому по окончании импульса на втором выходе формирователя 5 и на втором входе второго элемента ИЛИ элемента 2 ИЛИ-И 4.2 последний остается открытым, сигнал с его выхода продолжает поступать на второй вход шифратора 3, подтверждая в 4 О регистре код числа "1". Положительный потенциал с второго выхода дешифратора 2 открывает элемент И 9.2 (на время действия сигнала на выходе элемента задержки 6.1), выходной 45 импульскоторого поступает через элемент ИЛИ-НЕ 10 на первый вход элемента И 11 и закрывает его. Поэтому импульс с третьего выхода формирователя 5 не проходит на выход элемента И 11.Через время "Эа + "3 а 4от момента появления сигнала на втором выходе дешифратора 2 сигнал с выхода элемента задержки 6,2 поступает на второй вход первой пары входов элемента 2 ИЛИ-И 4.3, подготавливая его к пропусканию второго счетного импульса. С приходом второго входного счетного импульса импульс с первого выхода формирователя 5 запрещает выдачу сигнала со второго выхода дешифратора 2, Снимается сигнал с первых входов элементов ИЛИ элемента2 ИЛИ-И 4.2 и, соответственно, с второго входа шифратора 3, Импульс свторого выхода формирователя 5 открывает элемент 2 ИЛИ-И 4.3 и с еговыхода поступает на третий вход шифратора 3, при этом в регистр 1 заносится код числа "2",По окончании импульса на первомвыходе формирователя 5 сигнал с третьего выхода дешифратора 2 подаетсяна первый вход элемента И 9,3, навход элемента задержки 6.3 и на первые входы элементов ИЛИ элемента2 ИЛИ-И 4.3. По окончании импульсана втором вьходе формирователя 5элемент 2 ИЛИ-И 4.3 остается открытым, сигнал с его выхода продолжаетпоступать на третий вход шифратора 3.Сигнал с третьего выхода дешифратора 2 открывает элемент И 9,3, выходной импульс которого через элементИЛИ-НЕ 10 закрывает по первому входуэлемент И 11, поэтому импульс с третьего выхода формирователя 5 не проходит на выход элемента И 11.Сигнал с выхода элемента задержки 63 поступает на второй вход первой пары входов элемента 2 ИЛИ-И 4.4,подготавливая его к пропусканиютретьего счетного импульса и т.д.Таким образом, с поступлением навходную шину 12 каждого счетного импульса, содержимое регистра 1 уве "личивается на единицу. Код числа,соответствующий порядковому номерувходного счетчика импульса, заносится в регистр 1 по переднему фрон"ту импульса с второго выхода формирователя 5 взаимно сдвинутых импульсов управления при прохождении егочерез соответствующий элемент 2 ИЛИ-Ина соответствующий вход шифратора 3и подтверждается затем за счет прохождения через соответствующий открытый элемент 2 ИЛИ-И сигнала с соответствующего выхода дешифратора2, Непрерывное наличие сигнала на выходе соответствующего элемента2 ИЛИ-И на одном из входов шифратора 3 и на соответствующих установочных входах регистра 1 исключает возможность возникновения сбоев в реги7 1345341 стре 1 как в динамическом, так и в статическом режимах работы устройства.При отсутствии неисправностей в5 регистре 1 импульсы, поступающие поочередно с выходов элементов И 9.1-9.И через элемент ИЛИ-НЕ 10, каждый раз закрывают по первому входу элемент И 11, поэтому соответству ющие им импульсы с третьего выхода формирователя 5 на выход элемента И 11 проходить не будут. В случае отказа одного из триггеров регистра 1, когда с поступлением сигнала на его 15 установочный вход состояние триггера не изменяется на противоположное, нарушается последовательность появления сигналов на выходах дешифратора 2. В результате с поступ лением очередного счетного импульса на входную шину 12 импульс на выходе соответствующего элемента И 9 отсутствует, йоэтому очередной импульс с третьего выхода формировате ля 5 пройдет на выход элемента И 11, сигнализируя о неисправности регистра 1. Формула изобретения Пересчетное устройство, содержащее регистр, М элементов И, элемент ИЛИ, первый элемент ИЛИ-НЕ, дополнительный элемент И, о т л и ч а ю - щ е е с я тем, что, с целью ловы = щения достоверности функционирования, в него введены дешифратор, шифратор Я элементов 2 ИЛИ-И, И элементов задержки, второй элемент ИЛИ-НЕ и формирователь взаимно сдвинутых импульсов управления, первый выход которого соединен через первый элемент ИЛИ-НЕ с управляющим входом дешифратора, каждый из И выходов которого подключен к соответствующим элементу задержки и первому входу соответствующего элемента И, выходы дешифратора, начиная с второго, соединены с первыми входами первого и втоарого элементов ИЛИ соответствующегоэлемента 2 ИЛИ-И, первый выход дешифратора соединен с первым входомэлемента ИЛИ, выход которого соединен с первыми входами первого и второго элементов ИЛИ первого элемента2 ИЛИ.-И, выход каждого предыдущегоэлемента задержки подключен соответственно к второму входу последующего элемента И и к второму входу первого элемента ИЛИ последующего элемента 2 ИЛИ-И,выход последнего элемента задержки соединен с вторымвходом первого элемента ИЛИ первогоэлемента 2 ИЛИ-И, вторые входы элементов ИЛИ всех элементов 2 ИЛИ-Иподключены к второму выходу формирователя взаимно сдвинутых импульсовуправления, выходы элементов 2 ИЛИ-Исоединены с соответствующими входамишифратора, выходы которого подклю- ЗО чены к соответствующим установочнымвходам регистра, выходы которого соединены с соответствующими входамидешифратора, выходы И элементов Иподключены через второй элемент 35ИЛИ-НЕ к первому входу дополнительного элемента И, второй вход которого соединен с третьим выходом формирователя взаимно сдвинутых импульсов, вход которого соединен с вход ной шиной устройства, при этом вторые входы элемента ИЛИ и первогоэлемента ИЛИ-НЕ подключены к шинесброса устройства.ПИ Госудао делам иМосква,Тираж 899 твенного бретений 35, Рауш комитета ССС открытий ая наб д,

Смотреть

Заявка

4056056, 18.04.1986

ПРЕДПРИЯТИЕ ПЯ М-5156

ЕВСЕЕВ ЕВГЕНИЙ АЛЕКСАНДРОВИЧ, ОЙКИН ВЛАДИМИР АНАТОЛЬЕВИЧ, ПЛУЖНИКОВ ЮРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: пересчетное

Опубликовано: 15.10.1987

Код ссылки

<a href="https://patents.su/6-1345341-pereschetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Пересчетное устройство</a>

Похожие патенты