Устройство цикловой синхронизации (его варианты)
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскикСоциалистическикРеспублик ОП ИСАНИЕИЗОВРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и 951738(51) М. Кл. Н 04 1. 708 3 Ъвударстюай кюмитвт СССР до дайм изабретемкй и открытий) Эаявител 4) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ Изобрет даче данны зовано для фазировани зи. й вар,ронизай выход тоты олнительктовой ц ции, в котором блока выделени ие относится к переи может быть испольбеспечения цикловогосинхронных систем свя 5По основному авт.св, М 864586 известно устройство цикловой синхронизации, содержащее объединенные по входу кодовый преобразователь, блок выделения тактовой частоты и регистр сдвига, выходы которого через соответствующий дешифратор подключены к первым входам первого и второго элементов И, к вторым входам которых, а также к первому 15 входу первого элемента НЕ подключен первый выход распределителя импульсов, а выходы первого и второго элементов И подключены к первому и второму входам блока проверки чередования, 2 о кодов, выход которого подключен к ,первым входам первого элемента ИЛИ, первого и второго накопителей и второму входу первого элемента НЕТ,выход которого подключен к вторымвходам первого и второго накопителей,при этом первый выход первого накопи -теля подключен к третьему входу второго накопителя, выход которогоподключен к второму входу, кодового преобразователя и третьему входу первого накопителя, второй выход которогоподключен к третьему входу кодовогопреобразователя и второму входупервого элемента ИЛИ, а выход первого элемента ИЛИ подключен к первомувходу распределителя импульсов, квторому входу которого подключенвыход блока выделения тактовой частоты, а остальные выходы распределителя импульсов подключены к соответствующим входам кодового преобразователя. роме того, возможен в ант устроиства цикловои3 95подключен к третьему входу блока проверки чередования кодов 1.Однако известное устроиство обладает большим временем установленияциклового фазирования.Цель изобретения - уменьшениевремени установления циклового фазирования,Для достижения этой цели в устройство цикловой синхронизации введеныпоследовательно соединенные второйэлемент ИЛИ, второй элемент НЕТ,одновибратор и третий элемент И, выход которого подключен к третьемувходу первого элемента ИЛИ, а квторому входу третьего элемента Иподключен выход второго элемента НЕТ.,к второму входу которого подключенвыход второго накопителя, при этомвыходы первого и второго элементовИ подключены ко входам второго эле- .мента ИЛИ.На чертеже приведена структурнаяэлектрическая схема предлагаемогоустройства.Устройство цикловой синхронизации содержит регистр 1 сдвига, первый и второй дешифраторы 2,3, первыйи второй элементы И 4,5, блок 6 проверки чередования кодов, первый элемент НЕТ 7, первый накопитель 8,второй накопитель 9, первый элемент ИЛИ 10, распределитель11 импульсов блок 12 выделения тактовой частоты, кодовый преобразователь 13, второй элемент ИЛИ 14, второй элемент НЕТ 15, одновибратор 16,третий элемент И 1.Устройство работает следующим образомГрупповой цифровой сигнал (непрерывная последовательность бинарныхединиц и нулей поступает на входрегистра 1 сдвига, кодового преоб,разователя 13 и блока 12 выделениятактовой частоты, который осуществляет выделение из группового сигна .ла тактовой частоты ( частоты телеграфирования), которая необходимадля работы распределителя 11 импульсов.Поступающий групповой сигналпродвигается по разрядам регистра1 сдвига, 0 выхода регистра 1 сдвига комбинации принимаемых элементовсообщения 1 посылок) в параллельномкоде поступают на входы первого ивторого дешифратора 2 и 3. Каждаякомбинация сигналов на входах первого и второго дешифраторов 2 и 3, ана 1738 4логичная одной из Фазирующих комбинаций, вызывает формирование сигналана выходе соответствующего дешифратора 2 или 3Если устройство находится всостоянии синхронизма, то отдельныесигналы с выходов первого и второгодешифраторов 2 и 3 совпадают повремени с тактовым сигналом распре делителя 11 импульсов, поступающимодин раз за цикл с первого выходараспределителя 11 импульсов. Приэтом на выходах соответствующихэлементов И 4,5 попеременно (черезодин цикл ) появляются сигналы, соответствующие по времени моменту опознавания Фазирующих комбинаций. Блок 6 проверки чередования кодов осуществляет . проверку чередования поступающих на его входы сигналов.20Сигнал на выходе блока 6 проверкичередования кодов появляется толькопри чередовании сигналов на его входах.При наличии сигналов в каждом цикле на выходе блока 6 проверки чередования кодов сигналы на выходе перво;го элемента НЕТ 7 отсутствуют, Поэтому первый накопитель 8 не заряжени сигнал на его втором выходе отсутзоствует, Так как в случае синфазнойработы сигналы на выходе блока 6проверки чередования кодов присутствуют в каждом цикле, а сигналы навыходе первого элемента НЕТ 7 отсутствуют, то второй накопитель 9 заряжен и на его выходе имеется сигналсинфазной работы, Этот сигнал раз решает декодирование информации, поступающей на первый вход кодовогопреобразователя 13, и ее выдачу навыход устройства, разрешает работупервого накопителя 8 ( переводит егов режим готовности к поддержаниюсинфазной работы, т.е. разрешаетзаряд первого накопителя 8) и запрещает прохождение сигналов с выходавторого элемента ИЛИ 14 на входодновибратора 16,Кроме того, сигналы с выхода ю блока 6 проверки чередования кодовпоступают на первый вход первогоэлемента ИЛИ 1 О, Выходные сигналы свыхода первого элемента ИЛИ 10 осуществляют запуск распределителя 11 у импульсов, который управляет записью и декодированием информации вкодовом преобразователе 13. Такимобразом, запуск распределителя 115 951738 бимпульсов осуществляется один раэ продолжает работу уже в состояниив начале цикла, принимаемого на входе поддержания синхронизма.группового сигнала в одни и те же Кроме того, сигнал автозапускамоменты времени, т.е. устройство со второго выхода первого накопитенаходится в состоянии синфазной ля поступает на третий вход кодоработы. вого преобразователя 13,Ложные синхрогруппы, аналогичные В зависимости от режима работыфазирующим комбинациям и выделенные кодового преобразователя 13 сигналпервым и вторым дешифраторвми из автозапуска либо не оказывает влиягруппового сигнала, вследствие.слу О ния на его работу, либо 1 в режимечайного сочетания нулей и единиц повышенной достоверности ) запрещаетинформации в групповом сигнале не декодирование и выдачу информациисовпадают, естественно, по времени на выход устройства.с сигналом, формируемым на первом В случае отсутствия фазирующихвыходе распределителя 11 импульсов 15 комбинаций в следующих циклах раодин раз за цикл, а, следовательно, бота продолжается аналогичным обране проходят через первые и вторые эом до тех пор, пока первый накопиэлементы И 4 и 5 не участвуют в про- тель 8 не окажется заряженным. Поцессе работы блока 6 проверки чере-явление до этого момента временидования кодов, 2 в сигнала на выходе блока 6 проверкиПри кратковременных искажениях чередования кодов ( т.е. обнаружениефазирующих комбинаций ( например, фазирующих комбинаций на прежнихйз-за воздействия помех или при сбоях временных позициях ) приводит ксинхронизации в системах более высо- сбросу ранее заряженного первогокого порядка ) сигнал на выходе блока а накопителя 8 в нулевое состояние.6 проверки чередования кодов времен- Этот же сигнал через первый элементно отсутствует, В этом случае первый ИЛИ 10 проходит на первый входэлемент НЕТ 7 оказывается открытым распределителя 11 импульса, запускаяи сигнал с первого выхода распреде- его. Таким образом, устройство вновьлителя 11 импульсов, формируемый зо переходит в режим синфазной работы.в конце цикла работы распределителя При отсутствии сигналов на выходе блока 6 проверки чередования коостановке ), поступает через первый дов в 6 подряд следующих циклахэлемент НЕТ 7 на вторые входы пер(где- коэффициент накоплениявого и второго накопителей 8,9Этот и5 первого акопителя 8 т е при заря8),сигнал сбрасывает счетную схему второде первого накопителя 8 на егого накопителя 9 в нулевое состояние,первом выходе формируется импульсно уровень сигнала синфазной работы сброса, который переводит второйна его выходе остается, так как его накопитель 9 в нулевое состояние.ущ т л ся лишь при постУп В результате на выходе второго наколении сигнала сброса с пе вого выа а сброса с первого вы- пителя 9 появляется нулевой уровень,хода первого накопителя 8. ,а, следовательно, кодовый преобразователь 13 прекращает декодированиеТак как на выходе второго накопи- информации и ее выдачу на выходтеля 9 присутствует сигнал, разреша- устройства. Кроме того, отсутствиеоций работу первого накопителя 8,45сигнала на выходе второго накопитето сигнал с выхода первого элемента ля 9 выводит первый накопитель 8 изНЕТ 7 проходит через первый накопи- состояния готовности к поддержанию .тель 8 на автозапуск, одновременно синфазной работы и разрешает прохожзаряжая первый накопитель 8 на одну дение сигналов через второй элементединицу. Этот сигнал, проходя черезпервый элемент ИЛИ 1 О, запускает В режиме поиска синхронизма работараспределитель 11 импульсов на сле- устройства осуществляется следующимдующий цикл работы. Таким образом, образомзапуск распределителя 11 импульсов Вследствие остановки распределитепроисходит в тот же момент времени,55ля 11 импульсов на его гервом выходечтои при наличии фазирующих ком- присутствует уровень напряжения, разбинаций, поэтому нарушение синхро- решающий прохождение сигналов черезнизма не происходит и устройстро первый и второй элементы И 1 и 5. По 7 951738этому при выделении дешифратором 2 или 3 из. состава принимаемых элемент тов сообщения одной из комбинаций, аналогичных фазирующим, на выходе второго элемента ИЛИ 14 формируется сигналпоступающий на первый вход второго элемента НЕТ 15. Вследствие отсутствия сигнала синфазной работы на выходе второго накопителя 9 второй элемент НЕТ 15 оказывается откры О тым и сигнал с его выхода поступает на второй вход третьего элемента И 17 и на вход одновибратора 16 Вследствие того, что одновибратор 16, формируЮщий при его Запуске сигнал 15 напряжения логического нулЮ; сраоатывает с некоторой задержкой, сигнал с выхода второго элемента НЕТ 15 проходит через третий элемент И 17 на его выход и поступает на третий 20 вход первого элемента ИЛИ 10. Вследствие этого происходит пробный запуск распределителя 11 импульсов. Одновременно с этим сигнал об обнаружении комбинации,. аналогичной фазирую щей, с выхода одного из элементов И 4 или 5 поступает на соответствующий вход блока 6 проверки чередования кодов. Пробный запуск распределителя 11 импульсов приводит к тону, з 0 что сигнал на его первом выходе сменяется нулевым уровнем, который сохраняется до момента времени, соответствующего остановке распределителя 11 импульсов(т.е. в течение времени одного цикла работы ). Поэтому элементы И 4 и 5 оказываются закрытыми и,выделение дешифраторами 2 и 3 комбинаций, аналогичных фазирующим и расположенных. во времени внутри цик.- 40 ла работы кодового преобразователя 13 не оказывает влияния на работу блока 6 проверки чередования кодов,Пусть, например, пробный запуск распределителя 11 импульсов производится сигналом с выхода второго дешифратора 3 ( через второй элемент И 5, второй элемент ИЛИ 14, второй эле. мент НЕТ 15, третий элемент И 17, первый элемент ИЛИ 10). Спустя время,50 равное длительности цикла принимаемых элементов сообщения, распределитель 11 импульсов возращается в исходное состояние и на его первом выходе появляется уровень напряжения, разреша 55 ющий прохождение сигналов через первый и второй элементы И 45 Если в этот момент времени комбинация, аналогичная фазирующей, выделяется йервым дешифратором 2 ( т,е. происходит смена фазирующей комбинации) срабатывает блок 6 проверки чередования кодов, вследствие чего на его выходе формируется сигнал, запускающий распределитель 11 импульсов для работы на прежних временных позициях и записывающий единицу во второй накопитель 9. В следующем цикле работы в момент формирования разрешающего сигнала на выходе распределителя 11 импульсов формируется сигнал на выходе второго дешифратора 3 ( т.е. вновь происходит смена фазирующей комбинации), вновь срабатывает блок 6 проверки чередования кодов, вследствие чего запуск распределителя 11 импульсов осуществляется на прежних временных позициях, а во второй накопитель 9 записывается вторая единица. Далее процесс работы продолжается аналогично описанному вплоть до появления сигнала на выходе второго накопителя, свидетельствующего о вхождении аппаратуры в синхронимз и закрывающего второй элемент НЕТ 15.В случае, если пробный запуск распределителя 11 импульсов осуществляется случайной комбинацией, аналогичной фазирующей, то в следующем цикле принимаемых элементов сообщения на прежних временных позициях располагается другая комбинация, отличная от фазирующей, вследствие чего вторичный пробный запуск распределителя 11 импульсовчерез второй элемент ИЛИ 14, второй элемент НЕТ 15, третий элемент И 17, первый элемент ИЛИ 10) на прежних временных позициях не происходит и устройство продолжает находиться в состоянии поиска комбинации, аналогичной фазирующей.В случае многократного циклического повторения одной и той же ин- формации в нескольких циклах подряд и при первоначальном пробном запуске распределителя от случайной комбинации, аналогичной фаеирующей , эта же комбинация вновь выделяется тем же дешифратором ( например, вторым ) на прежних временных позициях спустя цикл работы распределителя 11 импульсов. Однако вторичный пробный запуск распределителя 11 импульсов на прежних времен-, ных позициях в этом случае не проис ходит, так как сигнал с выхода одСоставительр С. Тимохина Техред И. Ге Лерантовичель Корректор Н. 5976/77 Тираж 688Подп ВНИИПИ Государственного комитета СССР по делам изобретний и открытий 113035, Москва, Ж, Раушская наб д.Зак ное филиал ППП "Патент", г. Ужго л. Проек новибратора 16 запрещает прохождение сигналов. пробного запуска через третий элемент И 17 по его первому входу ( длительность запрещающего сигнала на выходе одновибратора 16 равна сумме длительности принимаего цикла со" общений и длительности одного элемента сообщения ).Таким образом, предлагаемое устройство обеспечивает сокращение времени установления циклового фазирования и повышение помехоустойчивости путем обеспечения временной привязки работы блока проверки че- редования кодов к длительности цикла принимаемых элементов сообЩения.формула изобретенияУстройство цикловой синхронизации по,рвт.св. У 861586, о т л и ч а ю 1738 10щ е.е с я тем что,с целью сокращения времени установления цикловогофазирования, введены последовательносоединенные второй элемент ИЛИ, второй элемент НЕТ, одновибратор и тре"тий элемент И, выход которогоподключен к третьему входу первого элемента ИЛИ, а к второму входу которого подключен выход 1 О втЬрого накопителя, при этом выходыпервого и второго элементов И подключены к входам второго элемента ИЛИ. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 86 Й 586, кл. Н ОЙ 1. 7/08, 1981
СмотретьЗаявка
3003664, 12.11.1980
ПРЕДПРИЯТИЕ ПЯ А-3327
БОЛОТИН ГРИГОРИЙ КУЗЬМИЧ, ЮРЧЕНКО ЮРИЙ КУЗЬМИЧ
МПК / Метки
МПК: H04L 7/08
Метки: варианты, его, синхронизации, цикловой
Опубликовано: 15.08.1982
Код ссылки
<a href="https://patents.su/5-951738-ustrojjstvo-ciklovojj-sinkhronizacii-ego-varianty.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цикловой синхронизации (его варианты)</a>
Предыдущий патент: Устройство формирования импульсов синхронизации
Следующий патент: Устройство тактовой синхронизации с дискретным управлением
Случайный патент: Способ производства холоднокатаной изотропной электротехнической стали