Устройство для защиты последовательности импульсов от импульсных помех
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 924887
Авторы: Бакшявичюс, Никитин, Норкунас
Текст
О П И С А Н И Е 1924887ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциапистичесиихРеспублик(23) Приоритет па делам изобретений и открытий(72) Авторы изобретения Проектно-конструкторское бюро Министерства автомобильноготранспорта и шоссейных дорог Литюастт 7 Й-ССР"(54) УСТР 01 СТВО ДЛЯ ЗАЦИТЫ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ ОТ ИМПУЛЬСНЫХ ПОМЕХИзобретение относится к импульсной технике, а именно к устройствам для предотвращения импульсных помех в импульсной информации, и может быть использовано в аппаратуре передачи данных по линиям связи.5Известно устройство для защиты от импульсных помех, содержащее элементы совпадения, счетчик и триггер 13.тоНедостатком известного устройства является то, что оно не обеспечивает восстановление импульсов, искаженных дроблениями.Наиболее близким к предлагаемому по технической сущности и достигаемому результату является уст" ройство для защиты от импульсных помех, содержащее блок выделения фронтов импульсов, триггер, два элемента И и элемент ИЛИ 123,Однако в устройстве недостаточная защита импульсной информации от импульсных помех, так как оно интегрирует импульсы, пораженные дроблениями и поочередно заполняет счетчик, цто приводит к смещению фронтов импульсов или к потере импульса.Цель изобретения - повышение помехозащищенности путем устранения коротких импульсов и восстановления импульсов, искаженных дроблением,Указанная цель достигается тем, что в устройство для защиты последовательности импульсов от импульсных помех, содержащее входную шину, блок выделения фронтов, элемент ИЛИ, входы которого соединены с выходами блока выделения фронтов, два элемента И и триггер, выходы которого подключены к одним из входов элементов И, дополнительно введен элемент ИЛИ, а блок выделения фронтов состоит из элемента НЕ, элемента И-НЕ и четырех каналов формирования, выход3первого из которых через основной элемент ИЛИ и один из элементов И10 Устройство для защиты последовательности импульсов от импульсных помех содержит блок 1 выделения фронтов который состоит. из инвертора 2, элемента И-НЕ 3 и четырех каналов 4-7 формирования. Канал 4 формирования состоит из интегратора 8, выход которого через пороговый блок 9 подключен ко входу дифференцирующего блока 10. Аналогично каналу 4, канапы 5-7 Формирования, соответственно, содержат интеграторы 11-13, которые через соответствующие пороговые блоки 14-16 подключены к дифФеренцирующим блокам 17-19. Входная шина соединена с входом каналаи через инвертор 2 подключена к входам каналов 5 и 6, Вход канала 7 подключен к выходу элемента И-НЕ 3, входы которого соединены с выходами пороговых блоков 9 и 14. Устройство содержит также элементы ИЛИ 20 и 21 и элементы И 22 и 23, РЬ-триггер 24.,К входам элемента ИЛИ 20 подключены выходы каналов 4 и 7, К входам элемента ИЛИ 21 подклюцены выходы каналов 5-7, Выход элемента ИЛИ 20 через элемент И 22 подключен к Р-входу Р-триггера 24, а выход элемента ИЛИ 21 через элемент И 23 подключен соединен с одним из входов триггера,а выход второго канала Формированиячерез дополнительный элемент ИЛИ идругой элемент И подключен к другому входу триггера, выход третьегоканала формирования соединен с вторым входом дополнительного элемента ИЛИ, третий вход которого подключен к второму входу основного элемента ИЛИ и выходу четвертого канала Формирования, причем каждый каналФормирования состоит из последовательно соединенных интегратора и порогового и дифференцирующего блоков,при этом входная шина устройствасоединена непосредственно с входомпервого и через инвертор с входамивторого и третьего каналов формирования, а вход четвертого канала формирования подключен к выходу элемента И-НЕ, входы которого соединены свыходами пороговых блоков первого ивторого каналов формирования,На фиг. 1 изображена структурнаясхема устройства для защиты последовательности импульсов от импульсных помех; на фиг. 2 - 7 - временныедиаграммы, поясняющие его работу. 15 20 25 30 35 40 45 50 55 к 5-входу. Р 5-триггера 24 причем ковторым входам элементов И 22 и 23,соответственно подключены прямой иинверсный выходы Р 5-триггера 24, Номиналы конденсаторов интеграторов 8 ии 11 выбираются такими, чтобы времяих заряда было меньше, а для интеграторов 12 и 13 равно длительностиположительных входных импульсов. Устройство работает следующим образом.При подаче импульсной последовательности, искаженной помехами(фиг.2 а) на вход канала 4 и через инвертор 2 на входы каналов 5 и 6 (Фиг.3 а 4 а) начинают заряжаться конденсаторы соответствующих интеграторов 8, 11 и 12, и на выходе последних Формируются импульсы (фиг.2 б, 3 б, 4 б).Упомянутые конденсаторы, заряжаясь от положительных входных импульсов, определяют момент времени формирования импульсов положительной полярности на выходе пороговых блоков 9, 14 и 15. Длительность этих импульсов (фиг, 2 в, 3 в, 4 в) в каждом канале 6 равна сумме длительностей отрицательного импульса на входе этого канала и времени заряда конденсатора интегратора в этом же канале до срабатывания подключенного к нему порогового блока, С выходов пороговых блоков 9, 14 и 15 положительные импульсы соответственно поступают на входы дифференцирующих блоков 10, 17 и 18, на выходе которых по переднему фронту положительных импульсов формируется последовательность коротких импульсов (фиг.2 г, Зг, 4 г), Прямоугольные импульсы с выходов пороговых блоков 9 и 14 поступают на входы элемента И-НЕ 3(фиг,5 а), с выхода которого импульсы поступают на вход интегратора 13 канала 7, в котором происходят аналогичные процессы, как и в вышеописанных каналах 4, 5 и 6 (Фиг.5 б,в,г) На выходе канала 7 в моментах времени 1, 1 В - формируются короткие импульсы (фиг.50), выделяющие задний фронт импульсов искаженных дроблениями, На выходе канала 4 в моментах времени 1 Ф 6, 1,(о формируются короткие импульсы, выделяющие задние фронты неискаженных входных импульсов. На выходе канала 5, в моментах времени Е С, Ф, С,формируются короткие импульсы, вьд:. -924887 ляющие передние фронты импульсов,искаженных дроблениями и передниефронты неискаженных импульсов, следующих после неискаженной паузы, атакже короткие импульсы помех. Выходные короткие импульсы всех каналов 4-7 поступают на входы элементов ИЛИ 20 и 21 (фиг,ба,б), которые с помощью элементов И 22 и 23распределяют их на соответствующиевходы К 5-триггера 24 (фиг.бв, бг),На выходе В 5-триггера 24 формируетсяпоследовательность импульсов тактовой частоты (Фиг.7), защищенная отвоздействия коротких импульсных помех и импульсов, искаженных дроблениямии задержанная относительно входной последовательности, Выходные импульсы Формирующего канала 6 устанавливают триггер 24 в исходное положение после окончания импульсной последовательности или после воздействия короткого импульсапомех.Предлагаемое устройство отличается повышенной степенью помехозащитыи простотой схемы. Оно устраняет короткие импульсы помех и восстанавливает импульсы пораженные дробления 1ми,Формула изобретения Устройство для защиты последовательности импульсов от импульсных помех, содержащее входную шину, блок выделения фронтов, элемент ИЛИ, входь 1 которого соединены с выходами блока выделения фронтов, два элемен 4та И и триггер, выходы которого подключены к одним из входов элементовИ, о т л и ч а ю щ е е с я тем, что,с целью повышения помехозащищенностив него дополнительно введен элементИЛИ, а блок выделения Фронтов состоит из элемента НЕ, элемента И-НЕи четырех каналов формирования, выходпервого из которых через основной1 О элемент ИЛИ и один из элементов Исоединен с одним из входов триггера,а выход второго канала формированиячерез дополнительный элемент ИЛИ идругой элемент И подключен к другому15 входу триггера, выход третьего канала формирования соединен с вторым входом дополнительного элемента ИЛИ,третий вход которого подключен к второму входу основного элемента ИЛИ20 и выходу четвертого канава формирования, причем каждый канал формирования состоит из последовательно соединенных интегратора и порогового идифференцирующего блоков, при этом25 входная шина устройства соединена непосредственно с входом первого и через инвертор с входами второго и третьего квналов формирования, а входчетвертого канала Формирования подз 0 ключен к выходу элемента И-НЕ, входы которого соединены с выходами пороговых блоков первого и второго каналов Формирования.Источники информации,принятые во внимание при экспер 1 изе1. Авторское свидетельство СССРИ 425366, кл. Н 04 1. 1/00, 1971.2. Авторское свидетельство СССРМ 629643, кл. Н 04 1. 1/00, 1977.924887 Фиг. Ф а иб. йьиЗ В ибДг с быпгз Фиг. б Фис,7 Заказ 280/76 Тираж 685 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб;, д. й/5 Филиал ППП "Патент", г, Ужгород, ул, Проектная,Составитель В. ПотаповРедактор Е.Кинив Техред М. Надь Корректор В. Синицкая
СмотретьЗаявка
2946531, 27.06.1980
ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО МИНИСТЕРСТВА АВТОМОБИЛЬНОГО ТРАНСПОРТА И ШОССЕЙНЫХ ДОРОГ ЛИТССР
БАКШЯВИЧЮС РОМУАЛЬДОС ВЛАДОВИЧ, НИКИТИН ВЛАДИМИР НИКОНОВИЧ, НОРКУНАС ЭДВАРДАС ПЯТРОВИЧ
МПК / Метки
МПК: H04L 1/00
Метки: защиты, импульсных, импульсов, помех, последовательности
Опубликовано: 30.04.1982
Код ссылки
<a href="https://patents.su/5-924887-ustrojjstvo-dlya-zashhity-posledovatelnosti-impulsov-ot-impulsnykh-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты последовательности импульсов от импульсных помех</a>
Предыдущий патент: Устройство для передачи команд телеуправления
Следующий патент: Устройство для узловой синхронизации сверточного декодера
Случайный патент: Способ стабилизации постоянного напряжения