Полупостоянное запоминающее устройство

Номер патента: 900314

Авторы: Губа, Косов, Савельев

ZIP архив

Текст

Союз СоветсиикСоциалис тически кРеспублик ОП ИСАКИИ ,90031 К АВТОРСКОМУ СВИЯЕТЕЛЬСТВУоо делен иеобретеиий и открытий.327 66 (088,8) Дата опубликования описания 25.01.82 чВ.И. Косов, И.И. Косов, В,Г. Губа и А.И. Савельев" щ,(72) Авторы изобретения Московский ордена Трудового Красного Знамени текстильный,институт(71) Заявитель 154) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОИСТВО Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных маши.нах и устройствах автоматики,Известны полупостоянные запоминающие устройства (ППЗУ с электрической сменой информации и со считыванием без ее разрушения.Такое устройство содержит куб,соединенный с разрядными формирова"19телями и формиоователями Х и У, управляемыми дешифраторами, усилителисчитывания, на которые подаются сиг"налы с куба, синхрониэирующее устройство, управляющее работой всех вхо".дящих в ППЗУ блоков и обеспечивающее временные соотношения сигналовуправления, Запись информации в таких устройствах производится гораздо медленнее, чем в оперативных ЗУ,а считывание - быстрее или такое же.Запись информации осуществляется путем совпадения постоянного (от Формирователей разрядных токов) и эна 2копеременного (от формирователей линейного тока Х и У) полей. Считывание информации происходит беэ разрушения информации с использованием обратимого процесса перемагничивания без значительного потребления мощности 11,Однако неисправности в логических цепях управления формирователями разрядных и линейных токов могут при" вести к неправильной или неполной записи информации, что недопустимо в высоконадежных устройствах памяти современных ЦВИ.В режиме записи информации отсутствие срабатывания одного и того же Формирователя линейных токов в какойто момент может привести к недозаписи состояния "1" или "0" и к искаженному считыванию информации в последующем.Наиболее близким по технической сущности к предлагаемому является устройство, содержащее числовой блок (накопитель), соединенный с формиоп 3 90031 вателями положительных и отрицательных линейных токов и дешифраторами, формирователи разрядных токов, подключенные к накопителю, триггеры записи и считывания, входящие в состав местного устройства управления, содержащего также формирователь импульсов запуска, а также числовой регистр, усилители считывания, входные и выходные инверторы. В режиме записи при 16 поступлении сигналов "Запуск", "Установка "0", кодов адреса и числа с помощью дешифраторов выбирается нужная пара формирователей линейных токов М и У, по выбранной числовой ли З нейке накопителя протекает серия двуполярных адресных токов, а по разрядным шинам - информационные токи записи "1" или "О". При этом происходит запись информации в число вую линейку по выбранному адресу, При считывании информации в выбранной числовой линейке формируется однополярный ток опроса, на разрядных шинах записи-считывания появляются 2 З выходные сигналы "1" и "0", которые усиливаются усилителями воспроизведения Г 23 .Однако наличие помех в цепях управления или неисправности в цепях ЗО управления токов записи могут привести. к искажению записываемой информации или к ее недозаписи из-за отсутствия одного или.нескольких положительных или отрицательных импульсов з тока записи и неравного их количества. Все это приводит к ненадежной работе полупостоянных запоминающих устройств и искажению в них информации при ее смене. 4Цель изобретения - повышение надежности устройства.Поставленная цель достигается тем, что в полупостоянное запоминающее устройство, содержащее триггер записи, первый вход которого подключен к кодовой шине "Установка 0", а первый выход - к первому входу Формирователя импульсов запуска, выход которого подключен к входам деаифратора, фор- фЕ мирователи тока записи и блок разрядных формирователей, выходи которых соединены с соответствующими вхо" дами накопителя, введены дифференцирующие элементы, формирователи импульсов, триггеры запуска, счетчики импульсов, блок задержки, блок сравнения, элементы ИЛИ, элементы И, причем входы первого элемента И подключены соответственно к кодовой шине "Запуск" и к первому выходу первого Формиров еля импульсов, второй выход которого соединен с первыми входами второго и третьего элементов И, третий выход - с первым входом первого элемента ИЛИ, а первый и второйвходы первого формирователя импульсов соединены соответственно с выходом блока сравнения и выходом блока задержки, вход которого подключенк первому входу Формирователя импульсов запуска, второй вход которогоподключен к выходу первого элементаи второму входу триггера записи, второй выход которого соединен с вторымвходом первого элемента ИЛИ, выход которого подключен к входу блока разрядных Формирователей, вторые входы второго и третьего элементов И подключены соответственно к выходам первого и второго триггеров запуска, первые входы которых подключены к первому входу триггера записи, вто" рые входы триггеров запуска и входы счетчиков импульсов подключены к выходам второго,и третьего Формирователей импульсов, входы которых соединены с выходами соответственно перваго и второго дифференцирующих элементов, входы которых соединены с выходами соответственно первого и второго Формирователей токов записии соответствующими входами накопителя,выходы первого и второго Формирователей токов записи подключены соответственно к выходам второго и третьего элементов ИЛИ, первые входы которых соединены с выходами второго и третьего элементов И, вторые входывторого и третьего элементов ИЛИ соединены с выходами дешифратора, выходы счетчиков импульсов подключены к входам блока сравнения,На чертеже представлена схема полупостоянного запоминающего устройства.Полупостоянное запоминающее устройство содержит триггер 1 записи, формирователь 2 импульсов запуска, дешифратор 3, Формирователи 4, 5 токов записи (положительной и отрицательной полярности), накопитель 6, блок 7 разрядных Формирователей, первый и второй дифференцирующие элементы 8 и 9, первый и второй формирователи импульсов 10 и 11, первыйТаким образом, в режиме записи ин" Формации любое пропадание одного из импульсов в пачке из-за помех, ложных срабатываний или каких-либо других причин фиксируется в предлагаемом полупостоянном запоминающем устэойстве и вызывает срабатывание треть. 5 900и второй счетчики импульсов 12 и 13,триггеры 14, 15 запуска, блок 16сравнения, третий Формирователь 17импульсов, блок 18 задержки, первыйэлемент 19 И, второй элемент 20 И, 5третий элемент 21 И, первый элемент22 ИЛИ, второй элемент 23 ИЛИ, третий элемент 24 ИЛИ,В режиме считывания работа предложенного полупостоянного запоминающего устройства ничем не отличается от работы известного. По сигналу "Запуск" срабатывает по выбранному адресу один из формирователейтоков записи, на выходных разрядныхшинах считывания-записи появляютсясигналы "1" и "О", которые усиливаются, Формируются усилителями воспроизведения и передаются в другие устройства 11 ВИ. гоВ режиме записи новой информацииработа предложенного полупостоянногозапоминающего устройства существенноотличается от работы известного, Работа начинается с поступления из дру-гих устройств ЦВИ на кодовую шину сиг.нала "Установка 0", который подготавливает к работе все блоки полупостоянного запоминающего устройства, устанавливая.их в исходное состояние,30при этом триггер 1 записи и триггеры 14, 15 устанавливаются в "0", После этого из внешних устройств поступает на кодовую шину сигнал "Запуск",который через первый элемент 19 И приотсутствии запрещающего сигнала сформирователя 17 устанавливает в "1"триггер 1 записи, а также запускаетФормирователь 2. Этот блок по сигналу"Запуск" вырабатывает пачку запускаюаощих импульсов, длина которых середе"ляется триггером 1 записи. Пачка запускающих импульсов поступает на дешифратор 3, в котором определяютсяадреса выбранных формирователей 4,5 токов записи положительной и отрицательной полярности, возбуждаемыхпо очереди через первый и втооой элементы 22 и 23 ИЛИ. В результате повыбранной адресной шине накопителя 6 впротекает ток записи, состоящий издвуполярных (положительных и отрицательных) импульсов. Одновременно оттоиггера 1 записи через третий элемент 24 ИЛИ возбуждаются разрядныеФормирователи 7, которые создают вразрядных шинах записи-считывания накопителя 6 длинные импульсы разрядного тока, охватывающие всю пачку импульсов тока записи. Протекание токов записи положительной и отрицательной поляоности Фиксирчется первыми втооцм дифференцирующими элементами 8 и 9, сигналы с которых преобразуются вторым и третьим Формирователями 11 и 17 и поступают на входыпервого и второго счетчиков 12 и 13и триггеры 14 и 15 запуска. Количество протекающих импульсов тока положительной и отрицательной полярностиподсчитывается первым и вторым счетчиком 12 и 13 и сравнивается на блоке 16 сравнения. 8 случае неодинакового количества поступивших импчльСов (причем сравнение мощет вестисьи после поступления каждой пары импульсов) в блоке 16 сравнения на блок10 подается сигнал управления, Поэтому сигналу и по сигналу с блока 18 задержки блок 10 вырабатываетимпульс дополнительного опроса Формирователя 4 и 5 тока записи положительной или отрицательной полярности,Какой именно Формировательдолженсработать определяется триггерами 14и 15, которые выдает разрешающий потенциал на второй или третий элемент20 или 21 И в зависимости от того,какой импульс пропущен, Запускающийдополнительный импульс опроса проходит на Формирователи 4 или 5 черезэлемент 22 или 23 ИЛИ. При этом запуск формирователей от основной пачкиимпульсов задеоживается на один такт.Для увеличения длительности импульсов разрядного тока записи в случаепоявления дополнительных сигналов опроса Формирователь 10 Формиоует дополнительный сигнал, который подается иа разрядные Формирователи 7 черезтретий элемент 24 ИЛИ,Выделение сигналов, отсутствия одного или нескольких импульсов в пачке импульсов тока опроса может бытьиспользовано также для Фиксации исрабатывания схем контроля и предупреждения о появлении помех в блокахполупостоянного запоминающего устройства.7 90031 его формирователя импульсов, который сразу восполняет пропущенный импульс. Все это позволяет исключить недозапись информации и ее искажение в режиме записи. %Использование предлагаемого полу- постоянного запоминающего устройства позволяет существенно повысить надежность записи информации, выгодно отличает его от известных устройств, 0 так как любая помеха, искажение или пропадание сигналов не приводят к искажению записываемой информации или к ее полной потеое. Все это значительно оасширяет сфеоы поименения 1 з полупостоянных запоминающих устройств Формула изобретения20Полупостоянное запомийающее устройство, содержащее триггер записи, первый вход которого подключен к кодовой шине "Установка 0", а первый выход - к первому входу формирователя 2 импульсов запуска. выход которого подключен к входам дешифратора, формирователи тока записи и блок разрядных Формирователей, выходы которых соединены с соответствующими вхо дами накопителя, о т л и ч а ю щ е ес я тем, что, с целью повышения надежности устройства, в него введены дифференцирующие элементы, Формирователи импульсов, триггеры запуска, Зз счетчики импульсов, блок задержки, блок сравнения. элементы ИЛИ элементы И, причем входы первого элемента И подключены соответственно к кодовой вине "Запуск" и первому выходу 40 первого Форчирователя ймпульсов-.вто" рой выход которого соединен с первыми входами второго и третьего элементов И, третий вцход - с первым входом первого элемента ИЛИ, а первый д и второй входы первого формирователя импульсов соединены соответственно с выходом блока сравнения и выходомблока задержки, вход которого подключен к первому входу формирователяимпульсов запуска, второй вход которого подключен к выходу первого элемента И и второму входу триггера записи, второй выход которого соединенс вторым входом первого элемента ИЛИ,выход которого подключен к входу блока разрядных формирователей, вторыевходы второго и третьего элементов Иподключены соответственно к выходампервого и второго триггеров запуска,первые входы которых подключены к первому входу триггера записи вторыевходы триггеров запояска и входы счетчиков импульсов подключены к выходамвторого и третьего формирователейимпульсов, входы которых соединены свыходами соответственно первого ивторого дифференцирующих элементов,входы которых соединены с выходамисоответственно первого и второго фоомирователей токов записи и соответствующими входами накопителя, выходыпервого и второго формирователей токов записи подключенц соответственнок выходам второго и третьего элементов ИЛИ первые входы которых соединены с выходами второго и третьегоэлементов И, вторые входы второго итретьего элементов ИЛИ соединены свыходами дешифратора, выходы счетчиков импульсов подключены к входамблока сравнения.Источники информаоии,принятце во внимание при экспертизе1. Петерсон И.Д. Бортовая памятьна элементе микробиакс со считыванием без разрушения информации. Перевод У 2133, ИРП, 1966.2. Иванов А.И. и др. Вопросы построения магнитно-электрических сменных блоков ППЗУ с электрической записью информации на ферритовых линейках", Тезисы докладов конф. 39-76,Тбилиси, 1976 (прототип).

Смотреть

Заявка

2884103, 03.03.1980

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ

КОСОВ ВЛАДИСЛАВ ИВАНОВИЧ, КОСОВ ИГОРЬ ИВАНОВИЧ, ГУБА ВЛАДИМИР ГРИГОРЬЕВИЧ, САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, полупостоянное

Опубликовано: 23.01.1982

Код ссылки

<a href="https://patents.su/5-900314-polupostoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупостоянное запоминающее устройство</a>

Похожие патенты