Устройство формирования многоступен-чатого квазисинусоидального трехфаз-ного напряжения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскикСоциалистическихРеспублик 11,817902(51) М. Кл,(61) Дополнительное к авт, свид-ву - (22) Заявлено 09,01,79 (21) 2709799/24-07 с присоединением заявки-Н 02 М 1/08 Гееудеретееелый кемитет СССР ае делам изебретееий и еткрытнй(54) УСТРОЙСТВО ФОРМИРОВАНИЯ МНОГОСТУПЕНЧАТОГО КВАЗИСИНУСОИДАЛЬНОГО ТРЕХФАЗНОГО НАПРЯЖЕНИЯ Изобретение относится к полупроводниковой преобразовательной технике и может быть использовано в управлении силовым преобразователем для формирования эталонного напряжения приближенно синусоидальной формы и используемого для сравнения его с мгновенными значениями входного напряжения преобразователя и получения информации о целесообразном переключении силовых элементов преобразователя.Известно устройство, в котором выходное напряжение получается путем суммирования на сопротивлении импульсов одинаковой длительности. и разной амплитуды, следующих друг за другом, с последующеймодуляцией этими полуволнами некоторого высокочастотного сигнала и дальнейшей демодуляцией его по полуволнам низкочастотного сигнала. С помощью ключей коммутатора через одинаковые промежутки времени происходит поочередное подключение источника постоянного напряжения через ограничительные сопротивления к суммирующему сопротивлению 1,Недостатком устройства является то, что интегрирование полуволн высокочастотных 2сйгналов на выходе устройства в каждойступени выходного напряжения вносит ошибку. Кроме того, необходимо разрабатыватьспециальные нестандартные узлы преобразователя код-аналог, а входящие в составустройства моточные элементы нетехнологичны.Известны также устройства, в которыхчисленные значения функции задаются припомощи двоичного кода, и при помощи цифроаналогового преобразователя двоичный1 р код преобразуется в аналоговую величину 2 и 3,Недостатком этих устройств являетсянеобходимость формирования ступенчатыхзначений напряжения в полном диапазонеот нулевых до максимальных значений вотдельности для каждой выходной фазы,вследствие чего увеличивается число разрядов датчика времени и число ступенейформирования выходного напряжения.Наиболее близким к предлагаемому яв 20 ляется устройство, где ступенчато-аппроксимированное синусоидальное трехфазное управляющее напряжение формирует устройство, содержащее преобразователь Напряжение-частота, счетчик импульсов, дешифратор и формирователи по числу фаз, дополнительный счетчик, дополнительный дешифратор, триггеры по количеству фаз формируемого напряжения и дополнительные ключи, количество которых определяется фазностью формируемого напряжения, причем выход каждого формирователя подключен к суммирующей точке каждой фазы через соответствующие дополнительные ключи, цепи управления которых связаны с дополнительным дешифратором, управляющие также через соответствующие триггеры дополнительными выходными ключами, а вход дополнительного дешифратора связан со счетчиком через дополнительный счетчик 4Недостаток устройства - преувеличенный диапазон формирователей напряжения. Так, в нем имеются три диапазона формирователей напряжения отдельных участков синусоиды от О,ООЦи до 0,86 Цч от 0,8611 м до О,ООЦ,и от 0,861.1 до 1,00 Ц.Другим недостатком устройства является асимметрия его выходного напряжения, вызванная применением инвертора для формирования одной полярности выходного напряжения, что приводит к изменению фазы и амплитуды напряжения относительно входного напряжения, а также другой полярности выходного напряжения, где формирователь подключается прямо к выходу.Цель изобретения - улучшение качества выходного напряжения и упрощение устройства.Поставленная цель достигается тем, что устройство формирования многоступенчатого квазисинусоидального трехфазного напряжения, содержащее регулируемый генератор тактовой частоты, выход которого подключен ко входу распределителя импульсов, а выход распределителя импульсов связан со входом Т-триггера, с распределителями потенциалов по числу выходных фаз и со входами цифроаналоговых преобразователей числом, равных числу формируемых участков синусоиды, причем последние связаны ключами двусторонней проводимости с задатчиком уровня постоянного напряжения и с инвертирующим усилителем с единичным усилением, дополнительно снабжено реверсивными двоичными счетчиками двоичного кода и Ю-триггером, причем выходы реверсивных двоичных счетчиков подключены ко входам цифроанало говых преобразователей, а их входы - к выходам распределителя импульсов и КЬ- триггера, вход которого подключен к выходу распределителя импульсов.Улучшение качества выходного напряжения достигается тем, что формирование выходного напряжения обеих полярностей осуществляется в одинаковых условиях, т. е. уже на входе цифроаналогового преобразователя подключается необходимая полярность постоянного напряжения и, следовательно, не имеется причин для возникновения асимметрии, присущей известному устройству.В предлагаемом устройстве сокращеныдиапазоны участков формируемой синусоиды, т, е. каждый цифроаналоговый преобразователь формирует определенные уровни,которые не формируют другие цифроаналоговые преобразователи.Применение цифроаналоговых преобразователей двоичного кода позволяет сократить число ключей двусторонней проводи 1 ф мости и число резисторов, т. е, для формирования каждой ступени аналоговой величины включается один или несколько ключейдвусторонней проводимости.Следует отметить, что трехфазные системы симметричного синусоидального напряжения характеризуются наличием в каждыймомент времени только одного значениянапряжений каждой фазы в диапазонахот О,ОИм до 0,51.1 м, от 0,511 м до 0,861.1 м, от0,861 1 м до 1,00 ам,20 где Ц - максимальное (амплитудное) значение выходного напряжения устройства.Переключение второго диапазона меняется через з/6, а первого и третьего через23 периода выходного напряжения.25Формируется только одно значение ступенчато-аппрокси мирова нного синусоидального напряжения. Достигается это разбиванием полного диапазона значений выходного напряжения на три поддиапазона, согласно которым устройство состоит из трехэО разных функциональных формирователей,работающих с частотой, в три раза большейвыходной генерируемой частоты, а именно,первый полупериод формирует от О,ОБм до0,5 1.1, от 0,5 3 м до 0,0 Бм и второй от0,861.3 м до 0,511 м и от 0,5 Цм до 0,8613 м,третий от 0,86 Цдо - 1,0 Ц и от - 1,011 мдо - 0,86 Бм, а выходы функциональныхформирователей через ключи двустороннейпроводимости подключаются к выходу устройства в следующем порядке: первый и4 О третий формирователь с обратной последовательностью чередования переключенияфаз и частотой в 6 раз больше выходнойчастоты устройства, а второй с прямой последовательностью чередования переключения фаз и частотой в 12 раз больше выход 45 ной частоты устройства.На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 приведенывременные диаграммы работы устройства.Схема содержит регулируемый генератор 1 тактовой частоты, распределитель 250импульсов, Ю-триггеры 3, Т-триггер 4, реверсивный двоичный счетчик 5, вырабатывающий двоичный код функции от 0,011 м до0,5 1.4 реверсивный двоичный счетчик 6,вырабатывающий двоичный код функции55 от 0,5 1.1 м до 0,86 13 м, реверсивный двоичныйсчетчик 7, вырабатывающий двоичный кодфункции от 0,8611 м до 1,ОБА, цифроаналоговый преобразователь 8, формирующий817902 участок синусоиды от 0,0 Ц 4 до 0,5 Цц, цифро аналоговый преобразователь 9, формирующий участок синусоиды от 0,5 Цдо 0,86 Ьм, цифроаналоговый преобразователь 1 О, фор, мирующий участок синусоиды от 0,86 Ц до 1,0м, распределители 11 - 13 потенциалов с тремя выходными каналами, осуществляющие подключение блоков 8 - 1 О для формирования выходных напряжений, задатчик 14 уровня постоянного напряжения инвертирующий усилитель 15 с единичным усилением, ключи 16 - 31 двусторонней проводимости, операционный усилитель 32, выход 33 ступенчато-аппроксимированной синусоиды 1 мяпЫ, выход 34 ступенчатоаппуоксимированной синусоиды Ц, (яп со 1 + +- ), выход 35 ступенчато-аппроксимиро 3ванной синусоиды Ц(зи ш +), К, 2 К,Я весовые резисторы, вде Ы - чйсло выходов двоичного счетчика 5, К 0 - резистор обратной связи, выходное напряжение 36 цифроаналогового преобразователя 8, выходное напряжение 37 цифроаналогового преобразователя 9, выходное напряжение 38 цифроаналогового преобразователя 1 О, аппроксимированное синусоидальное выходное напряжение 39 фазы 33, аппроксимированное синусоидальное выходное напряжение 40 фазы 34, аппроксимированное синусоидальное напряжение 41 фазы 35, моменты 42 - 56 времени опрокидывания триггера в блоке 3, промежуток времени 57 - 58, когда имеется единица в - канала распредели г.теля импульсов, промежуток времени 59, 60, когда имеется единица в первом канале распределителя импульсов, выходное напряжение 34 КЯ-триггера на единичном выходе, выходное напряжение 41 Т-триггера на единичном выходе.Устройство работает следующим образом Блоки 5 - 7 вырабатывают двоичные коды отдельных участков синусоиды, которые при помощи блоков 8 - 10 преобразуются в аналоговые величины напряжений.Выходы блоков 8 - 10 к выходам 33 - 35 устройства подключаются при помощи ключей двусторонней проводимости в следующем порядке: выход блока 8 к выходам 33, 35, 34, 33 и т. д. устройства; выход блока 9 к выходам 35, 33, 34, 35 и т. д. устройства; выход блока 10 к выходам 34, 33, 35, 34 и т. д. устройства.Напряжения с выходов ЗЗ - 35 устройства соответствуют позициям 39 - 41, Частоту сдвига единицы в выходных каналах блока 2 определяет выходная частота блока 1. Блок 2 имеет число каналов и, равных числу временных интервалов на участке аргумента оЗ, где п - любое четное число.Наличие единицы в конкретном выходном канале блока 2 определяет конкретный промежуток времени существования отдельного участка функции. Например, когда единица находится в каналеф, она определяет промежуток времени 57 - 58 существования функции (фиг. 2). Когда единица находится в первом канале, она определяет промежуток в емени 59 - 60 существования функции.зменение состояния блока 3 происходитв моменты времени 42 - 46 и т. д. В пере 5 численных моментах времени единица находится в первом иливканалах блока 2 и, следовательно, они подключены к информационным выходам блока 3.Временная диаграмма сигнала единичноОго выхода 31 блока 3 приведена на фиг. 2.При помощи блока 3 устанавливаютсярежимы сложения или вычитания блоков 5 7. Если на единичном выходе блока 3 единица, тогда блоки 5 и 7 в режиме сложения, а блок 6 в режиме вычитания. Когда на единичном выходе блока 3 нуль, тогда бло- )Я ки 5, 7 в режиме вычитания, а блок 6 врежиме сложения. Смена двоичного кода в блоках 5 - 7 происходит только в момент времени, когда соответствующий канал блока 2 подключен ко счетному входу бло 2 О ков 5 - 7. Выходные разряды блоков 5 - 7подключены к управляющим цепям ключей двусторонней проводимости. блоков 8 - 10.На выходе блока 14 устанавливается уровень постоянного напряжения, определяющий амплитудное значение выходного напряжения, которое при помощи блока 15 инвертируется для получения постоянного напряжения той же величины, но противоположного знака. При помощи ключей 16 или 17 выходы блоков 14 или 15 подклюЗО чаются к выходам блоков 8 и 9, а припомощи ключей 18 или 19 выходы блоков 14 или 15 подключаются к выходу блока 10.Выход блока 3 подключен ко счетному входу блока 4.Временная диаграмма сигнала единичноЗ 5 го выхода 4 приведена на фиг. 2.Выходы блока 4 к управляющим .цепям 16 - 19 подключены таким образом, что ко входам блоков 8, 9 подключено постоянное напряжение. одной полярности,4 О а к входу блока 10 - постоянное напряжейие противоположного знака. Блоки 1 - 13 каждый имеют три выходных канала. Выходные каналы блока 11 подключены к управляющим цепям 20, 23 и 26, выходные каналы блока 12 подключены к управляю 45 щим цепям 21, 24, 27 и выходные каналыблока 13 подключены к управляющим цепям 22, 25, 28. Ко входу блока 11 подключен выходной каналфф блока 2, который произвводит сдвиг единицы в выходных каналах блока 11 в моменты времени 43, 45, 47, 49 и т. д.Ко входу блока 12 подключены первыйи - - выходные каналы блока 2, которыеь.4производят сдвиг единицы в выходных каналах блока 12 в моменты 42 - 45 времени и т. д.Ко входу блока 13 подключен первыйвыходной канал блока 2, который производит сдвиг единицы в выходных каналахблока 13 в моменты 42, 46, 48, 50 и т, д. времени.Перед началом работы устройства в блоках 5 - 7, 11 - 13 необходимо установить начальные значения элементов памяти,Включение инвертирующего усилителя на входе цифроаналогового преобразователя позволяет создать одинаковые условия для формирования положительной и отрицательной полярности выходного напряжения, что в свою очередь позволяет улучшить симметрию выходного напряжения.Сокращение диапазонов участков формируемой синусоиды и применение цифроаналоговых преобразователей двоичного кода позволяет сократить число ключей двусторонней проводимости и резисторов. Допустим, что полупериод выходного напряжения формируется при помощи 30 ступеней его значения. В данном случае квант функции равен 0,033 Ц.Первый и второй формирователи должны формировать Ф 26 ступеней. Каждый третий формирователь - 4 ступени, Первый и второй формирователь всего формирует 52 ступени, а все три формирователя всего 56 ступеней, для формирования каждой из которых необходим свой ключ и резистор. Таким образом, всего необходимо 56 ключей и резисторов.В предлагаемом устройстве для реализации той же задачи, что и в известном, необходимо лишь 11 ключей двусторонней проводимости и резисторов. формцла изобретенияУстройство формирования многоступенчатого квазисинусоидального трехфазногонапряжения, содержащее регулируемый генератор тактовой частоты, выход которогоподключен ко входу распределителя импульсов, а выход распределителя импульсов связан со входом Т-триггера, с распределителями потенциалов по числу выходных фаз исо входами цифроаналоговых преобразователей числом, равных числу формируемых0 участков синусоиды, причем последние связаны ключами двусторонней проводимостис задатчиком уровня постоянного напряжения и инвертирующим усилителем с единичным усилением, отличающееся тем, что, сцелью упрощения и улучшения качествавыходного напряжения, снабжено реверсивными двоичными счетчиками двоичного кодаи КЬ-триггером, причем выходы реверсивных двоичных счетчиков подключены ковходам цифроаналоговых преобразователей20 а их входы к выходам распределителя импульсов и К 5-триггера, вход которого подключен к выходу распределителя импульсов.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР283385, кл. Н 02 М 1/08, 1969.2. Авторское свидетельство СССР по заявке2689336/07, 1979,3. Проектирование и применение операционных усилителей. Под ред. Дж. Грэма,зо Дж. Тоби, Л. Хьюлсмана. М., Мир, 1974,с. 362 - 365, фиг, 9,6,4. Авторское свидетельство СССР546068, кл. Н 02 М 1/08, 26.02.75.817902 Ю О 5 т Л Составитель Г.ехред А, Войкасираж 730 едактор А. Власенкоаказ 1461/74 ВНИИПИ Гос по делам 13035, Москва илиал ППП Патдарственно изобретени Ж - 35, Р нт, г. Уж коишскрод ыцык. Корректор Н. Швыдка Подписное митета СССРоткрытийая наб., д. 4/5ул. Проектная
СмотретьЗаявка
2709799, 09.01.1979
ФИЗИКО-ЭНЕРГЕТИЧЕСКИЙ ИНСТИТУТ АНЛАТВИЙСКОЙ CCP, ПРЕДПРИЯТИЕ ПЯ A-7368
ГРИНБЕРГ МАРИС ВИЛХЕЛМОВИЧ, РУТМАНИС ЛАЙМОНИС АРВИДОВИЧ, ЧАУСОВ ОЛЕГ ГЕОРГИЕВИЧ, ИОСПА ЗАЛЬМАН САВЕЛЬЕВИЧ
МПК / Метки
МПК: H02M 1/08
Метки: квазисинусоидального, многоступен-чатого, трехфаз-ного, формирования
Опубликовано: 30.03.1981
Код ссылки
<a href="https://patents.su/5-817902-ustrojjstvo-formirovaniya-mnogostupen-chatogo-kvazisinusoidalnogo-trekhfaz-nogo-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования многоступен-чатого квазисинусоидального трехфаз-ного напряжения</a>
Предыдущий патент: Многофазный преобразователь
Следующий патент: Устройство для управления силовымтранзистором
Случайный патент: Детектор частотно-манипулированных сигналов