Устройство для временного разделения двух последовательностей импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОЮЗ СОВЕТСНИХ ОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК . 19) (И) 1)4 НОЗК ОСУД ПОД ИСАНИЕ ИЗОБРЕТЕНИ СВИДЕТЕЛЬСТ ТОРСК К юл. У 32рофизический инсти га 88.8) идетельс 03 К 5/2 етельств 03 К 5/2 во СССР 1983. СССР 1981.(54) УСТРОЙСТВО ДЛЯ В ДЕЛЕНИЯ ДВУХ ПОСЛЕДОВ ИМПУЛЬСОВ(57) Изобретение атно ной технике и может б но в радиотехнических разделения по времени ЕМЕННОГО РАЗТЕЛЬНОСТЕЙ ся к им с)ть использоваустройствах дл двух независиЛог.11 АРСТВЕННЫЙ КОМИТЕТ СССР АМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(71) Морской гидАН УССР(56) Авторское сУ 1200401, кл. НАвторское свиУ 1007189, кл. Н мых последовательностей импульсов, Цель изобретения - расширение функциональных воэможностей устройства - достигается за счет обеспечения его функционирования как в синхронном, так и в асинхронном режимах при одновременном повышении надежности функ-. ционирования, Устройство содержит первую и вторую входные шины 1 и 2, шину 3 управления, тактовую шину 4, триггеры 5 и 6, импульсный ключ 7, выходные шины 8 и 9, элементы ИЛИ-НЕ 10-17, элемент НЕ 18, элемент 19 задержки, элементы И-НЕ 20 и 2. Длительность сигналов на шинах 8 и 9 всегда сохраняется равной длительнос- а ти тактовых импульсов, что существенно повышает надежность работы уст.- ройства. 4 ил, 1420660Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах для разделения во времени двух независимых последовательностей импульсов.Цель изобретения - расширение функциональных воэможностей путем обеспечения возможности функционирования как в синхронном, так и в асинхрон ном режимах, при одновременном повышении надежности. функционирования,На фиг. 1 показана структурная ,электрическая схема устройства; на фиг. 2 - вариант выполнения элемента 15 задержки (19); на фиг. 3,4 - временные диаграммы, поясняющие работу устройства в синхронном и асинхронном режимах соответственно.Устройство (фиг. 1) содержит пер вую 1 и вторую 2 входные шины, шину 3 управления, тактовую шину 4. Шины 1 и 2 соединены с С-входами триггеров 5 и 6 соответственно, прямые выходы ко,торых соединены с первым и вторым входами соответственно импульсного ключа 7 с запоминанием сигнала управления, первый выход которого соединен с К-входом триггера 5 и первой выходной шиной 8, а второй вы ход - с К-входом триггера 6 и второй выходной шиной 9. Ключ 7 содержит первый элемент ИЛИ-НЕ 1 О, выход которого соединен с первым выходом ключа 7 и первыми входами второго 11 и третьего 12 элементов ИЛИ-НЕ, Выход элемента ИЛИ-НЕ 12 соединен с вторым выходом ключа 7 и первыми входами четвертого 13 и второго 11 элементов ИЛИ-НЕ. Вторые входы элемен тов ИЛИ-НЕ 11 и 13 соединены с выходами соответственно пятого 14 и шестого 15 элементов ИЛИ-НЕ, а также с первым и вторым соответственно входами седьмого элемента ИЛИ-НЕ. 16. Выходы элементов ИЛИ-НЕ 10 и 12 соединены соответственно с первым и вторым входами восьмого элемента ИЛИНЕ 17. Третий вход элемента ИЛИ-НЕ 16 через элемент НЕ 18 соединен с входом управления ключа 7. Выход элемента ИЛИ-НЕ 17 соединен с первым входом элемента 19 задержки. Первый и второй входы ключа 7 соединены с первыми входами первого 20 и второго 2155 соответственно элементов И-НЕ, выходы которых соединены с вторыми входами соответственно элементов И-НЕ 21 и 20, а также с первыми входами соответственно элементов ИЛИ-НЕ 14 и 15,вторые входы которых соединены с выходом, элемента ИЛИ-НЕ 16, четвертыйвход которого соединен с тактовымвходом ключа 7. Выходы элементов ИЛИНЕ 11 и 13 соединены с вторыми входами соответственно элементов ИЛИ-НЕ,10 и 12, третьи входы которых соединены с тактовым входом ключа 7, ачетвертые входы - с выходом элемента 19 задержки, второй вход которогосоединен с входом управления ключа 7.Р-входы триггеров 5 и б соединеныс шиной потенциала логический "1".Шина;3 управления и тактовая шина 4соединены соответственно с входом управления и тактовым входом ключа 7.На фиг, 3 показаны временные диаграммы, поясняющие работу устройствав синхронном режиме: а - на входнойшине 1; б - на входной шине 2; вна шине 3 управления; г - на тактовойшине 4; д - на выходе триггера 5;е - на выходе триггера 6; ж - на выходе элемента И-НЕ 20; з - на выходеэлемента И-НЕ 21; и - на выходе элемента НЕ 18; к - на выходе элементаИЛИ-НЕ 14; л - на выходе элементаИЛИ-НЕ 15; м - на выходе элемента ИЛИНЕ 16; н - на выходе элемента ИЛИ-НЕ11; о - на выходе элемента ИЛИ-НЕ 13;п - на выходной шине 8; р - на выходной шине 9; с - на выходе элемента 19задержки.Аналогичные диаграммы, приведенные на фиг. 4, поясняют работу устройства в асинхронном режиме (с - навыходе элемента ИЛИ-НЕ 17; ш - навыходе элемента 19 задержки., варианткоторого показан на фиг. 2).1Рассмотрим работу устройства в двух режимах.1. Режим тактирования.В исходном состоянии на шинах 1И 11и 2 - уровень логического 0 , нач 91 11шинах 3 и 4 вуровень логической 1триггеры 5 и 6 - в состоянии логического "0", на выходах элементов 20,21, 11, 13 и 17 - логическая "1", навыходах элементов 18, 14-16, 10, 12и 19 - логический "0".Поступающий на шину 4 тактовыйимпульс на шины 8 и 9 не проходит.Если входным импульсом устанавливается в состояние логической "1" триггер 5, то элементы 20, 14 и 17 изменяют свои выходные сигналы на противоположные, и в момент поступленияочередного тактового импульса на шине 8 появляется уровень логическойЭтот уровень вызывает сброс триг 5 гера 5 и удерживает триггер на элементах 10 и 11, а также триггер на элементах 10 и 12 в состоянии логической "1" по выходу элемента 10 вплоть до окончания импульса. Таким образом, с выхода элемента 10 выдается11 импульс с уровнем логическои 1 и ддительностью, равной длительности тактового импульса.Аналогичным образом в режиме 15 тактирования работает второй канал устройства.11. Асинхронный режим.На шинах 3 и 4 постоянно поддержи 11 11 в ает ся уровни логического 020В исходном состоянии на выходеч 11 инвертора 18 - уровень логическои 1 на выходах остальных элементов присутствуют те же уровни логических сигналов, что и в режиме тактирования.25 На выходе элемента 16 постоянно поди н Держивается уровень логического 0 вследствие чего элементы 14 и 15 работают как инвертары.С приходом импульса на шину 1 триг З 0 гер 5 устанавливается в состояние логической "1", на выходах элементов 20 и 11 появляются уровни логического "0", ана шине 8 - уровень логической "1". Этим уровнем сбрасывается35 триггер 5 и через элемент 17 запускается элемент 19 задержки, на выходе которого появляется уровень логической "1", закрывающий элементы 10 и 12, Таким образом, на шину 8 выдается имО пульс длительностью с, которая опре- Гделяется временем срабатывания элементов 10 и 17 и внутренним параметром задержки элемента 19. Длительность импульса на выходе элемента 1945 также равна 1 и определяет минимальный промежуток времени между окончанием импульса на соответствующем выходе устройства (в данном случае на шине 8) и.началом следующего импуль 50 са на одном из выходов устройства.Параметр с выбирается из следующих соображений.С одной стороны, время с определяет быстродействие устройства в асинхронном режиме и поэтому должно быть как можно меньше. С другой стороны, времядолжно быть достаточным для надежного сброса триггеров 5 и 6 и срабатывания элементов внешней схемы, в которой используется устройство, К таким элементам относятся триггеры и элементы с триггерными связями. Для надежного срабатывания этих элементов требуются импульсы с длительностью не менее 2 с,р, гДе с, - сРеДнее вРемя срабатывайия одного логического элемента. Отсюда вытекает условие для выбора параметрас 2 с (1)Учитывая условие (1), можно выполнить элемент 19 задержки на логических элементах так, как это показано на фиг. 2. Для приведенного примерагпараметр элемента задержки 1- =Зсср, а с учетом времени срабатывания элементов 10 и 17 (или 12 и 17) параметрравен 5. Если из схемы элементасрзадержки исключить инверторы, то с = = ь аС =3 с - минимальное значениеСР Э СРпараметра для данной схемы импульсного ключа 7.,3Триггер на элементах 20 и 21 позволяет с высоким разрешением по времени запомнить очередность поступления входных импульсов, что повышает надежность работы устройства.Надежность работы устройства повышается также за счет выполнения эле-ментов,14-16 в виде трехстабильного триггера с неполными связями для временного разделения тактового импульса и сигнала на выходе одного из элементов 20 и 21, Если к моменту тактового импульса оба выхода элементов 20 и 21 находятся в состоянии логической "1", то этот тактовый .импульс проходит на выход элемента 16 уровнем логической "1", удерживающим на выходах элементов 14 и 15 уровень логического "0", а на выходах элементов 11 и 13 - уровень логической "1", который запирает элементы 10 и 12, поэтому тактовые импульсы на шины 8 и 9 не проходят. Если же тактовый импульс приходит позже, чем успевает установиться уровень логического "0" на выходе одного из элементов 20 и 21, то на выходе элемента 14 или 15 вы 11 Ъ 1 рабатывается уровень логическои 1 запирающий элемент 16 и устанавливающий на выходе элемента 11 или 13 уровень логического "011, вследствие чего данный тактовый импульс проходит на нину 8 или 9. Таким образом, длительность сигналов на шинах 8 и 9. устройства всегда сохраняется равной5 14206 длительности тактовых импульсов, что . существенно повышает надежность работы устройства.Технико-экономическими преимущест 5 вами предлагаемого устройства по сравнению с прототипом являются расширение функциональных возможностей (возможности работы как в асинхронном, так и в синхронном режимах)а также повышение надежности функционирования,Формула изобретения15Устройство для временного разделения двух последовательностей импуль сов, содержащее первый и второй триггеры, С-входы которых соединены соответственно с первой и второй входными шинами, прямые выходы - соответственно с первым ивторым входами импульсного ключа с запоминанием сигнала управления, тактовый вход которого соединен с тактовой шиной, апервый и второй выходы - соответственно с первой и второй выходными шинами, а также с К-входами соответственно первого и второго триггеров, прйчем импульсный ключ с запоминанием сигнала управления содержит первый элементЗО ИЛИ-НЕ, выход которого соединен с первым выходом импульсного ключа с запоминанием сигнала управления, с первыми Ъходами второго и третьего элементов ИЛИ-НЕ, выход последнего 35 из которых соединен с первыми входами первого и четвертого элементов ИЛИ-НЕ и вторым выходом импульсного ключа с запоминанием сигнала управления, причем вторые входы первого и третьего элементов ИЛИ-НЕ соединены с выходами соответственно второго и .четвертого элементов ИЛИ-НЕ, а третьи входы - с тактовым входом импульсного ключа с запоминанием сигнала управле ния, а также элемент НЕ, о т л и - ч а ю щ е е с я тем, что, с целью 60расширения функциональных возможностей за счет обеспечения воэможности функционирования как в синхронном, так и в асинхронном режимах при одновременном повышении надежности функционирования, в него введена шина управления, соединенная с входом управления импульсного ключа с запоми нанием сигнала управления, а 0-входы первого и второго триггеров соединены с шиной потенциала логической "1", причем в состав импульсного ключа с запоминанием сигнала управления введены с пятого по восьмой элементы ИЛИ-НЕ, элемент задержки, первый и второй элементы И-НЕ, первые входы которых соединены соответственно с первым и вторым входами импульсного ключа с запоминанием сигнала управления, а выходы - с вторыми входами соответственно второго и первого элементов И-НЕ, а также с первыми входами соответственно пятого и шестого элементов ИЛИ-НЕ, причем вторые входы пятого и шестого элементов ИЛИ-НЕ соединены с выходом седьмого элемента ИЛИ-НЕ, первый и второй входы которого соединены с выходами соответственно пятого и шестого элементов ИЛИ-НЕ, а также с вторыми входами соответственно второго и четвертого элементов ИЛИ-НЕ, третий вход через элемент НЕ и четвертый вход непосред- ственно - соответственно с входом управления и тактовым входом импульсного ключа с запоминанием сигнала управления, причем выходы первого и третьего элементов ИЛИ-НЕ соединены соответственно с первым и вторым входами восьмого элемента ИЛИ-НЕ, выход которого соединен с первым входом элемента задержки, второй вход которого соединен с входом управления импульсного ключа с запоминанием сигнала управления, а выход - с четвертыми входами первого и третьего элементов ИЛИ-НЕ14206 бО а Ю г д е К 3 и к П и С о з г т а о Угу1 ц Тру Т Сдд и йр йу Сц Фиг.Составитель С,Будови едактор А.Маковская Техред М.Ходанич ороль ррект Заказ 4334 28ственногообретений-35, Раушс Ттр ажГосуелам Подписнокомитета СССи открытийкая наб д,ВНИИПИ по д 3035 Мос
СмотретьЗаявка
4150116, 19.11.1986
МОРСКОЙ ГИДРОФИЗИЧЕСКИЙ ИНСТИТУТ АН УССР
ЕРМАКОВ АЛЕКСАНДР ГРИГОРЬЕВИЧ, ШУГАЕВ АЛЕКСАНДР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03K 5/26
Метки: временного, двух, импульсов, последовательностей, разделения
Опубликовано: 30.08.1988
Код ссылки
<a href="https://patents.su/5-1420660-ustrojjstvo-dlya-vremennogo-razdeleniya-dvukh-posledovatelnostejj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для временного разделения двух последовательностей импульсов</a>
Предыдущий патент: Селектор импульсов по длительности
Следующий патент: Устройство для мажоритарного выбора асинхронных сигналов
Случайный патент: Устройство для выстойки корпусов конфет к конфетоотливочной машине