Устройство формирования адресного сигнала псевдокадра

Номер патента: 1417204

Авторы: Ватутин, Ивахив, Кушнир, Пацарнюк, Пуйда, Пучинский

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛ ИСТИЧЕСНРЕСПУБЛИК д 1 204 4 Н 04 Ю 11/00(21) (гг) 46) Пуйда иОСУДАРСТВЕКНЫЙ НОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВ 4228671/24-0916,02,8715,08,88, Бюл, 9 30(56) Авторское свидетельство СССРФ 516086, кл. С 08 С 19/28, 1975,(54) УСТРОЙСТВО ФОРМИРОВАНИЯ АДРЕСНОГО СИГНАЛА ПСЕВДОКАДРА(57) Изобретение относится к автомтике и телемеханикеЦель изобретеия - обеспечение возможности формирования адресного сигнала при изменяющейся величине псевдокадра, Дляэтого устр-во содержит ключи 1, 1225, г-р 2 тактовых импульсов, индивидуальные счетчики 3, эл-ты ИЛИ 4,10 и 1, интегрирующие счетчики 5,счетчик 6 числа позиций в псевдокадре, формирователь 7 кода расположения, умножители 8 и 9, регистр 26сдвига, блоки задержки 27 и 28, делитель 29, блок запрета 30, блок памяти 31 размера псевдокадра, блоксравнения 32 и блок памяти 33 порождающего слова. 1 ил,1417204 К;-Р б(ш) Изобретение относится к автоматике и телемеханике и может быть использовано в многоканальных системах передачи информации с временным уп 5 лотнением каналов.Целью изобретения является обеспечение возможности Формирования адресного сигнала при изменяющейся длине псевдокадра. 10На чертеже представлена структурная электрическая схема устройства формирования адресного сигнала псевдокадра.Устройство содержит И первых клю чей 1, генератор 2 тактовых импульсов, И индивидуальных счетчиков 3, Ипервых элементов ИЛИ 4, Иинтегрирующих счетчиков 5, счетчик 6 числа текущих позиций, Формирователь 20 7 кода расположения, первый и второй умножители 8 и 9, второй и третий элементы ИЛИ 10 и 11, первый и второй дополнительные ключи 12 и 13, (И) вторых ключей 14, третий, четвертый, 25 пятый, шестой, седьмой, восьмой, девятый, десятый и одиннадцатый ключи 15-23, М двенадцатых ключей 24, И тринадцатых ключей 25, регистр 26 сдвига, первый и второй блоки 27 и 28 задержки, делитель 29, блок 30 запрета, блок 31 памяти размера псевдокадра, блок 32 сравнения и блок 33 памяти порождающего слова., Устройствоформирования адрес- . ного сигнала псевдокадра работает следующим образом.В каждый тактовый момент на одном из входов устройства, соответствующем каналу, Отсчет кОторОГО передается в 40 данный тактовый момент, подается потенциал, благодаря которому открывается по входу первый ключ 1 соответствующей цепи. Через открытый первый ключ 1 тактовый импульс от генератора 2 проходит на соответствующий инди" видуальный счетчик 3 и одновременно через все те первые элементы ИЛИ 4, с которыми данный канал имеет связь, на закрепленные за данными первыми элементами ИЛИ 4 интегрирующие счет 50 чики 5, От первого и второго каналов тактовый импульс проходит на все первые элементы ИЛИ 4, от третьего канала - на все первые элементы ИЛИ 4, начиная со второго, и т.д. В процес 55 се работы устройства на индивидуаль 1 ных счетчиках 3 ведется текущий подсчет числа существенных выборок каждого из источников, формирующих псевдокадр, а на интегрирующих счетчиках 5, каждый из, которых установлен на выходе соответствующего первого элемента ИЛИ 4, ведется текущий подсчет суммарного числа тактовых импульсов, прошедших через эту схему, Каждый -ый интегрирующий счетчик 5 суммирует число тактовых импульсов, прошедших по всем (+1)-ом каналах, начиная с первого, на последнем (И 2) ом счетчике 5 суммируются импульсы от всех каналов, за исключением последнего.Подсчет общего числа тактов, поступающих от генератора 2, осуществляется счетчиком 6.Процесс формирования ш-той составляющей адреса псевдокадра описывается выражением О, если )=1Я,(ш), если )=21Я -2(ш)= Як(ш), если 13.к б(ш) - содержимое индивидуальногосчетчика 3, относящегося кК-тому каналу, на ш-томтакте работы устройства;5 -2(ш) - содержимое (1-2)-ого интегрирующего счетчика 5 наш-том такте работы устройства;Р, - порождающее слово, котороесоответствует ш-тому такту;- номер канала, по которомуимеется разрешение,Эта зависимость реализуется соответствующей организацией работы формирователя 7, второго умножителя 9,шестого ключа 18, пятого ключа 17 ичетвертого ключа 16. В каждый тактовый момент на первый вход второго умножителя 9 через открытый пятый ключ17 и второй элемент ИЛИ 10 поступаетсодержимое того из интегрирующихсчетчиков 5, на пути прохождения которого открыт второй ключ 14, либосодержимое индивидуального счетчика3, если открыт первый дополнительныйключ 12,В каждый тактовый момент Открывается только один из группы вторыхключей 14, а именно тот, по каналукоторого имеется разрешение, и в каз 1417204 5 1 О 25 40 честве первого сомножителя на второй умножитель 9 поступает содержимоепервого из группы интегрирующих счетчиков 5. На второй вход умножителя 8 в каждый ш-тый тактовый момент поступаеттекущее число В от блока 33 черезоткрытый шестой ключ 18, Соответствующее ш-ому такту работы устройствазначение В, вовремя поступает к второму умножителю 9 благодаря разнесению во времени моментов открывания,соответствующих ключей. Текущее значение порождающего слова 0 , отвечающее ищдой ш-ой позиции псевдокадраформируется рекуррентно с помощью ойредепенным образом объединенных первого умножителя 8, делителя29, девятого ключа 21, восьмого ключа 20, седьмого ключа 19 и десятогоключа 22. Порядок формирования текущего значения порождающего слована ш-ом шаге формирования адресапсевдокадра отображается формулой 1) =В ,(ш)/Б (ш).Значение порождающего слова, получеиного на предыдуще (ш.)-ом такте, которое находится в блоке 33 через открытый десятый ключ 22, поступает по второму входу .к первому умножителю 8, До начала работМ устройства (ш=О) в ячейке хранится число 0 = =Э,=1. Число, отображающее количество текущих позиций псевдокадра, поступает от счетчика 6, одйовременно как через открытый девятый ключ 21 на первый вход первого умножителя 8,так и на второй вход блока 32, С вы-,хода первого умножителя 8 через открытый восьмой ключ 20 делимое поступает на вход делимого делителя 29,на вход делителя которого через открытый седьмой ключ 19 и третий элемент ИЛИ 11 подается содержимое того из индивидуальных счетчиков 3, на пути прохождения которого открыт двенадцатый ключ 24. В каждый тактовый момент открывается только один из группы двенадцатых ключей 2, а именно тот, по каналу которого имеется разрешение,Итак, в ш-ом такте на выходе делителя 29 получаем значение слова 0 которое через оФКрытый одиннадцатый ключ 23 подаете и блок 33. Одиннадцатый ключ 23 управляется блоком 30, на выходе которого появляется запрет лишь в том случае, когда на его вход 11 из счетчика б поступает нуль , т.е, на последней позиции псевдокадра.Пары ключей, сопутствующих первому умножителю 18 (девятый ключ 21 и десятый ключ 22), делителю 29 (вось" мой ключ 20 и седьмой ключ 19), второму умножителю 9 (шестой ключ 18 и пятый ключ 17), а также четвертый,ключ 16, открываются с некоторой временной задержкой, равной соответственно С , по отношению к тактовомуимпульсу и С, с, Г - по отношениюк предыдущему соседу,Дпя предотвращения гонок девятыйключ 21 и десятый ключ 22 открываютсяс временной задержкой ь по отношениюк моменту появления тактового импуль 20 са (соответствует длительности записи счетных импульсов в счетчик б и ихпоступления ко входу первых ключей 1) на выходе генератора 2. Восьмой ключ20 и седьмой ключ 19 открываются сзадержкой ь , равной длительности операции перемножения первого умножителя 8, шестой:ключ 18 и пятый ключ 17открываются с задержкой Г, равнойдпительности операции деления и передачи сформированного слова Р в блок33. Сигналы, открывающие указанные ключи, формируются на выходах второго блока 28.Через открытый четвертый ключ 1 б ш-ая составляющая адреса псевдокадра поступает в.формирователь 7.В формирователе 7 формируется значение адреса как сумма его ш-ых сла- гаемых 45где М - длина (общее число выборочныхзначений) псевдокадра.Устройство работает по описанномуалгоритму до тех пор, пока на выходе блока 32 не появится потенциал, открывающий третий ключ 15. Блок 32 срабатывает в том случае, когда число теку" щих позиций псевдокадра сравнивается с уставкой блока 31. Значение уставки 55на единицу меньше длины числа позиций псевдокадра, т,е, равно И, Срабатывание блока 32 свидетельствует о том, что устройство приступило к последнему Б-ному шагу формирования адреса14172 псевдокадра, после окончания которого через открытый третий ключ 15 сигнал с выхода второго блока 28 поступает на управляющие входы тринад 5 цатых ключеи 25, открывая их, Времяь задержки их открытия равно времени передачи очередного слагаемого адреса в формирователь 7.Через открытые к моменту поступления последней позиции псевдокадра тринадцатые ключи 25 в регистр 26 подается содержимое всех индивидуаль- ф ных счетчиков 3 (код состава) и формирователя расположения 7 через второй дополнительный ключ 13. Содержимое регистра 26 по тактовым импульсам генератора 2 сдвигается через .выход устройства в линию связи.Тактовые импульсы, которые прошли через Открытый в момент формирования последней позиции псевдокадра.третийкшдч 15, устанавливают в исходноесостояние как счетчик 6 и блок 33,так и все индивидуальные счетчики 3, 25интегрирующие счетчики 5 и:формирователь 7 (у всех начальное"состояние-нулевое) с временной задержкой о,созданной первым блоком 27, Время;, определяется длительностью пере" ЗОдачи содержимого индивидуальных счетчиков 3 и формирователя 7 в регистр 26,Формула изобретения 36Устройство формирования адресного сигнала псевдокадра, содержащее формирователь кода. расположения, регистр сдвига, вход синхронизации которого подключен к первому выходу ге О нератора тактовых импульсов и Б цепей, каждая из которых состоит иэ последовательно соединенных. первого ключа н индивидуального счетчика, а управляющие входы первых ключей всех Б цепей объединены и подключены к второму выходу генератора тактовых импульсов, о т л и ч а ю щ е е с я тем, что, с целью обеспечения возможности фОрмирования адресного сигнала 50 при изменяющейся величине псевдокад-. ра, введены Бпервых элементов ИЛИ, . Бинтегрирующих счетчиков, Бвторых ключей, первый и второй доцолни-ключи, торой и третий элементы ИЛИ, блок сравнения, счетчик числа позиции в псевдокадре, блок памяти размера псевдокадра, третий четвертый, пятый, шестой, седьмой, восьмой,04 6девятый, десятый и одиннадцатый ключи, блок запрета, первый и второй ум-.ножители, делитель, блок памяти порождающего слова и первый и второйблоки задержки, а в каждую иэ Б цепей введены двенадцатый и тринадцатый ключи, входы которых объединеныи подключены к выходу индивидуального счетчика соответствующей цепи,.управляющие входы индивидуальныхсчетчиков всех Б цепей и всех Бинтегрирующих счетчиков объединены иподключены к выходу первого блоказадержки, вход которого объединен. суправляющими входами тринадцатых ключей всех Б цепей, управляющим входомвторого дополнительного ключа, первым.входом блокй памяти порождающего слова, входом счетчика числа позиций впсевдокадре, и подключен к выходутретьего ключа, первый вход которогоподключен к первому выходу второгоблока задержки, второй, третий, четвертый и пятый выходы которого подключены соответственно к первому входучетвертого ключа, объединенным первымвходам пятого и шестого ключей, объединенным первым входам седьмого ивосьмого ключей и объединенным первым входам девятого и десятого ключей, выходы которых через первый умножитель подключены к второму входувосьмого ключа, выход которого соединен с первым входом делителя, второйвход которого соединен с выходомседьмого ключа, второй вход которогочерез третий элемент ИЛИ подключен квыходам двенадцатых ключей всех Б цепей, вторые входы которых объединеныс входами первых ключей соответствующих цепей, входы Бпоследних изкоторых объединены с первыми входамисоответственно первого дополнительного клюа и Бвторых ключей, выхо-ды которых вместе с выходом первогодополнительного ключа соединены с соответствующим (Б)-ми входами второго элемента ИЛИ, выход которого соединен с вторым входом пятого ключа,выход которого через последовательносоединенные второй умножитель, четвертый ключ и формирователь кода расположения подключен к второму входувторого дополнительного ключа, выходкоторого вместе с выходами тринадцатых ключей всех Б цепей подключены ксоответствующим (Б+1)-и входам регистра сдвига, выход первого блока эа 7 1417204 8держки подключен к второму входу фор тактовых импульсов, выход блока памирователя кода расположения, причем мяти размера псевдокадра подключен второй вход второго умножителя соеди- к второму входу блока сравнения, вынен с выходом шестого ключа, второй хрд которого соединен с вторым вхо,вход которого объединен с вторым вхо- дом третьего ключа, выход индивидудом десятого ключа и подключен к вы- , вльного счетчика первой цепи подклюходу блока памяти порождающего слова, чен к второму входу первого дополни- второй вход которого через одиннадца- тельного ключа, х+1 входов каждого тый ключ соединен с выходом делителя, 10 -го из Ипервых элементов ИЛИ а второй вход одиннадцатого ключа (где =1, Б) подключены к выходам через блок запрета объединен с вто- первых ключей соответствующих с перрым входом девятого ключа и первым вой по (+1)-й цепей, а выход каждо- входом блока сравнения и подключен го иэ Ипервых элементов ИЛИ к выходу счетчика числа текущих пози б через соответствующий интегрируюций, второй вход которого объединен, щий счетчик подключен к второму с входом второго блока задержки и под- входу соответствующих Мвторых ключен к второму выходу генератора ключей.Составитель В.ШевцовРедактор Н,Горват Техред М.Ходанич Корректор С,ШекмарЗаказ 4078/57 Тираж 660 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4

Смотреть

Заявка

4228671, 16.02.1987

ПРЕДПРИЯТИЕ ПЯ В-8525, ЛЬВОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. ЛЕНИНСКОГО КОМСОМОЛА

ВАТУТИН СЕРГЕЙ ИВАНОВИЧ, ИВАХИВ ОРЕСТ ВАСИЛЬЕВИЧ, КУШНИР ЗЕНОВИЙ ОРЕСТОВИЧ, ПАЦАРНЮК ЯРОСЛАВ ВАСИЛЬЕВИЧ, ПУЙДА ВЛАДИМИР ЯКОВИЧ, ПУЧИНСКИЙ БОГДАН ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H04J 11/00

Метки: адресного, псевдокадра, сигнала, формирования

Опубликовано: 15.08.1988

Код ссылки

<a href="https://patents.su/5-1417204-ustrojjstvo-formirovaniya-adresnogo-signala-psevdokadra.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования адресного сигнала псевдокадра</a>

Похожие патенты