Устройство для некогерентного приема сигналов с относительной фазовой манипуляцией

Номер патента: 1396291

Автор: Аснин

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН А 1 Н 04 Ь 27 22 ОПИСАНИЕ ИЗОБРЕТЕНИЯ А ВТОРСКОМ ТЕЛЬС электр стовер т пере ки имгнанизаСУДАРСТВЕННЫЙ КОМИТЕТ СССРДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИИ(71) Куйбышевский электротехничесинститут связи(56) Борисов Ю.П. и др. Основы мнгоканальной передачи информации.Связь, 1967, с, 90. 54) УСТРОЙСТВО ДЛЯ НЕКОГЕРЕНТНОГОРИЕМА СИГНАЛОВ С ОТНОСИТЕЛЬНОЙ ФАОВОЙ МАНИПУЛЯЦИЕЙ 57) Изобретение относится к вязи и позволяет повысить д ость приема, Устр-во содержи ножители 1-4, блоки 5-7 зад ульсов, генератор 8 опорных ов, сумматор 9, блок 10 син ции, компаратор 11, ячейки п(ЯП) 12-14, интеграторы 15, 16 и блок17 формирования опорных напряжений.Генератор 8 на одном выходе формирует сигнал 8(1), форма которого совпадает с формой посылки, а на другомвыходе - сопряженный по Гильбертулсигнал Б(с). По сигналу блока 1 Осигналы, сформированные из входногосигнала с помощью перемножителей 1,2 и интеграторов 15,16, эаноминаютсяв соотв. ЯП 12, 13. По следующемусигналу блока 10 интеграторы 15, 16обнуляютсяПеремножители 3, 4 умножают запомненные в соотв, ячейкахзначения на опорные сигналы, сформированные блоком 17. Сумматор 9 формирует выходной сигнал П , которыйзапоминается в ЯП 14, Компаратор 11формирует сигнал " 1", если П ,О,и сигнал "-1", если ПО, Поясняется работа блока 17, 1 з,п, ф-лы,3 ил,Блок 17 формирования опорных напряжений содержит первый и второй делители 18 и 19 напряжений, первый, второй, третий, четвертый, пятый и шестой нелинейные элементы 20-25, первый и второй элементы 26 и 27 за,держки импульсов, первый и второй компараторы 28 и 29, первый и второй инверторы 30 и 31, первый, второй, ,третий и четвертый ключи 32-35, элемент 36 антисовпадений, элемент И 37, счетный триггер 38, ячейку 39 памяти и ждущий мультивибратор 40,40 Устройство работает следующим образом.При приеме -й посылки входной сигнал поступает на входы первого 45 и второго перемножителей 1 и 2, Кроме того, блок 10 синхронизации формирует импульс длительностью ьс с Т, где Т - длительность посылки, который фиксирует момент С; начала обработки входного сигнала, связанного с -й посылкой. Этот импульс запускает генератор 8 опорных сигналов. На одном выходе генератора 8 опорных сигналов действует сигнал Б(й), форма которого совпадает с формой посылки, а на другом выходе - сопряженныйлпо Гильберту сигнал Я И) . С помощью цепочки последовательно соединенных Изобретение относится к электросвязи и может быть использовано всистемах передачи сигналов с относительной фазовой манипуляцией,Цель изобретения - повышение достоверности приема.На фиг, 1 изображена структурнаяэлектрическая схема предложенногоустройства, на фиг. 2 - структурная 10электрическая схема блока формирова ния опорных напряжений; на фиг. 3 -, амплитудные характеристики нелинейных элементов, входящих в состав блока формирования опорных напряжений. 15Устройство для некогерентногоприема сигналов с относительной фа зовой манипуляцией содержит первый,: второй интеграторы 15 и 16, блок 17формирования опорных напряжений,перемножителей 1 (2) и интегратора15 (16) формируются напряжения;П, = КР;созВЦ, = КР, зпвгде Р - знак -й посылки равный1 У0; - разность фаз несущих колебаний на передаче и приемепри -й посылки;К - коэффициент пропорциональности,В момент ;, окончания 1-й посылки или начала +1 посылки импульс,выработанный блоком 10 синхронизации,поступает на первые входы ячеек 12и 13 памяти, вследствие чего величины напряжений Пи П запоминаются в ячейках 12 и 13 памятиТот жеимпульс задерживается в блоках 5 и 6задержки импульсов на величинуСТ и поступает на вторые входы интеграторов 15 и 16, что приводит к их обнулению, После этого начинается прием следующей посылки,Блок 17 формирования опорных напряжений вырабатывает напряжения;П = созд1Цз, = з 1 п ,С помощью перемножителей 3 и 4и сумматора 9 формируется выходнойсигнал П ы = КР, который запоминаВется в ячейке 14 памяти, причем запись в эту ячейку памяти производится после того, как сформируется напряжение Ьзы, для чего импульс свыхода блока 10 синхронизации поступает на второй вход ячейки 14 памяти через блок 7 задержки импульсов,причем время задержки1 блока 7задержки импульсов должно быть меньше Т. С выхода ячейки 14 памяти сигнал поступает на компаратор 11, гдепроисходит сравнение Б, с нулем.В результате на выходе компаратора 11формируется сигнал "1", если П ,О,и сигнал "-1", если Увы( О,Блок 17 формирования опорных напряжений работает следующим образом,Напряжения П, и П поступают на входы делителей 18 и 19 напряжений, на выходе которых соответственно появляются напряжения.У,=188,;Н = с 80; .Амплитудные характеристики третьего и пятого нелинейных элементов 221396291 50 и 24 имеют соответственно следующийвид: 13,= агсСд Ж);С помощью четвертого и шестого нелинейных элементов 23 и 25, прецставляющих собой двухполупериодные выпрямители, и второго компаратора 29 осуществляется сравнение по мо дулю напряжений Б и Б, Если имеет место неравенство Б 1 с 101, то третий ключ 34 пропускает на выход напряжение, выработанное третьим нелинейным элементом 22, а при другом 15 знаке неравенства на выход этого ключа поступает напряжение, выработанное пятым нелинейным элементом 24. Таким образом обеспечивается положение рабочей точки на кривой Р, 5, 3 20 в пределах отрезка -1, 1 по оси абсцисс (фиг, 3),Напряжение с выхода третьего ключа 34 поступает на входы первого и второго нелинейных элементов 20 и 21, 25 имеющих соответственно следующие амплитудные характеристики:Пвы з-п(0 в )Эти напряжения поступают на входы первого и второго ключей 32 и 33 непосредственно и через первый и второй инверторы 30 и 31, В зависимости от выходного сигнала счетного триггера 38 на выходах блока 17 фор 35 иирования опорных напряжений появляются весовые напряжения Б, и ППри приеме 1-й посылки состояние счетного триггера 38 устанавливается произвольным. При приеме следующих посылок состояние счетного, триггера .38 устанавливается следующим образом. Импульс в момент С с выхода блока 10 синхронизации поступает на вход блока 17 формирования опорных напряжений, вследствие чего запускается ждущий мультивибратор 40Импульс с выхода этого мультивибратора длительностью Ь С, с Тзамыкает четвертый ключ 35 и сигнал с выхода второго компаратора 29 поступает на вход элемента 36 антисовпадений, На первый вход элемента 36 антисовпадений поступает сигнал с выхода ячейки 39 памяти, в которой записан выходной сигнал второго компаратора 29, полученный при приеме предыдущей посылки, На выходе элемента 36 антисовпадений появляется сигнал"1", в том случае, когда при приеме х-й и -1-й посылок результаты сравнения по модулю напряжений 0 и Б оказались различными. Первый компаратор 28 сравнивает напряжение Б с нулем, Если П с О, то на его выходе появляется сигнал " 1". Таким образом на входах элемента И 37 появляются сигналы "1", в случае, если рабочая точка оказалась на отрезках Б,З или о, 2 (фиг, 3).Первый элемент 26 задержки импуль 1 И сов имеет время задержки д 1 сС,м и импульс с его выхода поступает на вход элемента И 37, Если рабочая точка оказалась на отрезках Е,З или а, й, то на остальных входах элемента И 37 действуют сигналы "1" и на выходе этого элемента появляется импульс, перебрасывающий счетный триггер 38, Учитывая то, что состояние третьего ключа 34 при приеме рассматриваемой посылки изменится по сравнению с состоянием этого ключа при приеме предыдущей посылки, мы имеем перескок рабочей точки с отрезка 5,О на отрезок о,или наоборот с одновременной инверсией напряжений, полученных с помощью первого и второ" го нелинейных элементов 20 и 21 (фиг. 3)., Второй элемент 27 задержки импульсов обеспечивает запись выходного напряжения второго компаратора 29 в ячейку памяти 39 по окончании описанных процессов, причем время задержки с 1 элементом 27 задерж(41ки импульсов должно удовлетворять следующему неравенству:Ам сТ фк (4) формула изобретения 1, Устройство для некогерентного приема сигналов с относительной фазозой манипуляцией, содержащее сумматор, блок синхронизации, вход которого подключен к первым входам первого и второго перемножителей, выходы которых соединены с первыми входами соответственно первого и второго интеграторов, при этом выход блока синхронизации соединен с входом генератора опорных сигналов, первый и второй выходы которого соединены с вторымн входами соответственно первого и второго перемножителей, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности приема, вве 139 б 291дены третий и четвертый перемножители, три блока задержки импульсов,три ячейки памяти, компаратор и блокформирования опорных напряжений,первый вход которого подключен к выходу блока синхронизации, к входампервого, второго и третьего блоковзадержки импульсов и к первым входампервой и второй ячеек памяти, вторые 1 Овходы которых подключены к выходамсоответственно первого и второгонтеграторов, вторые входы которыхподключены к выходам соответственноервого и второго блоков задержкимпульсов, при этом выход первой ячей.и памяти соединен с первым входомретьего перемножителя и вторым вхоом блока формирования опорных напряений, первый выход которого соеди Оен с вторым входом третьего переножителя, выход которого соединенпервым входом сумматора, второйход которого подключен к выходу четертого перемножителя, первый входоторого соединен с выходом второй,чейки памяти и с третьим входомлока формирования опорных напряже,ий, второй выход которого соединенвторым входом четвертого перемноМжтеля, Выход сумматора соединен спервым входом третьей ячейки памяти,Выход. которой подключен к входу ком 1 аратора, а выход третьего блокаадержки импульсов - к второму входуретьей ячейки памяти,35 2, Устройство по п. 1, о т л и- Ч а ю щ е е с я тем, что блок Форми 9 ования опорных напряжений содержит40 два делителя напряжений, шесть нелинейных элементов, два элемента задержки импульсов, два компаратора, два иннертора, четыре ключа, элемент нтисовпадения, элемент И, счетный триггер, ячейку памяти и ждущий муль 45 тивибратор, вход которого соединен с входом первого элемента задержки импульсов, выход которого соединен с первым входом элемента И и входом второго элемента задержки импульсов, выход которого соединен с первым входом ячейки памяти, выход которой подключен к первому входу элементаантисовпадения, выход которого соединен, с вторым входом элемента И, выход которого подключен к входу счетного триггера, выход которого подключен к первым входам первого и второго ключей, вторые входы которыхподключены к выходам соответственнопервого и второго инверторов, входыкоторых соединены с выходами соответственно первого и второго нелинейных элементов, входы которых подключены к выходу третьего ключа, первый вход которого подключен к выходутретьего нелинейного элемента, входкоторого соединен с входом четвертого нелинейного элемента, с входомпервого компаратора и выходом первого делителя напряжений, первый и второй входы которого подключены соответственно к первому и второму входам второго делителя напряжений, выход которого соединен с входом пятого нелинейного элемента и входомшестого нелинейного элемента, выходкоторого подключен к первому входувторого компаратора, выход которогосоединен с вторым входом третьегоключа, вторым входом ячейки памятии первым входом четвертого ключа,выход которого соединен с вторым входом элемента антисовпадения, приэтом выход ждущего мультивибратораподключен к второму входу четвертогоключа, выход четвертого нелинейногоэлемента соединен с вторым входомвторого компаратора, выход первогокомпаратора соединен с третьим входом элемента И, выход пятого нелинейного элемента соединен с третьимвходом третьего ключа, выходы первого и второго нелинейных элементовсоединены с вторыми входами соответственно первого и второго ключей,выходы которых являются соответственно первым и вторым выходами блокаФормирования опорных напряжений, первым, вторым и третьим входами которого являются соответственно вход ждущего мультивибратора, первый входпервого делителя напряжений и второйвход второго делителя напряжений,1396291 Фых Составитель О.ГеллерТехред М,Дидык Редактор М.Бандур орректор О.Кравцова аказ 2506/58 писн олиграфическое предприятие, г. Ужгород, ул. ктная, 4 вен иэ Тираж 660 ВНИИПИ Государственного к по делам изобретений и 13035, Москва, Ж, Раушск

Смотреть

Заявка

3944239, 13.08.1985

КУЙБЫШЕВСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ

АСНИН ЛЕВ БЕНЦИАНОВИЧ

МПК / Метки

МПК: H04L 27/227

Метки: манипуляцией, некогерентного, относительной, приема, сигналов, фазовой

Опубликовано: 15.05.1988

Код ссылки

<a href="https://patents.su/5-1396291-ustrojjstvo-dlya-nekogerentnogo-priema-signalov-s-otnositelnojj-fazovojj-manipulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для некогерентного приема сигналов с относительной фазовой манипуляцией</a>

Похожие патенты