Устройство для синхронизации вычислительной системы
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
/,АНИЕ ИЗОБРЕТЕНИЯ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 5Т; Пластуатушкин ство СССР 4, 1979./04, 1983,(54) УСТРОЙСТВО ДЛЯВЫЧИСЛИТЕЛЬНОЙ СИСТЕ ХРОНИЗАЦИИ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(57) Изобретение относится к областивычислительной техники и может бытьиспользовано при построении вычислительных систем.на базе несколькиходнотипных цифровых вычислительныхмашин, Отличительной особенностьюустройства является автоматическоебез участия оператора обеспечениесинхронизации вычислительных систем.Целью изобретения является повышение быстродействия. Поставленнаяцель достигается введением четвертого, пятого элементов И, второго триггера. 3 ил.12264Изобретение относится к вычислительной технике и может быть использовано при построении вычислительныхсистем на базе нескольких однотипных цифровых вычислительных машин.Цель изобретения - повьппениебыстродействия устройства,На фиг. 1 приведена схема устройства; на фиг. 2 - временная диаграм"ма рабаты устройства при нахождениисигнала точного времени но второйполовине цикла выработки управляюппх сигналов; на фиг. 3 - временнаядиаграмма работы устройства при нахождении сигнала точного временив первой половине цикла выработкиуправляющих сигналов.Устройство содержит задающийгенератор 1, счетчик 2, дешифратор3, триггеры 4 и 5, элементь: И 6 - 10,элемент ИЛИ 11, элемент НЕ 12, страбирующий вход 13 устройства, выходы14 устройства.Устройство работает следующимобразом.Задающим генератором 1 формируется серия тактовых импульсов, которая поступает на счетный вход счетчика 2. По состояниям счетчика 2 навыходах дешифратора 3 при синхронном режиме работы устройства с сигналом точного времени формируетсяш выходных сигналов, а при несин хронном режиме работы устройства(ш) или (тп+1) выходных сигналов,Несинхронная работа устрайс гна пасигналу точного времени, поступающему по стробирующему входу 13,фиксируется на триггере 4 или 5.В зависимости от состояния триг"герон 4 и 5 последний (и-й) сигнална выходе элемента ИЛИ 11 вырабатывается по принятию счетчиком 2 состояния (ш) или ш или (оп+1), Выходные сигналы 1,2 .л, п,и через выходы 14 устройства поступают на управляющие входы ЦВИ вычис-.лительной системы. По появлению последнего (и-го) сигнала на выходеэлемента ИЛИ 11 производится обнуление триггеров 4 и 5 и счетчика2, т.е. переход на следующий циклвыработки управляющих сигналов. При несинхронной работе устройст" ва с сигналом точного времени цикл выработки управляющих сигналов изменяется на величину длительности одного такта (фью) работы задающего 282генератора 1. При этом количествоуправляющих сигналов н цикле остается неизменным, т.е. последний управляющий сигнал цикла формируется на(пт)-м или (ш+1)-м значении счетчика 2.На временных диаграммах (фиг. 2и 3) изображены сигналы на прямомвыходе триггера 4, на инверсном выходе триггера 5, на прямом выходестар 1 пего разряда счетчика 2 (Ст,р.2)и на инверсном его выходе (Ст.р,2)старпего разряда счетчика 2,Рассмотрим работу устройствапри нахождении сигнала точного времени во второй половине цикла выработки управляющих сигналов на временной диаграмме (фиг. 2),В момент времени Т, во времяпоявления сигнала точного временипо стробирующему входу 13, сигналчерез элемент НЕ 12 и через элементИ 9 поступает на единичный входтриггера 4.В момент временина (ш)-мвыходе дешифратора 3 формируетсясигнал, который через элемент И 6 иэлемент ИЛИ 11 поступает на нулевые входы триггеров 4 и 5 и счетчика 2,т.е. переход на следующий циклвыработки управляющих сигналов.В момент времени 1 п во времяпаянления сигнала точного временипа стробирующему входу 13, сигналс (ш)-го выхода дешифратора 3через элемент И 7 и элемент ИЛИ 11поступает на нулевые входы тригге рон 4 и .5 и счетчика 2, т.е, переход на следующий цикл выработкиуправляющих сигналов.В момент времени , во время появления сигнала точного времени по стробирующему входу 13, сигнал иэ т-го выхода дешифратора 3 через элемент И 8 и элемент ИЛИ 11 поступает на нулевые входы триггеров 4 и 5 и счетчика 2, т.е. переход, на следукнций цикл выработки управляющих сигналов.В последующей работе устройства цикл выработки управляющих сигналон остается постоянным.Рассмотрим работу устройства при нахождении сигнала точного времени н первой половине цикла выработки управляющих сигналов на временной диаграмме (фиг, 3).1226 1 О 20 25 30 35 40 45 В момент времени С во времяпоявления сигнала точного временипо стробирующему входу 13, сигналчерез элемент НЕ 12 и через элементИ 10 поступает на единичный входтриггера 5.В момент временина ш-м выхо 2де дешифратора 3 формируется сигнал,который не поступает на нулевые входы триггеров 4 и 5 и счетчика 2из-за переключения триггера 5, те,счетчик 2 переходит в следующеесостояние,В момент времени С 5 на (ш+1)-мвыходе дешифратора 3 формируется сигнал, который через элемент ИЛИ 11поступает на нулевые входы триггеров 4 и 5 и счетчика 2, т.е. переход на следующий цикл выработки управляющих сигналовВ момент времени й , во время появления сигнала точного времени по стробирующему входу 13, сигнализ тп-го выхода дешифратора 3 через элемент И 8 и элемент ИЛИ 11 поступает на нулевые входы триггеров 4 и 5 и счетчика 2, т.е. переход на следующий цикл выработки управляющих сигналов.В последующей работе устройства цикл выработки управляющих сигналов остается постоянным. Рассогласование последнего управляющего сигнала из устройства и сигнала точного времени, вызванное нестабильностью генераторов тактовых импульсов, устраняется автоматически без участия оператора,Формула изобретения Устройство для синхронизации вычислительной системы, содержащее задающий генератор, счетчик, первый, второй и третий элементы И, элемент ИЛИ, элемент НЕ, первый триггер, причем выход задающего генератора 42.8 4соединен со счетным входом счетчика, группа выходов которого соединена с группой входов дешифратора,(пг.1)-й выход которого соединен спервыми входами первого и второгоэлементов И, выходы дешифратора спервого по (ш)-й являются выходами с первого по (и)-й устройства, выходы первого и второго элементов И соединены соответственнос первым и вторым входом элементаИЛИ, выход которого соединен свходом установки в 0 счетчика инулевым входом первого триггера, свходом элемента НЕ и является и-мвыходом устройства, выход элементаНЕ соединен с первым входом третьего элемента И, второй вход которогосоединен с вторым входом элементаИ и является стробирующим входомустройства, выход третьего элементаИ соединен с единичным входом первого триггера, прямой выход которого соединен с вторым входом первогоэлемента И, о т л и ч а ю щ е е с ятем, что, с целью повышения быстродействия, в него введен четвертый,пятый элементы И и второй триггер,причем пгй выход дешифратора соединен с первым входом четвертогоэлемента И, (в+1)-й выход дешифратора соединен с третьим входом элемента ИЛИ, прямой выход старшегоразряда счетчика соединен с третьимвходом третьего элемента И, инверсный выход старшего разряда счетчика соединен с первым входом пятогоэлемента И, выход элемента НЕ соединен с вторым входом пятого элемента И, третий вход которого являетсястробирующим входом устройства,выход элемента ИЛИ соединен с нулевым входом второго триггера, выходпятого элемента И соединен с единичным входом второго триггера, инверсный выход второго триггера соединен с вторым входом четвертогоэлемента И, выход которого соеди,нен с четвертым входом элемента ИЛИ.1226428 11 Щ Ст.Р о 5 12 2 т ставитель Е. Торопов.хред И.Верес Коррект Редактор Е. Папп л 2133/47 Тираж 671 ВНИИПИ Государственного по делам изобретений 113035, Г 1 осква, Ж, РПодписиомитета СССР открытии ская наб 4/5 оизводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная
СмотретьЗаявка
3802776, 17.10.1984
ПРЕДПРИЯТИЕ ПЯ В-2969
МИНГАЛЕЕВ ФАЗЫЛ ФЕРИТОВИЧ, ПЛАСТУН НИКОЛАЙ ТРОФИМОВИЧ, ДЕРЕВНИН ГЕННАДИЙ ФЕДОРОВИЧ, БРАТУШКИН ИВАН ГЕОРГИЕВИЧ
МПК / Метки
МПК: G06F 1/04
Метки: вычислительной, синхронизации, системы
Опубликовано: 23.04.1986
Код ссылки
<a href="https://patents.su/5-1226428-ustrojjstvo-dlya-sinkhronizacii-vychislitelnojj-sistemy.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации вычислительной системы</a>
Предыдущий патент: Устройство для решения систем алгебраических уравнений
Следующий патент: Устройство ввода-вывода информации
Случайный патент: Стабилизатор напряжения постоянного тока