Устройство для формирования отметок времени
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1092729
Авторы: Зелянин, Масленкова
Текст
СОЮЗ СОВЕТСКИХЭ".ЦФВЮЮЕШИКРЕСПУБЛИК 0% (И) а 11 Н 03 К 23/О ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙОПИСАНИЕ ИЭОБРЕТЕНИ ИДЕТ ЕЛЬСТВУ АВТОРСЙОМ икова(56) . Авторское свидетельство СССРВ 790345, кл. Н 03 К 23/00, 1979.(54)(57) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯОТМЕТОК ВРЕМЕНИ по авт.св, У 790345о т л и ч а ю щ е е с я тем, что,с целью расширения функциональныхвоэможностей, в каждый канал введены третий, четвертый н пятый элементы совпадения, второй триггер, третий и четвертый элементы ИЛИ, причемвыход первого триггера соединен свторым входом первого элемента ИЛИи входом запрета формирователя отметок времени через третий элемент ИЛИ,второй вход которого соединен с выходом второго триггера, первым входом третьего элемента совпадения основного канала и первым входом четвертого элемента ИЛИ резервного канала, первый и второй входы второго триггера подключены соответственно к выходу четвертого элемента совпадения и выходу четвертого элемента ИЛИ,первый вход которого подключен к выходу второго триггера резервного канала, а второй вход - к выходу пятого элемента совпадения основного канала, первый вход которого соединен с первым дополнительным входом устройства, а второй вход -. с выходом первого элемента совпадения, первый вход бло" ка запуска соединен с шиной сигналаустановки через третий элемент совпадения, первый вход четвертого элемента совпадения соединен с вторым дополнительным входом устройства, а второй вход - с выходом блока деле- Фния частоты.92729 2 1 ОИзобретение относится к импульсной технике и предназначено для надежного счета и деления.частоты следования импульсов в условиях сбоев и отказов отдельных элементов.По основному авт.св. У 790345, известно устройство для Формирования отметок времени, содержащее последовательно соединенные генератор стабильной частоты, Формирователь импульсов, блок деления частоты и блок формирования кода, выходы которого подключены к входам Формирователя отметок времени и блока выходных усилителей, блок запуска, блок сигнала ошибки, входы которого подключены к выходам блока деления частоты, а выход соединен с первым входом.триггера, выход которого соединен с входом запрета формирователя отметок времени, два элемента совпадения, два элемента ИЛИ, блок элементов ИЛИ, блок коррекции и блок контроля, информационные входы которого подключены к выходам блока формирова" ния кода, а выход через первый элемент ИЛИ соединен с запрещающим входом блока выходных усилителей и первым входом блока коррекции, второй вход которого подключен к выходу блока делениячастоты, а выходы блока коррекции - через блок элемен- . тов ИЛИ, другие входы которых соединены с выходами блока запуска, подключены к установочным входам блока формирования кода, при этом третий вход блока коррекции является входом кода времени резервного канала, второй вход триггера соединен с входом сброса блока контроля и выходом первого элемента совпадения, входы которого подключены соответственно к выходу блока деления частоты и первому входу второго элемента совпадения, второй вход которого соединен с выходом триггера и вторым входом первого элемента ИЛИ, а выход первого элемента совпадения подключен к первому входу второго элемента ИЛИ, второй вход которого соединен с шиной запуска и запрещающим входом блока контроля, выход второго элемента ИЛИ, подключен к установочным входам блоков деления частоты и формирования кода, при этом вход блока запуска является входом блока кода установки3Недостатком известного устройства являются ограниченные Функциональные возможности, поскольку устройство 5 1 О 5 2 О 25 ЗО 35 40 45 5 О не позволяет производить непрерывнуювыдачу правильного сигнала в режимепоправки Формируемой временной шкалы.Цель изобретения - расширениеФункциональных возможностей устройства путем обеспечения непрерывнойвыдачи сигналов в режиме поправкиФормируемой временной шкалы.Цель достигается тем, что в устройство в каждый канал введены третий четвертый и пятый элементы совпадения, второй триггер, третий ичетвертый элементы ИЛИ причем выходпервого триггера соединен с вторымвходом первого элемента ИЛИ и входомзапрета Формирователя отметок времени через третий элемент ИЛИ, второйвход которого соединен с выходом второго триггера, первым входом третьего элемента совпадения основного канала и первым входом четвертого элемента ИЛИ резервного канала, первыйи второй входы второго триггера подключены соответственно к выходу четвертого элемента совпадения и выходучетвертого элемента ИЛИ, первый входкоторого подключен к выходу второготриггера резервного канала, а второй вход - к выходу пятого элементасовпадения основного канала, первыйвход которого соединен с первым идополнительным входом устройства, авторой вход - с выходом первого элемента совладения, первый вход блока запуска соединен с шиной сигналаустановки через третий элемент совпадения, первый вход четвертого элемента совпадения соединен с вторымдополнительным входом устройства, авторой вход - с выходом блока деления частоты,На чертеже представлена Функциональная схема устройства,Устройство содержит последовательно соединеннъ 1 е генератор 1 стабильной частоты, Формирователь 2 импульсов, блок 3 деления частоты и блок4 Формирования кода, выходы которогоподклвчены к соответствующим входамФормирователя 5 отметок, времени, иблока 6 выходных усилителей и блока7 сигнала ошибки, вторые входы которого соединены с выходами блока 3 деления частоты и вторыми входамиФормирователя 5 отметок времени.Устройство :одержит также блок контроля 8, входы которого соединены соответственно с выходамн блока 4 Формирования кода а выход через первый3 109 элемент. 9 ИЛИ соединен с запрещающим входом выходных 6 усилителей и первым входом 10 блока коррекции, второй вход которого подключен к выходу блока 3 деления частоты, а выходы блока 10 коррекции через блок элементов 11, 12 ИЛИ, вторые входы которых соединены с выходами блока 13 запуска, подключены к установочным входам блока 4 формирования кода, при этом третий вход блока 10 коррекции соединен с вьмодами блока выходных усилителей резервного канала. Второй вход первого триггера 14 соединен с входом сброса блока 8 контроля и выходом первого элемента 15 совпадения, первый вход которого подключен к выходу блока 3 деления частоты,.а второй - к вьиоду блока 3 деления частоты резервного канала и первому вхо- ду второго элемента 16 совпадения, второй вход которого соединен с выходом триггера 14. Выход второго элемента 16 совпадения подключен к первому входу второго элемента 17 ИЛИ, второй вход которого соединен с первым входом блока 13 запуска и запрещающим входом блока 8 контроля, третий вход соединен с кнопкой 18 сброса, а выход - с установочными входами блока 3 деления частоты и блока 4 формирования кода, при этом второй вход блока 13 запуска является входом кода установки. Выход первого триггера 14 соединен с вторым входом первого элемента 9 ИЛИ и вхо 1дом запрета формирователя 5 отметок времени через третий элемент 19 ИЛИ, второй вход которого соединен с вы-. ходом второго триггера 20 и первым входом третьего элемента 21 совпадения. Первый и второй входы второго триггера 20 подключены соответственно к выходу четвертого элемента 22 совпадения и выходу четвертого элемента 23 ИЛИ резервного канала, первый вход которого подключен к выходу второго триггера резервного канала, а второй вход - к выходу пятого элемента 24 совпадения, первый вход которого соединен с выходом первого кнопочного переключателя 25, а второйвыход - с выходом первого элемента.15 совпадения, первый вход блока 13 запуска соединен с виной сигнала установки через третий элемент 21 совпадения. Первый вход четвертого элемента 22 совпадения соединен с выходом второго кнопочного переклю 2729 4чателя поправки, а второй вход " свыходом блока деления 3 частоты. Выход второго триггера 20 соединен спервым входом четвертого элемента523 ИЛИ резервного канала,Устройство работает следующимобразом.Сигналы опорного генератора 1 через Формирователь 2 импульсов в каж 0 дом канале поступают для запускаблока 3 деления частоты, с помощьюкоторого формируется требуемая сеткачастот, Сигналы частотой следования,наприиер, 1 кГцпоступают на вход5 блока 4 формирования кода, где происходит формирование и оцифровка временных меток. Запуск блока 3 делениячастоты и блока формирования 4 осуществляется с помощью кнопки сброса.Первоначальная установка значениятекущего кода времени производитсяс помощью блока 13 запуска. Для этогавручную или автоматически набираетсякод установки. По сигналу установки,25 поступающему извне, этот код с выхода блока 13 через блок элементов.11, 12 ИЛИ поступает на установочныевходы блока 4 формирования кода.Сигнал установки одновременно посту-.З 0 пает на запирающий вход блока 8контроля, предотвращая тем самьипоявление сигнала ошибки в режимеу становки.В случае сбоя или отказа блока 3деления частоты блок 7 сигнала ошиб"ки вырабатывает сигнал переключениятриггера 14, который в свою очередьчерез элемент 16 совпадения и эле- ".мент 17 ИЛИ подключает к цепи сбро 40са сбившихся делителей отметки времени резервного канала.Сигнал с триггера 14 через зле"мент 9 ИЛИ поступает также на запирающий вход блока 6 вьмодных усили 45телей и на первый вход блока 1 О кор- .рекции. Одновременно на второй входблока 1 О коррекции подаются сигналыс блока 3 частоты, При совпаденииэтих сигналов вырабатывается управ-ляющий сигнал, по которому код вре 50мени из резервного канала через блокэлементов 11-12 ИЛИ переписываетсяв отключенный канал. После коррек"ции кода и частот .сигнал совпаденияотметок времени основного и резервного каналов через элемент 15 совпадения сбрасывает триггер 14, приэтом снимается запрет с блока 4 формирования кода и блока 6 выходных29 времени на выходе блока Формирования4 кода и обнуление блока 3 делениячастоты, При этом запрещается выдачаложных сигналов с выхода блока 8контроля.Для аналогичной установки кодавремени второго канала включаетсяпереключатель 26 второго канала. Припоступлении низкочастотной отметкивремени триггер 20 второго каналасигналом с выхода четвертого элемента22 совпадения переключается в состояние "1". Сигнал с выхода этого триггера поступает на вход элемента 23совпадения первого канала, Вовтором канале сигнал с выхода триггера 20 поступает на запрещающийвход Формирователя 5 отметок временичерез элемент 19 ИЛИ и через элемент9 ИЛИ на запрещающий вход блока б выходных усилителей этого же канала.Это приводит к отключению вйходовблока формирователя 5 и блока б.Сигнал, формируемый на выходе элемента 23 ИЛИ первого канала, переключает триггер 20 в нулевое состояние.Таким образом, на входах элемента19 ИЛИ первого канала отсутствуютсигналы, что приводит к снятию запрета с формироватепя 5 отметок времени и через элемент 9 ИЛИ - с блокаб выходных усилителей первого канала.Одновременно потенциал "1" с выхода триггера 20 второго канала по ступает на вход элемента 21 совпа-дения и разрешает прохождение сигнала установки на вход блока 13 запуска второго канала,Следовательно, после включенияпереключателя 26 второго канала, вьгходы блока 6 выходных усилителей,формирователя 5 отметок времени второго канала отключились и временнаяинформация к потребителю поступаетс соответствующих блоков первого канала,После установки кода и привязкиделителей частоты аналогично описанному необходимо подключить второй канал. Для этого включается кнопочныйпереключатель 25, В этом случае, еслиотметки времени обоих каналов совпадают, на выходе элемента 24 совпадения от элемента 15 появляется сигнал,который устанавливает триггер 20 второго канала в исходное нулевое состо"яние.При несовпадении отметок времениобоих каналов устройство .останется 10927усилителей, В случае отказа или сбояблока 4 формирования кода блок 8контроля вырабатывает сигнал, которыйчерез элемент 9 ИЛИ поступает на входблока коррекции, При этом коррекциякода происходит аналогично указанному, После коррекции сигнал с выходаблока 8 контроля снимается сигналом,который поступает с элемента 15 совпадения, 10В исходном состоянии триггеры 20обоих каналов находятся в состояниилогического нуля на выходе. При необходимости ввода поправки в шкалувремени, Формируемую блоками деления 153 частоты и Формирования кода, на"пример, в первый канал подают единичный сигнал на второй дополнительный вход устройства, например, черезвторой переключатель 26 этого канала. 20Отметка времени низкой частоты (например,Гц) поступает на первыйвход четвертого элемента 22 совпадения, При совпадении с потенциалом1 " на выходе элемента 22 формируется 25сигнал, перебрасывающий триггер 20 всостояние "1" на выходе, Этот логи"ческий потенциал через третий элемент19 ИЛИ поступает на запрещающий входФормирователя 5 отметок времени и через первый элемент 9 ИЛИ на запрещающий вход 6 блока выходных усилителей. Это приводит к отключению выходов блоков 5 и 6, Одновременнопотенциал логической единицы с выхода второго триггера 20 первого ка 35нала поступает на вход третьего элемента 21 совпадения и разрешает прохождение сигнала установки на входблока 13 запуска.Таким образом, после включения переключателя 2 б первого канала выходы блока б выходных усилителей и выходы Формирователя 5 отметок времениотключились и временная информацияк потребителю поступает с соответствующих блоков второго (резервного)канала,После поступления сигнала установки на элемент 21 блок 1 З,запус 50ка разрешает прохождение кода установки через блок элементов 11,12ИЛИ на установочные входы блока Формирования 4 кода. Одновременно сигнал установки с выхода элемента 21совпадения подается на вход второгоэлемента 17 ИЛИ и на запрещающийвход блока контроля 8, Таким образом,происходит установка нового кода1092729 Заказ 3276/44 Ти аж 862 ПодписиПППЭЯ ВНИИПИ Филиал Патент, г.Ужгород, ул.Проекты в прежнем состоянии, т,е. в данном случае выходы второго канала отключены, а первого - подключены. Таким образом, данное устройство позволяет исключить неправильное включение каналов и избежать выдачи потребителю ложной временной информации,Технико-экономический эффект от использования данного устройства заключается в обеспечении непрерывной выдачи сигналов в режиме ввода,поправки. Это достигается введениемв каналы элементов и связей, обеспечивакщнх автоматическое, синхронноес формируемой сеткой частот, отключение и включение каналов устройства.Устройство может быть использованоболее широко, например в хранителяхвремени, в высоконадежных устройствахсинхронизации, т.е, обладает более 10 широкими функциональными возможностями,
СмотретьЗаявка
3532866, 06.01.1983
ПРЕДПРИЯТИЕ ПЯ В-2203
ЗЕЛЯНИН ВАДИМ ВАЛЕРИАНОВИЧ, МАСЛЕНКОВА ТАМАРА МИХАЙЛОВНА
МПК / Метки
МПК: H03K 23/00
Метки: времени, отметок, формирования
Опубликовано: 15.05.1984
Код ссылки
<a href="https://patents.su/5-1092729-ustrojjstvo-dlya-formirovaniya-otmetok-vremeni.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования отметок времени</a>
Предыдущий патент: Счетное устройство с самоконтролем
Следующий патент: Делитель частоты следования импульсов с переменным коэффициентом деления
Случайный патент: Дроссельная заслонка