Программируемый делитель частоты следования импульсов

Номер патента: 945998

Авторы: Волков, Давиденко

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветсиинСоцидлистичесиинРеспублик и 945998(51)М, Кл. Н 03 К 23/00 Ркударствеиный комитет СССР ао делам изобретений и открытий(72) Авторы изобретения Московский институт электронной техники(54) ПРОГРАММИРУЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВИзобретение относится к импульсной технике и может быть использовано в цифровых синтезаторах частоты, устройствах синхронизации, цифро-частотных устройствах вычислительной техники.Известен делитель частоты следования импульсов, содержащий элементы совпадения, декадные счетчики, дополнительные декады с переменным коэффициентом деления, элементы ИЛИ, триггеры памяти и делитель часто" ты 1.Недостаток известного устройства - ограниченные функциональные возможности из-за того, что данное устройствопозволяет получать коэффициенты деления только в виде десятичных дробей.Наиболее близким по техническойсущности к изобретению является делитель частоты с дробным переменным коэффициентом деления, позволяющий полуцать программу равномерно распределенного исключения импульсовдля Формирования дробных десятичныхразрядов коэффициента деления делителя и содержащий делитель частоты с переменным коэффициентом деле- ания, блок исключения импульсов, регистры и сумматоры, причем первыевходы делителя частоты с переменнымкоэффициентом деления и блока исключения импульсов объединены и подключены к входной шине, второй входделителя частоты с переменным коэффициентом деления соединен с выходом блока исключения импульсов,первый выход - со вторым входом блока исключения импульсов, а выход "с тактовыми входами регистров, входы которых подключены к выходам. сумматоров соответствующих разрядов, го а выходы - к первым входам сумматоров соответствующих разрядов, вторыевходы которых и третий вход делителя частоты с переменным коэффициентом деления подключены к шине ввгдаи фоцР причем Если при отсутствии данного слагаемого М сумматор 3 работал бы по модулю А, то при наличии в качестве 50слагаемого управляющего кода М (1), он работает по модулю Р, причем все остатки по модулю фиксируются в регистре 1 со смещением на величину М,3 94599управляющего кода, причем выход переноса сумматора старшего разряда соединен с управляющими входами блокаисключения импульсов, а выход пере"носа - с .выходом переноса сумматорапоследующего младшего разряда2.Недостаток известного устройствазаключается атом, что оно не позво"ляет получать коэффициенты, заданные произврльными рациональными дробями, причем невозможна реализацияв виде конечной схемы коэффициентов деления, выражаемых бесконечной десятичной дробью. Кроме того,схема сложна по построению, так как 15кроме регистров и сумматоров соДержит специальный блок исключенияимпульсов и дополнительный делительчастоты с переменным:коэффициентомделения,Цель изобретения - расширение Функциональных возможностей путем получения коэффициентов деления, заданныхлюбой рациональной дробью при одновременном упрощении устройства.С этой целью в программируемый де.литель частоты следования импульсов,содержащий регистр и два сумматора,выход первого из которых соединен свходом регистра, введены блок эле 30ментов И и элемент совпадения, первыйвход которого подключен к тактовомувходу регистра и к входной шине, авторой вход - к выходу переноса второго сумматора и первой группе входовблока элементов И, вторая группавходов которого подключена к шине ввода управляющего кода, а выходы - кпервой группе входов первого сумматора, вторая группа входов которогосоединена с выходом второго сумматора 40первая группа входов которого соединена с шиной ввода кода знаменателя,а вторая группа входов - с выходом регистра, установочный вход которогосоединен с установочной шиной.45На чертеже представлена структурная схема устройства.Устройство содержит регистр 1,И -разрядные сумматоры 2 и 3, блок4 элементов И, количество которыхсоответствует числу разрядов сумматора, элемент 5 совпадения. Цифрами6-8 обозначены соответственно шиныввода кода знаменателя, ввода управляющего кода и установочная, 55Деление частоты следования импульсов в предлагаемом устройствепроисходит следующим образом,8 4Коэффициент деления, заданный дробью Р/Ю, где Р, Я - целые числа, означает, что из пришедших на вход устройства Р импульсов на выход должны пройти только Я из них. Это реализуется в накопителе чисел, работающем по модулю Р, В. качестве слагаемого с каждым импульсом на один из входов накопителя по входной шине подается число, равное Я, а на другой вход - код управления, стробируемый сигналом переноса, возникающим в случае поевышения над модулем Р.Если на вход пришлоимпульсов, количество импульсов на выходе определяется как с:Ц" ) Тогда в накопителе будет остатокВ частности, если на вход приходят Р импульсов, на выходе будет Я импульсов.В предла гаемом устройстве на копи- тель реализован как сумматор накапливающего типа, работающий по модулю, определяемому числителем коэффициента деления путем прибавления с каждым переносом, возникающим в сумматоре 3 управляющего кода М по шине 7 где Р - числитель коэффициента деления;И - разрядность сумматоров ирегистра;А -основание используемой системы счисления, в которойработает используемый сумматор,Каждое превышение над модулем передается на выход делителя 8 виде импульса, появляющегося на элементе 5.бПродолжение таблицы 945998 Есть 011 2 3 4 5 6 7 Есть 001 Нет 110 Есть 100 Есть 010 Исходноесостоя"1;ние Нет 35 формула изобретения Программируемый делитель частотыследования импульсов, содержащий регистр и два сумматора, выход пер"вого из которых соединен с выходомрегистра, о т л и ч а ю щ и й с ятем, что, с целью расширения функциональных воэможностей путем получения коэффициентов деления заданных любой рациональной дробью приодновременном упрощении устройства,в него введены блок элементов И иэлемент совпадения, первый вход которого подключен к тактовому входу ИсходноесостояИзменение числителя коэффициента деления происходит путем добавления с каждым переносом, возникаоцимв сумматоре 3, по первой группе входов сумматора 2 управляющего кода, 5снимаемого с выходов блока 4.Изменение знаменателя коэффициента деления производится сменой ве"личины слагаемого, подаваемого напервую группу входов сумматора 3Опо шине 6.Рассмотрим работу устройства напримере деления конечной последовательности импульсов в случае использования данной схемы в цифро-частотных вычислительных устройствах. Исходное значение кода, зафиксированноев регистре 1, может быть произвольным, важно лищь, чтобы эти коды небыли меньше величины Н. гоПоэтому по шине 8 регистр 1 предварительно устанавливается в состоянии, при котором в каждый разряд записывается максимальная цифра, т.е.в регистр записывается код, допустимый при любых коэффициентах деления,Пусть коэффициент деления равен7/5, а делитель работает в двоичнойсистеме счисления. Для этого достаточ- зОно 3-разрядного делителя. Исходнымкодом, зафиксированным в регистре1 по сигналу шины 8, будет код 1111=3=1 =001, По шине 6 подается код105 О=101, На выходе сумматора 3 формируется код 111+101=100, и возникает сигнал переноса, поэтому значение выхода сумматора увеличиваетсяна величину И=001 и становится рав 40ным 100+001=101,Вследствие наличия сигнала переноса первый входной импульс проходит через элемент 5 на выход делителя и по нему же происходит запись45выхода сумматора 2 в регистр 1,В таблице представлены измененияпоследовательности кодов, Фиксируемых в регистре 1. Таким образом, из семи пришедшихна вход импульсов на выход прошлолишь пятьПредлагаемое устройство реализует коэффициенты, заданные любой рациональной неправильной дробью, ипри этом позволяет отказаться от специального блока исключения импуль"сов и дополнительного делителя частоты с переменным коэффициентом деления,Часть устройства, представленнаякомпозицией двух двухвходовых сумматоров может быть реализована однимтрехвходовым сумматором, работающемв той системе счисления, в которойпредставлены числитель и знаменатель правильной дроби, выражаоцейзначение коэффициента деления,Использование в предлагаемом делйтеле частоты более регулярной схемыповышает надежность устройства иуменьшает номенклатуру используемыхмикросхем. Применение только стандартных микросхем повышает технологичность изготовления делителя.7 915998 8 регистра и к входной шине, а второй шиной ввода кода знаменателя, а вто вход " к выходу переноса второго сум- рая группа входов - с выходом рематора и первой группе входов блока гистра, установочный вход которого элементов И, вторая группа входов соединен с установочной шиной. которого подключена к шине ввода уп- Источники информации, равляащего кода, а выходы - к первой принятые во внимание при экспертизе группе входов первого сумматора, вто, Авторское свидетельство СССР рая группа входов которого соединена Ю 506130, кл. Н 03 К 23/00, 1971. с выходом второго сумматора, первая 2, Авторское свидетельство СССР группа входов которого соединена с о У 657615, кл. Н 03 К 23/00, 1976. 6 ЬИИПИ Заказ 5350/751 ираж 959 ПодписноеФилиал ППП "Патент, с . Унфг оруд, ул, Проен з с,.в, б

Смотреть

Заявка

3210238, 02.12.1980

МОСКОВСКИЙ ИНСТИТУТ ЭЛЕКТРОННОЙ ТЕХНИКИ

ВОЛКОВ РАВИЛЬ ИБРАГИМОВИЧ, ДАВИДЕНКО НАТАЛЬЯ ЮРЬЕВНА

МПК / Метки

МПК: H03K 23/00

Метки: делитель, импульсов, программируемый, следования, частоты

Опубликовано: 23.07.1982

Код ссылки

<a href="https://patents.su/4-945998-programmiruemyjj-delitel-chastoty-sledovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Программируемый делитель частоты следования импульсов</a>

Похожие патенты