Устройство для воспроизведенияпрямоугольных импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 832716
Автор: Чураков
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ н 1832716 Союз Советских Социалистических Республик(22) Заявлено 0806,78 (21) 2625624/18-21с присоединением заявки йо(23) ПриоритетОпубликовано 2305.81. Бюллетень 16 19Дата опубликования описания 25.05.81 Р 1 М,(з Н 03 К 5/22 Государетвенный комитет СССР ио делам изобретений н открытий(54) УСТРОЙСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ ПРЯМОУГОЛЬНЫХИМПУЛЬСОВ Изобретение относится к импульсной технике и может быть использовано в устройствах передачи сигнала по проводным линиям связи на большие расстояния.По основному авт. св. Р 702503 известно устройство, содержащее управляемый генератор, вход которого соединен с выходомупфвляемого триггера, а выход соединен сЬ счетным входбм первого дешифратора, первая группа выходов которого через элемент ИЛИ подключена к входу элемента И, к другому входу этого элемента И подключен вход устройства, а выход соеди нен со счетным входом второго счетчика, выходы которого соединены с входами второго дешифратора, выходы второго дешифратора соединены с первыми входами схемы коммутации, на 20 вторые входы схемы коммутации заведена вторая группа выходов первогс дешифратора, на третьи входы схемы коммутации заведен выход элемента НЕ, вход которого соединен с входом устройства. Выход схемы коммутации заведен на установочные входы обоих счетчиков и на сброс управляющего триггера и триггера памяти, на единичный вход управляющего триггера 30 заведен вход устройства, а на единичный вход триггера памяти - выход первого дешифратора, выход триггера памяти является выходом устройства 11.Однако известное устройство не защищено от помех, меньших по длительности половины наименьшего квантованного сигнала, так как.триггер памяти устанавливается даже в том случае, когда на входе устройства входной сигнал отсутствует.Цель изобретения - увеличение помехоустойчивости устройства,Поставленная цель достигается тем, что в устройство, содержащее управляемый генератор, вход которого соединен с выходом управляющего триггера, а выход - со счетным входом первого счетчика импульсов, выходы которого подключены и входам первого дешнфратора, первая группа выходов которого через элемент ИЛИ соединена с входом элемента И, к другому входу которого подключен вход устройства, а выход соединен со счетным входом второго счетчика импульсов, выходы которого соединены с входами второго дешифратора, выходы которого соединены с первымивходами схеьы коммутации, на вторые входы схеьы коммутации заведена вторая группа выходов первого дешифратора, на третьи входы схемы коммутации заведен выход элемента НЕ, вход которого соединен с входом устройства, выход схемы коммутации заведен на установочные входы обоих счетчиков и на сброс управляющего триггера и триггера памяти, единичный вход управляющего триггера соединен с входом устройства, выход триггера памяти является выходом устройства, содержит второй элемент И, один вход которого подключен к входу устройства, другой соединен с одним из выходов первого дешифрато ра и входом схеьы коммутации, а выход подключен к единичному входу триггера памяти.На чертеже приведена структурная электрическая схема устройства. 20Устройство содержит управляемый генератор 1, вход которого соединен с выходом управляющего триггера 2, а выход соединен со счетным входом первого счетчика 3 импульсов, входы которого соединены с входами дешифратора 4, одна группа выходов 5 -5 п которого через элементы 6 ИЛИ подключена к входу элемента 7 И, к другому входу элемента 7 И подключен вход устройства, а выход соединен со счетным входом второго счетчика 8 импульсов, выходы которого соединены с входами дешифратора 9. Выходы дешифратора 9 соединены с первыми входами схеьы 10 коммутации. К вторым входам схеьы 10 коммутации подключена вторая группа выходов 114 -11 п дешифратора 4. К третьим входам схемы 10 коммутации подключен выход элемента 12 НЕ, вход которого подключен к вхо ду устройства. Выход схемы 10 коммутации подключен к установочным входам обоих счетчиков 3 и 8 и на.сброс управляющего триггера 2 и триггера 13 памяти. На единичный вход управляю щего триггера 2 заведен вход устройства, а на единичный вход триггера памяти 13 - выход элемента 14 И, один вход которого соединен с выходом 54 дешифратора 4, второй - с входом уст ройства. Выход триггера 13 памяти является выходом устройства.Устройство работает следующим образом.В случае подачи на вход устройства сигналов длительностью йили "с, с55 отличающихся от номинальных значенийна величину дй за счет искажения в линии связи, входной сигнал своим передним фронтом переводит управляющий триггер 2 в единичное состояние: Я 0 и потенциалом с выхода этого тригге-, ра.запускается генератор 1.Импульсы с генератора 1 запускают счетчик .3 по счетному входу, состояние счетчика дешифрируется дешифрато- у ром 4, на выходах которого формируется сигнал 54, задержанный по отношению к переднему фРонту входного сигнала на величину; сигнал 52, задержанный по отношению к переднему Фронту входного сигнала на величину(, +с ); сигнал 5, задержанный по отношению к переднему Фронту входного сигнала на величину(с +с);йсигнал 114, задержанный по отношению, к сигналу 5 на величину й, сигнал 11, задержанный по отношению к сигналу 5 на величину , сигнал 11, задержанный по отношению к сигналу 5 на величину с. Перечисленные сигналы располагаются во времени так, что не .накрывают возможные поля допуска отклонения длительности вход-, чого сигнала.Если на вход устройства поступает сигнал длительностью 4 - 2с 4 +ас+ - , то через элемент 7.И за времсмя длительности входного сигнала проходит только один сигнал с элемента 6 ИЛИ и счетчик 8 переводится в состояние ф 1". Дешифратор 9 дешифрирует состояние счетчика 8, и потенциал с его первого выхода подготавливает схему 10 коммутации к прохождению сигналов 11 с дешифратора 4, после окончания входного сигнала потенциал со схемы 12 НЕ открывает схему 10 коммутации и сигнал с ее выхода сбрасывает в "0" счетчики 3 и 8, управляющий триггер 2 и триггер 13 памяти. Триггер .13 памяти устанавливается в "1" сигналом с выхода 5 дешифратора 4 через элемент 14 И, и на выходе Формируется сигнал длительностью с .Если на выход устройства поступает сигнал длительностью с 2 - 2 (дй с й ( + 2, то эа время действия входного сигнала через элемент 7 И, проходят два импульса с элемента 6 ИЛИ .и счетчик 8 устанавливается в состояние "2 ф, потенциал с дешифратора 9 подготавливает схему 10 коммутации к прохождению сигнала с выхода 11 дешифратора 4, после окон- чания входного сигнала потенциал с элемента 12 НЕ разрешает работу схеьы 10 коммутации, которая выходным сигналом возвращает устройство в исходное состояние и формирует на триггере 13 памяти сигнал длительностьюЕсли на вход устройства поступает сигнал длительностью- - ( 4 й+,й 1+ , то счетчик 8 импульсами с элеДй2мента 7 И устанавливается в состояние "Зф, дешифратор 9 потенциалом .со своего третьего выхода подготавли,вает схему 10 коммутации к прохождению сигнала с выхода 11 дешифратора 4, который после окончания входного сигнала проходит через схему 10 коммутации, возвращает устройство в исходное состояние и сбросом триггера 13 памяти через й после его установки в "1" формирует на его выходе сигнал длительностью сэ.Если на вход устройства поступает сигнал помехи длительностью- то за время действия входного сигнала через элемент 7 И не проходит ни одного импульса, счетчик 8 остается в состоянии "0" и ни на одном выходе дешифратора 9 нет подготавливающего потенциала. Сигнал с выхода 5 дешифратора 4 не проходит за время действия входного сигнала. (сигнала помехи) через элемент 14 И на вход триггера 13 памяти, и триггер остается в состоянии "0". После окончания входного сигнала потенциал с выхода элемента 12 НЕ открывает схему 10 коммутации и сигнал с выхода 5 дешифратора 4 проходит через схему 10 коммутации и сбрасывает в "0" управляющий триггер 2 и счетчики 3 и 8, подтверждая состояние "0" триггера 13 памяти. Таким образом, в предлагаемом устройстве исключается формирование вос. становленного сигнала при поступлении на вход кратковременной помехи за счет установки триггера памяти в "1" только при совпадении входного сигнала и сдвинутого импульса с дешифратора, что приводит к увеличению помехоустойчивости устройства.1 ОФормула изобретенияУстройство для воспроизведенияпрямоугольных импульсов по авт. св.Р 702503, о т л и ч а ю ш е е с я 15 тем, что, с целью увеличения помехоустойчивости, в него введен дополнительный логический элемент И, первый вход которого соединен с входнойшиной устройства, второй вход - с одщ ним из выходов первой группы первогодешифратора, а выход дополнительногологического элемента И соединен сединичным входом триггера памяти.Источники информации, 25,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 702503, кл. Н 03 К 5/20, 07.03.78.832716 Составитель А. Перлинактор Г. Кацалап Техред М.Коштура Корректор С. Шекмар Патент", г. Ужгород, ул. Проектна и аэ 3476/52 Тираж 988 ВНИИПИ Государственн по делам изобретен 113035, Москва, Ж, Подписноео комитета СССРи открытийушская наб д, 4/
СмотретьЗаявка
2625624, 08.06.1978
ПРЕДПРИЯТИЕ ПЯ В-2769
ЧУРАКОВ ВАЛЕРИЙ ЛЬВОВИЧ
МПК / Метки
МПК: H03K 5/22
Метки: воспроизведенияпрямоугольных, импульсов
Опубликовано: 23.05.1981
Код ссылки
<a href="https://patents.su/4-832716-ustrojjstvo-dlya-vosproizvedeniyapryamougolnykh-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для воспроизведенияпрямоугольных импульсов</a>
Предыдущий патент: Устройство контроля импульсов
Следующий патент: Устройство для передачи и приемасигналов дельта-модуляции
Случайный патент: Устройство для формирования адресов при выполнении быстрого преобразования фурье