Распределитель импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 733105
Авторы: Андрущенко, Белоус, Дубовых, Королев, Ткачев
Текст
(и 733105 ОП ИСАНМЕ Союз СоветскииСоциалистическиеРеспублик ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51) М. Кл,; Н 03 К 17/62 Геоудерствеииый комитет Опубликовано 05.05.80. Бюллетень 17Дата опубликования описания 15.05.80(53) УДК 681.372 (088.8) до делам иэобретеиий и открытий(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ Изобретение относится к автоматике и телемеханике и может использоваться при коммутации электрических сигналов.Известны распределители импульсов, выполненные на кольцевом регистре, содержащем триггеры и элементы И 1 .Недостаток этих устройств - низкая помехоустойчивость в работе,Известны также распределители импульсов, содержащие и - триггеров и 2 п - элементов И, соединенные по кольцевой схеме, причем прямые и инверсные выходы каждого триггера подключены к соответствующим входам соответственно К - ого и (К+и - 1)- ого, а также (К - 1) - ого и (К+п)-ого элементов И 2.Недостаток этого устройства - низкая помехоустойчивость в работе при воздействии перекрестных помех по цепям управления и питания.С целью повышения помехоустойчивости в распределитель импульсов, содержащий и-триггеров и 2 п-элементов И, соединенных по одному из входов по кольцевой схеме, прямой выход К-ого триггера (где К = 1 п) соединен с соответствующими входами К-ого и (К+и - 1)-ого элементов И, а инверсный 2выход - с соответствующими входами(К - 1)-ого и (К+п)-ого элементов И, введено и-блоков управления и элемент задержки, причем прямой выход каждого К-ого триггера соединен с первым входом К-ого и вторым входом (К+и)-ого блоков управления, а инверсный выход - с третьим входом К-ого и четвертым входом (К+1) блоков управления, при этом первый, второй и третий выходы каждого К-ого блока управления подключены соответственно к единичному входу, входу синхронизации и нулевому входу К-ого триггера, информационный вход каждого триггера, кроме первого, соединен с прямым выходом (К -) -ого триггера, а первого триггера - с инверсным выходом п-ого триггера, кроме того, вход ная шина подключена к пятым входам ичерез элемент задержки - к шестым входам каждого блока управления, а каждый блок управления содержит элементы И-НЕ, инвертор и элемент запрета, причем первый вход блока управления соединен с первыми входами первого и второго элементов И - НЕ второй вход - с первым входом третьего элемента И - НЕ, второй вход которого и первый вход четвертого элемента И - НЕ подключены к третьему входу блока управления, при этом четвертый вход блока управления соединен со вторым входом первого элемента И - НЕ, третий вход которого подключен к третьему входу третьего элемента И - НЕ и выходу элемента запрета, прямой вход которого соединен с шестым входом блока управления, а инверсный - с выходом пятого элемента И - НЕ и через инвертор - со вторым выходом блока управления, кроме того, первый выход блока управления соединен с выходом второго элемента И - НЕ и первым входом пятого элемента И - НЕ, а третий выход - с выходом четвертого элемента И-НЕ и вторым входом пятого элемента И - НЕ, третий вход которого подключен к пятому входу блока управления, при этом выходы первого и третьего элементов И - НЕ соединены со вторыми входамисоответственно второго и четвертого элементов И - НЕ.На чертеже представлена функциональная схема распределителя импульсов для и - 3.Распределитель содержит потенциальные триггеры 1 - 1 - 1 - 3, элементы И 2 - 1 - 2 - 6, соединенные по одному из входов покольцевой схеме, блоки 3 - 1 - 3 - 3 управления, элемент 4 задержки. Каждый из блоков управления 3 - 1 - 3 - 3 состоит из элементов И - НЕ 5 - 9, элемента 10 запрета и инвертора 11. Входная шина (вход) 12 соединена со входом элемента 4 задержки.Устройство работает следующим образом.В начале работы, до подачи входных импульсов на входную шину 12, подается установочный импульс, при котором все триггеры 1 устанавливаются в исходное состояние.Прн этом на прямых выходах триггеров 1 устанавливается низкий уровень напряжения, а на инверсных выходах - высокийуровень напряжения. На всех выходах элементов И 2, кроме последнего, имеется высокий уровень напряжения, а на последнем - низкий уровень напряжения. На всех информационных входах триггеров 1, кроме первого, имеется низкий уровень напряжения, а на информационном входе триггера 1 - 1 - высокий уровень напряжения.Состояния элементов, входящих в блоки 3 управления соответствуют состоянию элементов, входящих в блок 3 - 1 управления. В начальный момент времени на единичныхвходах всех триггеров 1 имеется высокий уро вень напряжения, а на нулевых входах - низкий уровень напряжения. Это приводит к тому, что перекрестные помехи, воздействующие по цепям управления и питания, практически не могут изменить состояния триггеров 1.Состояние любого из триггеров 1 не изменится и при воздействии входных импульсов в том случае, когда уровень напряжения на прямом выходе триггера 1 соответствует уровню напряжения на его информационном входе. Во всех других случаях состояние триггера 1 изменится под воздействием входного импульса при условии, что на его установочных входах имеется высокий уровень напряжения.При появлении низкого уровня напряжения на выходе элемента 4 задержки и на выходе элемента 10 запрета блока 3 - 1 управления появляется высокий уровень напряжения, которыи переводит элементы И - НЕ 8, 9 в такое состояние, при котором на нулевой вход триггера 1 - 1 подается высокий уровень напряжения, Одновременно подается разрешение на вход элемента И - НЕ 7.В таком состоянии только триггер 1 - 1 подготовлен к воздействию входных импульсов, так как на его установочных и информационном входах имеется высокий уровень напряжения, а на прямом выходе в низк уровень напряжения.С поступлением первого входного импульса через элемент И - НЕ 7 и инвертор 11 блока 3 - 1 управления триггер 1 - 1 переходит во второе устойчивое состояние, а на выходе элемента И - НЕ 6 появляется низкий уровень напряжения, который удерживает триггер 1 - 1 в установившемся состоянии 1 в единичном состоянии). Одновременно элемент И 2 - 6 срабатывает и на его выходе возникает высокий уровень напряжения. Срабатывает элемент И 2, так как с него снимается запрет на его выходе появляется низкий уровень напряжения.По окончании действия первого импульса на входе 12 и выходе элемента 4 задержки происходит подготовка блока управления 3 - 2.С приходом второго входного импульса переключается триггер 1 - 2, блокмрувщийся выходным сигналом элемента И - НЕ 6 блока 3 - 2 управления, который работает аналогично блоку управления 3 - 1. Одновременно срабатывает элемент И 2 - 1, на выходе которого появляется высокий уровень напряжения, а, следовательно, снимается запрет с элемента И 2 - 2. Последний срабатывает и на его выходе появляется низкий уровень напряжения с задержкой относительно появление высокого уровня напряжения на выходе элемента И 2 - 1 и т.д. Величина времени задержки определяется временем срабатывания выбранного типа микросхем и лежит в пределах от нескольких наносекунд до одной микросекунды, что вполне достаточно для временной коммутации сигналов.Таким образом, блок 3 - 1 управления подготавливается по окончанию шестого и третьего импульсов, а работает по началу первого и четвертого импульсов за цикл работы. Блок 3 - 2 управления подготавливается по окончанию первого и четвертогоимпульсов, а работает по началу второго и пятого импульсов за, цикл работы и т.д.В распределителе импульсов исключаются сбои триггеров в статическом режиме работы за счет удержания триггеров в установившемся состоянии низким уровнем напряжения на одном из установочных входов и повышается помехоустойчивость в динамическом режиме работы за счет уменьшения времени, в течение которого на установочных входах триггеров одновременно имеется высокий уровень напряжения.1 оформула изобретения1. Распределитель импульсов, содержащий п-триггеров и 2 п-элементов И, соединенных по одному из входов по кольцевой схеме, прямой выход К-ого триггера (где К = 1 п) соединен с соответствующими входами К-ого и (К+и - 1)-ого элементов И, а инверсный выход - с соответствующими го входами (К - 1) - ого и (К+ и) - ого элементов И, отличающийся тем, что, с целью повышения помехоустойчивости, введено п-блоков управления и элемент задержки, причем прямой выход каждого К-ого триггера соединен с первым входом К-ого и вторым входом (К+ 1) -ого блоков управления, а инверсный выход - с третьим входом К-ого и четвертым входом (К+1) блоков управления, при этом первый, второй и третий выходы каждого К-ого блока управле о ния подключены соответственно к единичному входу, входу синхронизации и нулевому входу К-ого триггера, информационный вход каждого триггера, кроме первого, соединен с прямым выходом (К - 1) - ого триггера, а первого триггера - с инверсным3 выходом п-ого триггера, кроме того, входная шина подключена к пятым входам и через элемент задержки - к шестым входам каждого блока управления.2. Распределитель по п.1, отличающийся тем, что каждый блок управления содержит элементы И - НЕ, инверстор и элемент запрета, причем первый вход блока управления соединен с первыми входами первого и второго элементов И - НЕ, второй вход - с первым входом третьего элемента И - НЕ, второй вход которого и первый вход четвертого элемента И - НЕ подключены к третьему входу блока управления, при этом четвертый вход блока управления соединен со вторым входом первого элемента И - НЕ, третий вход которого подключен к третьему входу третьего элемента И - НЕ и выходу элемента запрета, прямой вход которого соединен с шестым входом блока управления, а инверсный - с выходом пятого элемента И - НЕ и через инвертор - со вторым выходом блока управления, кроме того, первый выход блока управления соединен с выходом второго элемента И - НЕ и первым входом пятого элемента И - НЕ, а третий выход с - с выходом четвертого элемента И - НЕ и вторым входом пятого элемента И - НЕ, третий вход которого подключен к пятому входу блока управления, при этом выходы первого и третьего элементов И - НЕ соединены со вторыми входами соответственно второго и четвертого элементов И - НЕ.Источники информации,принятые во внимание при экспертизе 1. Букреев И. Н., Мансуров Б. М., Горячев В. И. Микроэлектронные схемы цифровых устройств. М., Советское радио, 1973, с. 231, рис, 625.2. Авторское свидетельство СССР569029, кл. Н 03 К 17/62, 07.04.75 (прототип),Составитель Л. Захарова Редактор М. Ликовнч Техред К. Шуфр"ч Корректор М. Пожо Заказ 1564/14 Тираж 995 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб д. 4/5 филиал ППП Патент г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
2530841, 12.10.1977
ПРЕДПРИЯТИЕ ПЯ М-5156
АНДРУЩЕНКО АНАТОЛИЙ ГРИГОРЬЕВИЧ, ДУБОВЫХ АНАТОЛИЙ ДМИТРИЕВИЧ, КОРОЛЕВ АНАТОЛИЙ ВИКТОРОВИЧ, БЕЛОУС ВИКТОР ПАВЛОВИЧ, ТКАЧЕВ ИГОРЬ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03K 17/62
Метки: импульсов, распределитель
Опубликовано: 05.05.1980
Код ссылки
<a href="https://patents.su/4-733105-raspredelitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Распределитель импульсов</a>
Предыдущий патент: Распределитель импульсов
Следующий патент: Устройство управления тиристорным коммутатором переменного тока
Случайный патент: Металлобетонная смесь