ZIP архив

Текст

411399 ОЛИСАН ИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскин Социапистицеских РеспубликЗависимое от авт. свидетельстваЗаявлено 21.Х 1.1971 ( 1727724/26-9) М. Кл. б 01 г 31/28 с присоединением заявкиПриоритетОпубликовано 15.1.1974. Бюллетень2 Гасударственный комитетСоввта Министров СССРпо делам изобретенийи открытий УДК 621.317.326(088.8) Дата опубликовани исация 15 Х.97: В К Ву- Ви-.;и.О. П,. Авторызобрстеция Заявитель нститут электроники и вычислительной техники АН Латвийской СС УСТРОЙСТВО ДЛЯ КОНТРОЛЯ АМПЛИТУДНО-ВРЕМЕННЫХ ПАРАМЕТРОВ ЛОГИЧЕСКИХ СИГНАЛОВ2 Изобретение относится к области контрольно-измерительной техники. Устройство может быть использовано при контроле уровней и задержек распространения логических сигналов в фуцкц,иоцальцых узлах дискретной техники.Известные устройства для контроля амплитудно-временных параметров логических сигналов, содержащие последовательно соединенные формирователь входных сигналов, испытуемый функциональный узел, схему сравнения, узел памяти и анализа и регистратор, а также блок считывания, соединенный с управляемой линией задержки и формирователем входных сигналов, источник опорных напряжений и блок управления, имеют недостаточную точность контроля уровней.В целях устранения указанного недостатка в предлагаемое устройство введены генератор стробирующих сигналов и блок установки опорных напряжений. Причем запускающий и управляющий входы генератора стробируюших сигналов подключены соответственно к управляемой линии задержки и блоку управления, а выход - к стробируемому входу блока сравнения. Входы блока установки опорных напряжений соединены соответственно с источником опорных напряжений и с блоком управлеция, и выход нодключец к опорному входу блока сравнения. 1-1 а фиг. 1 изображена функциональнаяблок-схема предлагаемого устройства; на фиг. 2 показаны временные диаграммы при контроле логических сигналов, переключаю щихся из О в 1; ца фиг, 3 - временныедиаграммы при контроле логических сигналов, переключающихся из 1 в О; на фиг. 4 - временные диаграммы при контроле логических сигналов, имеющих уровень О и 10 уровень 1.Устройство содержит испытуемый функциональный узел 1, формирователь 2 входных сигналов, блок 3 управления, блок 4 считывания, линию 5 задержки, генератор 6 стробиру ющих сигналов, блок 7 сравнения, схему 8памяти, анализа и регистрации, блок 9 установки опорных напряжений и источник 10 опорных напряжений. 20 Входной сигнал с выхода формирователя 2подается на вход испытуемого функционального узла после того, как на формирователь с выхода блока 4 поступает сигнал считывания.Этот же сигнал считывания с выхода блока 4 25 поступает на вход линии 5 задержки. Исследуемый логический сигнал с выхода функционального узла подается на сигнальный вход блока 7 сравнения, на опорном входе которого устанавливают заранее необходимый уровеньо30 опорного напряжения (У,или Уоп) и его величину. Выход линии задержки соединен с одним из входов генератора 6 стробирующего сигнала, на который поступает задержанный сигнал. С выхода генератора 6 запрещающий или разрешающий стробирующие сигналы подаются на стробируемый вход блока 7 сравнения после поступления па управляющий вход генератора 6 сигнала управления из блока 3. Выход блока сравнения соединен с входом схемы 8, в которой регистрируют информацию о годности или негодности исследуемого логического сигнала по уровню (амплитудная селекция) и задержке распространения в функциональном узле (временная селекция).Управление работой устройства осуществляют с помощью блока 3, с которого в необходимой последовательности ручным способом или автоматически подают сигналы на входы линии задержки, блока считывания и генератора стробирующего сигнала. В зависимости от ожидаемого сигнала на выходе функционального узла 1 устанавливают соответствуюо щий уровень опорного напряжения (У,или г/) и подают запрещающий стробирующий сигнал, если исследуемый логический сигнал переключается из О в 1 (см. фиг. 2, а и б), и разрешающий стробирующий сигнал, если логический сигнал переключается из 1 в О (см. фиг. 3, а и б) или же имеет уровень О или 1 (см. фиг, 4, а и б). На диаграм мах а и б на фиг, 2 исследуемый логический сигнал переключается из О в 1 и имеет задержку распространения в функциональном узле 1 1 зр, а запрещающий стробирующий сигнал подается (также как и исследуемый логический сигнал и уровень опорного напряжения Уоа) в блок 7 сравнения с устаповлеп 1ной задержкой Тзад При 1 з.р( Тзад (см фиг, 2, а) исследуемый логический сигнал считают годным по времени, а если его устаповившийся уровень Уга превышает опориыи уровень Роз(Усаг, ) 1 оз), то и Годным поЧамплитуде. При Усзгз( У(логическии сигнал не годен по амплитуде (пунктирные линии ца фиг. 2, а). При 1 з,р)Таад (см, фиг. 2, б) исследуемый логический сигнал не годен по времени, При контроле логического сигнала, переключающегося из 1 и О с задержкой распространения зр разрешающий стробирующий сигнал подают с установленной задерж- КОЙ 7 зад, ПРИ 1 зр(Таад (СМ фИГ 3,3) ИССЛЕДУ- емый сигнал считают годным по времени ио оаМПЛИтуДЕ, ЕСЛИ Узигн (одИ НЕ ГОДНЫМ ПО 5о оИМПЛИтудЕ, ЕСЛИ У,зг) Уоа. При 1 з р "7 зад исследуемый логический сигнал це годен по времени. При контроле логических смналов, имеющих постоянные уровни О или 1, на стробируемый вход блока сравяения подается разрешающий стробирующий сигнал, временное положение которого принципиально не играет роли (см. фиг. 4, а и б).Когда испытуемый узел 1 подвергаетсяфункциональной проверке без контроля задержки распространения выходных переключающихся логических сигналов, запрещающий или разрешающий стробирующий сигнал подается на стробируемый вход блока сравнения 20 с задержкой много большей, чем задержкараспространения проверяемого логического сигнала (Таад 1 з,р). Таким же обРазом Реализуется и многоканальный амплитудно-временной контроль логических сигналов, если число выходов импытуемого функционального узла больше одного. Предмет изобретенияУстрой тво для контроля амплитудно-вре менцых параметров логических сигналов, содержащее последовательно соединенные формирователь входных сигналов, испьпуемый функциональный узел, схему сравнения, узел памяти и анализа и регистратор, а также блок 35 считывания, соединенный с управлясмой линией задержки и формирователем входных сигналов, источник опорных напряжений и блок управления, о т л и ч а ю щ е е с я тем, что, с целью повышения точности контроля уров цей, в него введены генератор стробируюгцихсигналов и блок установки опорных напряжений, причем запускающий и уиравляогций входы генератора стробирующих сигналов подключены соответственно к управляемой лц ции задержки и блоку управления, а выход --к стробируемому входу блока сравнения, вхо.ды блока установки опорных напряжений соединены соогветствеццо с источником опорных напряжений и с блоком управления, а выход 50 подключен к опорному входу блока сравнения,4113997 зад Вход ци,оСтроб. сигнал Восход Осиек УоаобВброд:трод ,игнао доао ход Стра сигиал хход Окод игн бакСтроЮ игмь 7 Строй игюал Реда каз 1116/17 Изд.1 Подписное ИИИПИ Государственного Министров СС п делам изобретений Мос а, Ж.35, РаушскаяО Тираж диход комитета СоветаСРи открытийнаб., д. 4/5 Типограф апунова Составитель А. ТуляковТ, Юрчнкова Техред Л. Богданова Корректор Т. Добровольская

Смотреть

Заявка

1727724, 21.12.1971

МПК / Метки

МПК: G01R 31/3177

Метки: 411399

Опубликовано: 15.01.1974

Код ссылки

<a href="https://patents.su/4-411399-411399.html" target="_blank" rel="follow" title="База патентов СССР">411399</a>

Похожие патенты