Анализатор для определения устойчивости фазирующих устройств с дискретным управлением
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
2 И 15 ОПИСАН ИИЗОБРЕТЕНК АВТОРСКОМУ СВИДЕТЕЛ Союз Советсииа Социалистичесиик Республико -нэ.гво"оод вт. свидетельства М ависимое о Заявлено ОЗ.Х,1966 ( 1106290/26-24)с присоединением заявки МПриоритет комитет по делам аобретений и открыти при Совете Министров СССРОпубликова Дата опубл 081968. Бюллетень вания описания 8.1.1 621.316,7-503.4:681,,332.63 (088,8) Авторыизобретен Л. Тихоми В. И. Шляпоберск Заявитель АНАЛИЗАТОР ДЛЯ ОПРЕДФАЗИРУЮЩИХ УСТРОЙСТВ С Известны анализаторы устойчивости фази рующих устройств с дискретным управлением, содержащие распределитель на ячейках памяти с переключателем выхода, схемы совпадения линии задержки, генератор, динамиче ский и статический триггеры и ячейки памяти.Предложенное устройство отличается от известных тем, что в нем выход одной из ячеек распределителя подключен к запускающему 10 входу динамического триггеравыход которого присоединен ко входу исследуемого фазирующего устройства, а остальные выходы распределителя через переключатель соединены со входом линии задержки на двух ячейках 15 памяти, к выходам которых подключены входы статического триггера; выходы статического триггера соединены с управляющими входами схвм совпадения, вторые входы которых подключены соответственно к источникам им пульсов ошибок и импульсов фронтов принимаемых посылок исследуемого фазирующего устройства, а выходы соединены со счетчиком числа ошибок и со входом считывания ячейки памяти, вход записи которой подключен к 25 контакту кнопочного распределителя, а выход - ко входу запуска второго динамического триггера, соединенного выходом со счетчиком измерения фазового рассогласования.Это Упрощает процесс измерения фазового 3 НИЯ УСТОЙЧИВОСТИКРЕТНЪМ УПРАВЛЕНИЕМ рассогласования и вероятности ошибки при приеме кодового импульса в период вхождения исследуемого фазирующего устройства в фазу.На фиг. 1 приведена блок-схема установки для определения помехоустойчивости фазирующих устройств; на фиг. 2 - схема анализатора помехоустойчивости.Установка содержит тракт 1 передачи информации, исследуемое фазирующее устройство 2 с дискретным управлением; устройство 8 регистрации кодовых импульсов и детектор 4 ошибок, анализатор б устойчивости фазирующего устройства со счетчиками б импульсов.Тракт передачи информации состоит из модема 7, 8 (модулятора 7 и демодулятора 8), эквивалента калана 9, датчика 10 информации и генератора 11 помех. В качестве эквивалента канала 9 использован прибор типа ЛС, в качестве датчика 10 информации - генератор точек, т. е. генератор информации со структурой 101010, 1 в качестве генератора 11 помех - генератор шумового напряжения.С помощью анализатора б помехоустойчивости могут быть исследованы различные типы фазирующих устройств с дискретным управлением (с постоянным коррекционным эффектом, с переменным коррекционным эффектом, с накопителем знака ошибки, с реверсивным счетчиком и т. д,).Типовая блок-,схема фазирующего устройства 2 с дискретным управлением содержит устройство 12, выделения фронтов, входное устройство 13 (например, делитель частоты следования импульсов фронтов), фазовый дискриминатор 14, устройство 15 формирования коррекционного эффекта, усредняющее устройство 1 б, местный генератор 17, устройство 18 управления, статический триггер 19 и дифференцирующие цепочки 20.С выходов исследуемого фазирующего устройства 2 на анализатор 5 помехоустойчивости через усилители 21 подаются следующие сигналы:а) импульсы местного генератора первого и второго такта, следующие с частотой ,;б) импульсы высокой частоты мт, где т - коэффициент деления основного делителя частоты, входящего в состав местного генератора 17;в) импульсы фронтов 1 фр принимаемых посылок;г) импульсы ошибок 1, с выхода детектора 4 ошибок.С выхода анализатора 5 на исследуемое фазирующее устройство подаются пачки высокочастотных импульсов. Эти пачки генерируются с частотой в Ж раз меньшей, чем частота , следования импульсов местного генератора 17.Пачки высокочастотных импульсов подаются на вход добавления исследуемого фазирующего устройства 2, которое периодически выводится из фазы на угол 180, т. е. на угол, соответствующий максимальному фазовому рассогласованию. После окончания пачки высокочастотных импульсов,в устройстве 2 начинается переходный процесс, заканчивающийся установлением определенного значения фазы местного генератора 17. Этот переходный процесс может быть проанализирован с помощью анализатора 5, функциональная схема которого изображена на фиг. 2.Анализатор генерирует цикловые импульсы, следующие с частотой в У раз меньшей по сравнению с частотой следования местных импульсов; выводит исследуемое фазирующее устройство 2 из фазы на угол 180 (этот процесс является периодическим и повторяется с частотой следования цикловых импульсов анализатора, т. е. через каждые М-местных импульсов); анализирует величину фазового рассогласования к-го кодового импульса относительно импульсов местного генератора 17 (к=1, 2, 3, У - 1).Роль генератора цикловых импульсов выполняет У-разрядный кольцевой регистр (распределитель), собранный на однотактных ферротранзисторных элементах (ячейках) 22. Цикловые импульсы подаются на счетчик числа циклов б. анализатора 5, Считывание информации с распределителя на ячейках 22 происходит импульсами местного генератора первого такта(Т,), Запуск распределителя осуществляется нажатием кнопочного пере 4ключателя 23. При этом первая ячейка 22 распределителя переводится в состояние 1, одновременно с ней в состояние 1 переводится ячейка 24. Остановка анализатора осуществляется нажатием кнопочного переключателя 25. При этом, в состояние 1 переводится запрещающая ячейка 2 б. Считываниеинформации с последней осуществляется одноврвменно с появлением циклового импульса 10 1, т. е, одновременно с записью 1 в первуюячейку 22 распределителя. При этом, на выходе ячейки 2 б появляется импульс, запрещающий запись 1 в ячейку 22 распределителя. В результате все ячейки 22 распредели теля оказываются в состоянии 0.В генерировании пачки высокочастотныхимпульсов участвует динамический триггер 27, собранный,на однотактной ячейке, включенной в одноразрядный кольцевой регистр, 20 запускаемый импульсами с первой ячейки 22распределителя. Считьгвание информации с триггера 27 осуществляется импульсами высокой частоты, а остановка - импульсами местного генератора второго такта (строба ми). Так как на выходе первой ячейки 22 распределителя импульс появляется в момент действия местного импульса первого такта, то число высокочастотных импульсов,в пачке, появляющейся на выходе триггера 27, равно по ловине коэффициента деления основного делителя частоты местного генератора, т. е. равно т/2.Для анализа наличия ошибки при приемек-го кодового импульса (к=1,2,3Ж - 1) в 35 анализаторе предусмотрено устройство дляформирования специальной стробирующей посылочки, длительностью в один элемент кода (в одну элементарную посылку), Момент появления стробирующей посылки устанавлива ется с помощью переключателя 28, которыйкоммутирует выходы усилителей 29 на вход усилителя 30.Когда переключатель 28 находится в крайнем левом положении, на выходе усилителя 45 30 действует импульс, совпадающий с концом,пачки высокочастотных импульсов, при других положениях переключателя импульс на выходе усилителя 30 соответственно сдвигается относительно конца пачки:вьгсокочастотньгх 50 импульсов на 1, 2, 3, и т. д, периодов частотыследования местных импульсов. С выхода усилителя 30 импульс поступает на вход линии задержки, собранной на однотактных ячейках 31 и 24 и предназначенной для фор мирования коротких импульсов, обозначающих начало и конец стробирующей посылки.Линия задержки 31, 24 предоставляет собойдвухразрядный сдвигающий регистр, считывание информации с которого производится 60 импульсами местного генератора второго такта (стробами). Импульсом с выхода первого разряда регистра (с выхода ячейки 31) опрокидывается статический триггер 32, а импульсом е выхода ячейки 24 он возвращается в исходное состояние. На выходе триггера 32при этом формируется стробирующая посылка отрицательной полярности. Если же переключатель 28 находится в положении к, тостробирующая посылка совпадает с к-м кодовым импульсом (к=1, 2, 3, , 1 Ч - 1). Отрицательная стробирующая посылка открываетсхемы совпадения 33 и 34.На схему 33 с детектора ошибок 4 поступают импульсы ошибок 1, Поскольку стробирующая посылка совпадает с к-м кодовым 10 импульсом, на выходе схемы 33 импульсы лоявляются только тогда, когда к-й кодовый импульс зарегистрирован неправильно.Чтобы определить вероятность неправильного приема к-го кодового импульса, необхо димо разделить показания счетчика б числа ошибок, присоединенного к выходу схемы совпадения 33 (фиг. 2), на показания счетчика б циклов анализатора. Полученная величина представляет частоту ошибки при приеме к-го 20 кодового импульса. При достаточно большом числе ошибок, зарегистрированных в к-м кодовом импульсе, частота ошибок, приближается к искомой вероятности ошибок.Определение фазового рассогласования от носительно к-го кодового импульса осущест вляется с помощью схемы, содержащей схему совпадения 34, ячейку памяти 35 и собранный на однотактной ячейке динамический триггер Зб.30На схему совпадения 34 подаются импульсы фронтов 1 фр принимаемых посылок. Так как схема 34 открывается в момент действия отрицательной стробирующей посылки, совпадающей с к-м кодовым импульсом, то на ее З 5 выходе появляются импульсы фронтов от к-го кодового импульса. Ячейка 35 из всех фронтов к-го кодового импульса выделяет только один самый ранний фронт, причем на выходе, ячейки 35 импульсы могут появляться не ча ще, чем переключается кнопочный переключатель 23. Импульс с выхода ячейки 35 запускает динамический триггер Зб, который считывается импульсами высокой частоты , т, а останавливается импульсом местного гене ратора второго такта , (Т) (стробами). Выход триггера Зб присоединен к счетчику импульсов для измерения фазового рассогласования. Поскольку триггер Зб останавливается стробами, то фазовое рассогласование измеряется как временное расстояние между фрон том и стробом. В установившемся режиме стробы устанавливаются в центре посылки, поэтому, если номер к принимаемого кодового импульса стремится к М, то число импульсов, появляющихся на выходе Зб, стремится к числу т/2. Предмет изобретенияАнализатор для определения устойчивости фазирующих устройств с дискретным управлением, содержащий распределитель на ячейках памяти с переключателем выхода, схемы совпадения, линии задержки, генератор, динамический и статический триггеры и ячейки памяти, отличающийся тем, что, с целью упрощения процесса измерения фазового рассогласования и вероятности ошибок при приеме кодового импульса в гериод вхождения исследуемого фазирующего устройства в фазу, в нем выход одной из ячеек распределителя подключен к запускающему входу динамического триггера, выход которого присоединен ко входу исследуемого фазирующего устройства, а остальные выходы распределителя через переключатель соединены со входом линии задержки на двух ячейках памяти, к выходам которых подключены входы статического триггера; выходы статического триггера соединены с управляющими входами схем совпадения, вторые входы которых подключены соответственно к источникам импульсов ошибок и импульсов фронтов принимаемых посылок исследуемого фазирующего устройства, а выходы соединены со счетчиком числа ошибок и со входом считывания ячейки памяти, вход записи которой подключен к контакту кнопочного распределителя, а выход - ко входу запуска второго динамического триггера, соединенного, выходом со счетчиком измерения фазового рассогласования.диктор Л. А. Утехина Техред А. А. Камышникова Корректоры: И. Л. Кириллова и 3, И. Тарасова аказ 5825 Тираж 530 Подписное 11 ИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Центр, пр. Серова, д. 4Типография, пр. Сапунов
СмотретьЗаявка
1106290
Д. Л. Тихомиров, В. И. поберский
МПК / Метки
МПК: G05B 19/408, G05B 23/02
Метки: анализатор, дискретным, управлением, устойчивости, устройств, фазирующих
Опубликовано: 01.01.1968
Код ссылки
<a href="https://patents.su/4-211151-analizator-dlya-opredeleniya-ustojjchivosti-faziruyushhikh-ustrojjstv-s-diskretnym-upravleniem.html" target="_blank" rel="follow" title="База патентов СССР">Анализатор для определения устойчивости фазирующих устройств с дискретным управлением</a>
Предыдущий патент: Сумматор по модулю два
Следующий патент: Преобразователь постоянного напряжения в цифровой код
Случайный патент: Способ получения терефталевой или 2, 6-нафталиндикарбоновой кислоты