Устройство приоритета
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
1566350 Изобретение относится к вычислительной технике, в частности к устройствам управления обменом информации и может быть использовано длядоступа нескольких источников к общему ресурсу.Цель изобретения - расширение области применения устройства путемобеспечения возможности его работыв системах обмена с общим ресурсом,цикл обмена с которыми состоит издвух операций.На Фиг.1 показана схема устройства приоритета; на Фиг.2 - схема блока приоритета,Устройство приоритета содержит каналы 1., содержащие каждый элемент И-ИЛИ 2,триггеры 3 и 4, элемент ИЛИ 5, триггер 6, элементы 7 и 8 задержки, эле Омент И 9, триггер 10, элемент И 11,триггер 12, элемент ИЛИ 13. Устройство также содержит блок 14 приоритета,входы, 15 запросов, входы 16 началь.ной установки, входы 17 запуска, ответные входы 18, входы 19 опроса, входы 20 разрешения записи, выходы 21 итактовые входы 22 и 23.Блок приоритета содержит передатчики 24, элемент И 25, приемник 26, ВОтриггер 27, элемент И-НЕ 28, дешифратор 30,Устройство приоритета работает,следующим образом.В исходном состоянии после вклю 35 чения питания по сигналу начального установа, поступающему на входы 16 устройства, триггеры 3,4,6,10 и 12 устанавливаются в нулевое состояние. Так как триггер 12 устанавливается в нулевое состояние, то выходы передатчиков 24 блока приоритета в исход.ном состоянии находятся в единичном состоянии. На входах 22 и 23 устройства присутствуют тактовые частоты. На информационном входе триггера 27 в исходном состоянии - логический нуль, а значит, триггер 27 блокировки также в нулевом состоянии. Это5 О приводит к тому, что на выходе элемента И-НЕ 28 присутствует тактовая частота с входа 22, так как на первом входе элемента И-НЕ 28 присутствует сигнал с инверсного выхода триггера 27, Таким образом, в исходном сос 55 тоянии на выходах блока 14 приоритета присутствуют сигналы опроса каналов 1. Предположим, что одновременно надва. канала поступает сигнал запроса(на. входы 15 устройства),Запросы поступают на установочныйвход триггера 6. Значит, два триггера 6 в каналах устанавливаются посигналам запроса в единичное состояние. На входы 1 должна быть поданалогическая единица. Тогда по передне"му фронту сигнала опроса с первого выхода дешифратора 30 устанавливаетсяв единичное состояние сначала триггер 12 первого каналаПосле того, как установится в единичное состояние триггер 12 первогоканала, на информационном входе триггера 27 устанавливается логическаяединица, а затем по сигналу тактовыхчастот с выхода элемента И 25 триггер 27 устанавливается в единичноесостояние. Инверсный выход, триггера27 запрещает прохождение тактовойчастоты на выход элемента И-НЕ 28, азначит, на соответствующем выходеблока 14 устанавливается единичноесостояние, а счетчик 29 устанавливается в следующее состояние. Послеэтого на соответствующий выход 21выдается сигнал разрешения работы собщим ресурсом,Б конце выполнения каждой функции на входе 18 присутствует сигнал о завершении функции.Триггер 10 устанавливается в единичное состояние только после окончания выполнения второй функции, так как триггер 3 устанавливается в единичное состояние только по приходу сигнала с входа 19,После того, как установится в единичное состояние триггер 10, на выходе элемента И 11 Формируется импульс, который через элемент ИЛИ 13 поступает на вход сброса триггеров 12, Триггеры 12 и 3 первого канала устанавливаются в нулевое состояние. На тактовой частоте устанавливается в нулевое состояние триггер 27, так как на первом присутствует логический нуль. После этого на втором выходе блока 14 Формируется импульс который теперь уже устанавливает триггер 12 второго канала в единичное состояние. Далее устройство работает аналогично.Формула изо бретения 1, Устройство приоритета содержащее блок приоритета, каналы, а в каждом канале - два триггера и два элемента И, причем каждый запросный вход устройства соединен с единичным входом триггера одноименного канала, прямые выходы триггеров каналов соединены . с информационными входами блока приоритета, каждый выход группы выходов которого соединен с первым входом первого элемента И одноимен-, ного канала, выход первого элемента И каждого канала соединен с такто 10 15 вым входом второго триггера своего канала, о т л и ч а ю щ е е с я тем что, с целью расширения области применения устройства путем обеспечения 20 возможности его работы в системах обмена с общим ресурсом, цикл обмена с которыми состоит из двух операций, устройство содержит в каждом канале третий, четвертый, пятый триггеры, 25 два элемента задержки, и три элемента ИЛИ, причем инверсный выход второго триггера в каждом канале соединен через первый элемент задержки с первым входом первого элемента ИЛИ, З 0 второй вход которого соединен с одноименным входом начальной установки устройства и с первым входом второго элемента ИЛИ своего канала, выход которого соединен с входами сброса вто 35 рого, третьего и четвертого триггеров своего канала, выходы которых соединены соответственно с первыми вторым входами третьего элемента ИЛИ своего канала, выход которого через второй элемент задержки соединен с первым входом второго элемента И своего канала, выход которого соединен с вторым входом второго элемента ИЛИ своего канала, второй вход второго эле-.ч мента И соединен с выходом пятого триггера своего канала, единичный вход которого соединен с выходом первого элемента 11 Л 11 своегс канала, нулевой вход пятого триггера каждогоканала соединен с одноименным ответным входом устройства, единичные в:.оды третьего и четвертого триггеровкаждого канала соединены соответственно с одноименными входом опроса и входом разрешения записи устройства, второй вход первого элемента 11 каждого канала соединен с одноименным входом запуска устройства, единичный выход первого триггера каждого каналасоединен с единичным входом второготриггера своего канала, выходы вторых триггеров каналов являются выходами устройства, первый и второй тактовые входы устройства соединень 1 соответственно с первым и вторым тактовыми входами блока приоритета, нулевой вход первого триггера соединен с выходом первого элемента 1 ПИ своего канала. 2. Устройство по п,1, о т и и ч аю щ е е с я тем, что блок приоритетасодержит группу передатчиков, приемник, триггер, элемент И, элементИ-НЕ, счетчик и дешифратор, вьходыкоторого являются выходами блока,входы которого соединены с входамипередатчиков группы, выходы которыхобъединены и соединены с входами приемника, выход которого соединен сединичным входом триггера, выход которого соединен с первым входом элемента И-НЕ, выход которого соединенсо счетным входом счетчика и с управляющим входом дешифратора, информационные входы которого соединень;с выходами счетчика, первый и второйтактовые входы блока соединены с первым и вторым входами элемента И, иход которого соединен с входом сбросаьтриггера, первый тактовый вход блокасоединен с вторым входом элементаИ-НЕ,.Кравцо орре 2 г ударственног тени ск водственно-издательский комбинат "Па гент", г, Ужгород, уп рина, 101 ЗаиЗНИИП Составитель Техред 1,С Тираж 5 ЬЯ комитета ло иэоб Иосквз, Ж-.5, Ра Кудрйнык Подписноем и открытиям при ГКНТ СССнаб д. 4/5
СмотретьЗаявка
4461553, 18.07.1988
ПРЕДПРИЯТИЕ ПЯ А-3517
ГОРБУНОВ АЛЕКСАНДР ИВАНОВИЧ, ЛЯХОВ АЛЕКСАНДР ИВАНОВИЧ, СИЛАЕВ ИГОРЬ ВИКТОРОВИЧ, ЩЕНОВ ЭДУАРД ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06F 9/50
Метки: приоритета
Опубликовано: 23.05.1990
Код ссылки
<a href="https://patents.su/4-1566350-ustrojjstvo-prioriteta.html" target="_blank" rel="follow" title="База патентов СССР">Устройство приоритета</a>
Предыдущий патент: Генератор равномерно распределенных случайных чисел
Следующий патент: Устройство для контроля информационной последовательности импульсов
Случайный патент: Адаптивная антенная решетка