Устройство для обработки сигналов многоканальных программно временных устройств

Номер патента: 1474592

Автор: Воинов

ZIP архив

Текст

(51)4 С 05 В 19 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИЯ К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССР Р 991361, кл. С 04 С 23/00, 1983Авторское свидетельство СССР 9 1057926, кл, С 05 В 19/18, 1983. (54)(57) 1. УСТРОЙСТВО ДЛЯ ОБРАБОТКИ СИГНАЛОВ МНОГОКАНАЛЬНЫХ ПРОГРАММНО- ВРЕМЕННЫХ УСТРОЙСТВ, содержащее первый счетчик, вход которого является входом сигналов времени устройства, формирователь выходных сигналов, выходы которого являются каналами устройства, и блок памяти, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства при большом числе каналов устройства, в него введены второй счетчик, сумматор, формирователь сигналов управления режимов работы блока памяти и коммутатор, причем выходы первого счетчика подключены к первым входам: сумматора, вторые входы кото рого соединены с входами кода временных интервалов устройства, а выходы - с первой группой адресных входов блока памяти, вторая группа адресных входов которого соединена с адресными входами коммутатора и с выходами второго счетчика, установочные входы которого являются входами кода канала устройства, первый вход формирователя сигналов управления режимом работы блока памяти является входом сигнала записи устройства, второй вход формирователя сигналов управления режимом работы блока памяти соединенсо счетным входом второго счетчикаи является входом тактовых импульсов устройства, третий вход формирователя сигналов управления режимом работы блока памяти соединен свыходом блока памяти и входом коммутатора, выходы которого подключены к входам формирователя выходныхсигналов, а выходы формирователясигналов управления режимом работыблока памяти соединены с соответствующими входами управления режимом блока памяти,Устройство по п.1, о т л и -ч а ю щ е е с я тем, что,формирователь сигналов управления режимом работы блока памяти содержиттри формирователя импульсов, дваюнвертора, элемент И и элемент ИЛИ,первый вход которого является вторым входом формирователя, третий входкоторого через последовательно соединенные первый и второй формирователи импульсов подключен к второму входу элемента ИЛИ, выход которого является выходом разрешения формирователя, выход первого формирователя импульсов через последовательно соединенные третий формировательимпульсов и первый инвертор подключен к информационному выходу формирователя и к первому входу элемента И, второй вход которого черезвторой инвертор соединен с пеРвымвходом формирователя, а выход элемента И является выходом записи - считывания формирователя.Изобретение относится к автоматике и может быть использовано дляпрограммно-временного управления различными автоматическими устройствами.5Целью изобретения является упрощение устройства при большом числеканалов устройства,На фиг.1 изображена структурнаясхема устройства; на фиг,2 - структурная схема Формирователя сигналовуправления режимом работы блока памяти; на фиг,3 - временные диаграммы.Устройство содержит первый счетчик 1, шину 2 сигналов времени, сумматор 3, шину 4 кода временных интервалов, блок 5 памяти, второйсчетчик 6, коммутатор 7, шину 8кода канала устройства, шину 9 тактовых импульсов, формирователь 10 20сигналов управления режимом работыблока памяти, шину 11 сигнала записи кода, формирователь 12 выходныхсигналов, выходную шину 13 устройства. 25Формирователь 10 сигналов управления режимом работы блока памяти содержит первый 14, второй 15 итретий. 16 формирователи импульсов,инвертор .17, элемент И 18, информа. ционный выход 19 блока 10, выход 20"Запись - считывание", инвертор 21,первый вход 22, элемент ИЛИ 23,выход 24 "Разрешение", второй вход25 и третий вход 26,Устройство работает следующим образом.Счетчик 1, на вход которого поступают импульсы сигналов времени,работает в режиме непрерывного счета. Его выходные сигналы через сумматор 3 поступают на адресные входыблока 5 памяти, выходы второго счетчика 6 также подключены к адреснымвходам блока 5 памяти. Частота тактовых импульсов, поступающих на входсчетчика 6, выбрана так, чтобы заодин период сигналов времени, поступающих по шине 2, счетчик 6 мог бызавершить полный цикл счета. Призаписи информации в программно-времеиное устройство на шину 4 поступает код значения записываемого временного интервала, а на шину 8 -код канала устройства,в который через данный интервал времени необходимо выдать управляющий сигнал. Всумматоре 3 происходит слежение текущего значения кода времени, записанного в счетчик 1, с кодом временного интервала, поступающего пошине 4. Результат сложения поступает на первую группу адресных входовблока 5 памяти,На вторую группу адресных входовблока 5 памяти поступает код с выходов счетчика 6, который во времязаписи соответствует коду на егоустановочных входах, подключенных кшине 8. По сигналу "Запись", поступающему по шине 11, в этот адресблока 5 памяти записывается логическая единица, для чего формируютсясоответствующие сигналы управленияблока 5 памяти в Формирователе 10.При считывании сигналы кодов на шины 4 и 11 не подаются. Выходной кодсумматора 3 при этом соответствуеткоду на выходе счетчика 1. Счетчикб работает в режиме непрерывногоциклического счета. За время каждого дискретного временного интер.вала, соответствующего определенному значению кода на выходе сумматора 3, счетчик 6 последовательно определяет остальные адреса блока 5памяти, соответствующие коду канала устройства. При наличии по какому-либо из этих адресов записанногов блока 5 памяти сигнала (логической единицы), этот сигнал проходитс выхода блока 5 памяти на соответствующий выход коммутатора 7, который открыт по тому каналу, код которого подается в данный момент наего адресные входы с выхода счетчика 6. Одновременно с этим сигналс выхода блока 5 памяти поступаетв формирователь 10, который переключает блок 5 памяти из режима считывания в режим записи с тем, чтобызаписать в данный адрес логическийнуль вместо ранее записанной в негологической единицы. Таким образом,если не будет произведена новая запись логической единицы, сигналы поданному адресу через период, кратный периоду полного цикла счетасчетчика 1, появляться не будут. Ккаждому из выходов коммутатора 7подключен соответствующий канал формирователя выходных сигналов, в котором производится усиление и формирование по длительности сигналов,поступающих в выходную шину 13. Управление блоком памяти осуществляется по информационному входу, входу"Разрешение" и входу "Запись-считывание , сигналы на которые поступают с выходов 19, 24 и 20 . соответственно формирователя 10. Сигнал "Разрешение" Формируется из тактовых импульсов (фиг.3 а), проходящих через элемент ИЛИ 23 на выход 24. При появлении на выходе блока 5 памяти в режиме считывания сигнала логическая единица (Фиг.3 б) этот сигнал поступает на вход 26, к которому подключен первый формирователь 14 импульсов, формирующий импульс (фиг.3 в) по переднему фронту приходящего на него сигнала. Второй формирователь 15 импульсов по заднему фронту приходящего на него сигнала формирует импульс (фиг.3 г), который через элемент ИЛИ 23 поступает в выход 24 сигнала "Разрешение" (фиг.Зд).Одновременно на информационный вход блока 5 памяти с выхода третьего формирователя 16 импульсов через инвертор 17 поступает импульс 25 (фиг,Зе). Этот же импульс проходит на выход 20 сигнала "Запись-считывание" через элемент И 18, открытый по второму входу в режиме считывания сигналом с выхода инвертора 21, вход которого подключен к входу 22 сигнала "Запись". При этом вместо сигнала логическая единица в данный адрес блока 5 памяти записывается логический нуль.35 Устройство может быть реализовано на следующей элементной базе: счетчик 1 - микросхемы .564 НЕ 10, 564 НЕ 11, сумматор 3-564 ИМ 1; в качестве блока 5 памяти используется оперативное запоминающее устройство 573 РУ 2, в качестве коммутатора 7 - 564 КП 2, Формирователь 10 сигналов управления режимом работы блока памяти - 564 ЛП 2, 564 ЛЕ 5, Формирователи выходных сигналов 564 ТР 2, 1 ПТ 251.Данное устройство позволяет вводить в него значения временных интервалов и выдавать сигналы управления независимо по каждому каналу управления в дискретные моменты времени с шагом, определяемым периодом сигналом времени на его входе. Это дает возможность создать гибкий алгоритм управления объектом с корреакцией временных интервалов в зависимости от изменяющихся условий в процессе работы. При большом числе каналов управления данное многоканальное программно-временное устройство обладает существенно меньшим аппаратурным объемом, чем известное устройство, Детальная проработка принципиальной схемы показала, что при 32 каналах управления объем данного устройства будет в 2 раза меньше, чем у аналогичного известного устройства.1474592 Редактор Н.Рогулич Техред Л,Сердюкова Корректор Н.Коро 91/44 Тираж 788осударственного комитета по изобретениям 113035, Москва, Ж, Раушская н Подпис аказ Т СС и открытиям

Смотреть

Заявка

3996153, 19.12.1985

ПРЕДПРИЯТИЕ ПЯ Р-6900

ВОИНОВ ЕВГЕНИЙ ПАВЛОВИЧ

МПК / Метки

МПК: G05B 19/18

Метки: временных, многоканальных, программно, сигналов, устройств

Опубликовано: 23.04.1989

Код ссылки

<a href="https://patents.su/4-1474592-ustrojjstvo-dlya-obrabotki-signalov-mnogokanalnykh-programmno-vremennykh-ustrojjstv.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обработки сигналов многоканальных программно временных устройств</a>

Похожие патенты