Устройство для формирования серий импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1405104
Автор: Федосеенко
Текст
(504 Н 03 КЗ ГОСУДАРСПО ДЕЛ РЕТ 4-21 ВЕННЫЙ КОМИТЕТ СССРИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ И А ВТОРСКОМУ СВИДЕТЕЛЬ(56) Авторское свидетельство СССРф 949784 кл Н 03 К 304 ф 1980.(54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ(57) Изобретение может быть использовано в устройствах для выработкиуправляющих команд. Цель изобретения -повышение быстродействия, точности ирасширение функциональных возможностей устройства. Устройство содержитгенератор 1 опорных импульсов, пере-,счетные блоки 2 и 3 и триггер 4. Введение синхронных Р-триггеров 5-7, элементов ИЛИ-НЕ 8-10, программируемого блока 15 памяти, пересчетного блока 16, образующего с блоком 15 памяти блок 17 программирования, позволяет формировать р пачки импульсов сразу же после появления сигнала на управляющей шине 11. Кроме того, в устройстве исключаются искажения длительности последней серии при снятии управляющего сигнала и формируется серия импульсов с переменным количеством импульсов в серии в заранее определенной последовательности программируемого блока 15 памяти. 1 ил. аОИзобретение относится к импульснойтехнике и может быть использовано вустройствах для выработки управляющихкоманд,Целью изобретения является повышение быстродействия за счет формирования пачек импульсов сразу же послепоявления сигнала на управляющей шине,повышение точности за счет исключения 1 Оискажения длительности последней серии при снятии управляющего сигналаи расширение функциональных возможностей за счет Формирования серий импульсов с переменным количеством импульсов в серии в заранее определенной последовательности, программируе -мого блока памяти,На чертеже представлена функциональная схема устройства для Формирования серий импульсов.Устройство для Формирования серий импульсов содержит генератор 1 опор ных импульсов, пересчетные блоки 2 и 3, триггер 4, синхронные Р-триггеры 5-7, элементы ИЛИ в8-10, шину 11 управления, выходную шину 12, информационные шины 13 и 14, программируемый блок 15 памяти, пересчетный блок 16, блоки 15 и 16 образуют блок 17 30 программирования, шину 18 управления.Счетные входы пересчетных блоков 2 и 3 соединены между собой и подключены к первому входу элемента ИЛИ-НЕ 8, входу синхронизации синхронного Б-триггера 7 и к выходу генератора 1 опорных импульсов, шина 11 управления подключена к информационному входу синхронного Р-триггера 5 и к входу синхронизации синхронного Р-триггера 4 О 6, информационный вход которого подключен к положительной шине питания, а выход - к информационному входу синхронного 0-триггера 7, выход которого соединен с входом сброса синхронного 0-триггера 6 и к второму входу элемента И%1 в10, выход которого соединен с входом сброса триггера 4, вход установки которого соединен с выходом переноса пересчетного блока 2, прямой выход триггера 4 соединен с управляющим входом пересчет- ного блока 2, вторым входом элемента ИЛИ-НЕ 8 и входом синхронизации синхронного 0-триггера 5, инверсный55 ,выход которого подключен к первому входу элемента ИЛИ-НЕ 9, выход которого соединен с первым входом элемента ИЛИ-НЕ 10, инверсный выход триггера 4 соединен с входом управления пересчетного блока 3, выход переноса которого соединен с вторым входом элемента ИЛИ-НЕ 9, вьжод элемента ИЛИ-НЕ 8 подключен к выходной шине 12, информационная шина 13 подключе. на к информационным входам пересчет- ного блока 2, а информационная шина 14 - к информационным входам пере- счетного блока 3.Выходы программируемого блока 15 памяти подключены к информационной шине 13, а адресные входы - к выходам пересчетного блока 16, вход сброса которого подключен к инверсному выходу синхронного П-триггера 5, а переключающий вход - к прямому выходу триггера 4, шина 18 управления подключена к входу угравления программируемого блока 15 памяти. Устройство работает следующим образом.После включения питания пересчетный блок 2 и синхронные Р-триггеры 5-7 устанавливаются в исходное состояние сигналом начальной установки (не показано). При этом триггер 4 сигналом с выхода пересчетного блока 2 устанавливается в единичное состояние, Высокий потенциал, поступающий с прямого выхода триггера 4 на управляющий вход пересчетного блока 2, переводит его в режим параллельной записи кода числа (М 1) количества импульсов в пачке, установленного на информационной шине 13. Импульсы,поступающие с выхода генератора 1 опорных импульсов на переключающий вход пересчетного блока 2, запишут код (М 1) в триггера его разрядов. На его выходе переноса появится высокий потенциал, поступающий на вход установки триггера 4, Низкий потенцил,поступающий с инверсного выхода триггера 4 на управляющий вход пересчетного блока 3, переведет его в режим счета, Сигнал с выхода переноса при обнулении всех его разрядов на вход сброса триггера 4 проходить через элемент ИЛИ-НЕ 9 не будет, так как на первом входе его находится высокий потенциал, поступающий с выхода синхронного Б-триггера 5, Высокий потенциал, поступающий с выхода триггера 4 на второй вход элемента ИЛИ-НЕ 8, запрещает прохождение импульсов с выхода генератора 1 опорных импульсовз 14051 на выходную шину 12. На ней находится низкий потенциал.Положительный импульс, появившийся на шине 11 управления, своим передним фронтом сформирует на выходе синхронного 0-триггера 6 высокий потенциал, Задний фронт первого, после данного момента, импульса с выхода генератора 1 опорных импульсов сформирует на выходе синхронного 0-триггера 7 высокий потенциал, поступающий на вход сброса синхронного П-триггера 6, устанавливающий его в исходное состояние. Задний фронт второго импульса сформирует на выходе синхронного Б-триггера 7 низкий потенциал, СлеДовательно, будет сформирован положительный имульс с периодом, равным периоду импульсов генератора 1 опорных импульсов, поступающий на второй вход элемента ИЛИ-НЕ 10. Так как на первом его входе низкий потенциал, на выходе формируется отрицательный импульс, поступаю щий на вход сброса триггера 4 и переводящий его в нулевое состояние. На прямом выходе триггера 4 появляется низкий потенциал, который разрешает прохождение импульсов через элемент ИЛИ-НЕ 8 на выходную шину 12 устройства. Пересчетный блок 2 начинает работать в режиме счета,Задним фронтом перепада потенциалов высокий потенциал с шины 11 управления переписывается в синхронный Р-триггер 5, и на его инверсном выходе появляется низкий потенциал, разрешающий прохождение импульсов с выхода пересчетного блока 3 через 40 элемент ИЛИ-НЕ 9. Высокий потенциал, поступающий с инверсного выхода триггера 4 на управляющий вход пере- счетного блока 3, переводит его в режим параллельной записи кода числа 45 (М 2) коэффициента пересчетного блока 3 фиксирующий длительность паузы между сериями импульсов, установленный на информационной шине 14. При поступлении на переключающий вход пе ресчетного блока 2 (31) импульсов на его выходе (по заднему фронту входного импульса) появится низкий потенциал, поступающий на установочный вход триггера 4 и устанавливающий его 55 в единичное состояние. Высокий потенциал с прямого выхода триггера 4 переведет пересчетный блок 2 в режим параллельной записи и запретит прохождение импульсов через элемент ИЛИ-НЕ 8 на выходную шину 12 устройства. Пачка импульсов сформирована. Низкий потенциал с выхода триггера 4 устанавливает пересчетный блок 3 в режим счета. При поступлении на его переключающий вход (И 2) импульсов на его выходе (по заднему фронту входного импульса) появляется низкий потенциал, который, пройдя через элементы ИЛИ-НЕ 9 и 10, установит триггер 4 в нулевое состояние, Далее процессы повторяются. Таким образом, на выходной шине 12 устройства формируется последовательность серий импульсов.При снятии управляющего сигнала с шины 11 управления устройство возвращается в исходное состояние. При этом после формирования очередной пачки импульсов высокий потенциал с выхода триггера 4 устанавливает на выходе синхронного Р-триггера 5 высокий потенциал, запрещающий дальнейшее переключение триггера 4 сигналами с выхода пересчетного блока 3. Так как переключение происходит после окончания формирования пачки импульсов, то искажение длительности пачки не происходитУстройство находится в исходном состоянии до поступления управляющего сигнала на шину 11 управления.При необходимости формирования серий импульсов с переменным колйчеством импульсов в серии в заранее определенной последовательности на шину 18 управления поступает сигнал, инициализирующий кристалл программируемого блока 15 памяти, В него записываются коды (И 1) количества импульсов в .пачке. После поступления управляющего сигнала на шину 11 управления, низкий потенциал с выхода синхронного Р-триггера 5 разрешает работу пере- счетного блока 16. Переключение его на очередную комбинацию, записываемую в пересчетный блок 2 и формируемую программируемым блоком 15 памяти, ведется задним фронтом сигнала с выхода триггера 4 после формирования очередной пачки импульсов. Пере- счетный блок 16, меняя поочередйо комбинации на адресных входах про-. граммируемого блска 15 памяти, формирует на его выходах очередной код.Последовательность работы устройства такая же, как описывалась выше, с1405104 Формула изобретения Составитель В, ЧижовТехред А.Кравчук Корректор О, Кравцова Редактор Н, Гунько Заказ 3110/56 Тираж 928 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 той разницей, что очередной код числаимпульсов в пачке описывается не синформационной шины 13, а с выходовпрограммируемого блока памяти и он.может бить разный (в зависимости отзаложенной программы),Устройство для формирования серий импульсов, содержащее генератор опорных импульсов, первый и второй пере- счетные блоки и триггер, о т л и ч аю щ е е с я тем, что, с целью повышения быстродействия, точности формирования и расширения функциональных возможностей, в него дополнительно введены первый, второй и третий синхронные Р-триггеры, первый, второй, и третий .элементы ИЛИ-НЕ, третий пе, ресчетный блок и программируемый блок памяти, при этом счетные входы первого и второго пересчетных блоков ,соединены между собой и подключены к первому входу первого элемента ИЛИ-НЕУ входу синхронизации третьего синхронного О-триггера и выходу генератора опорных импульсов, шина управления ,подключена к информационному входу первого синхронного Р-триггера и к входу синхронизации второго синхронного Э-триггера, информационный вход которого подключен к положительнойшине питания, а выход - к информационному входу третьего синхронногоВ-триггера, выход которого соединенс входом сброса второго синхронногоП-триггера и с вторым входом третьего элемента ИЛИ-НЕ, выход которогосоединен с входом сброса триггера,вход установки которого соединен свыходом переноса первого пересчетного блока, прямой выход триггера соединен с управляющим входом первогопересчетного блока, вторым входомпервого элемента ИЛИ-НЕ, входом синхронизации третьего пересчетногоблока и входом синхронизации первого синхронного О-триггера, инверсныйвыход которого подключен к входусброса третьего пересчетного блокаи к первому входу второго элементаИЛИ-НЕ, вькод которого соединен спервым входом третьего элементаИЛИ-НЕ, инверсный выход триггерасоединен с входом управления второгопересчетного блока, выход переносакоторого соединен с вторым входомвторого элемента ИЛИ-НЕ, выходы программируемого блока памяти подключены к информационной шине первогопересчетного блока, а адресные входыподключены к выходам третьего пересчетного блока.
СмотретьЗаявка
4129201, 03.10.1986
ПРЕДПРИЯТИЕ ПЯ В-8835
ФЕДОСЕЕНКО АЛЕКСАНДР АЛЕКСЕЕВИЧ
МПК / Метки
МПК: H03K 3/64
Метки: импульсов, серий, формирования
Опубликовано: 23.06.1988
Код ссылки
<a href="https://patents.su/4-1405104-ustrojjstvo-dlya-formirovaniya-serijj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования серий импульсов</a>
Предыдущий патент: Устройство для заряда накопительного конденсатора
Следующий патент: Распределитель импульсов
Случайный патент: Дисперсионный способ измерения астрономической рефракции