Устройство для проверки достоверности и анализа распределения ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1193830
Авторы: Линник, Потапова, Чертыковцев
Текст
,Ф СЗ ВТОР 21 тервалов анализным входам блоктельности безошиблока управлени установленияочных интервал ности анали рез инГОСУДАРСТВ.:ННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Гуров В,С. и др. Передача дискретной информации и телеграфия.И,: Связь, 1974, с.286,Элементы теории передачи дискретной информации. Под ред. Пуртова Л.П. М. Связь, 1972, с. 39-50.(54)(57) УСТРОЙСТВО ДЛЯ ПРОВЕРКИ ДОСТОВЕРНОСТИ И АНАЛИЗА РАСПРЕДЕЛЕНИЯОШИБОК, содержащее блок выявленияошибок, блок установления длительности безошибочных интервалов, блокустановления длительности блоков информации, счетчик общего числаошибок, блок анализа и блок отображения, о т л и ч а ю щ е е с ятем, что, с целью расширения функциональных возможностей путем измерениястатистических параметров частостиодиночных ошибок, группирования смежных ошибок, интервалов между ошибками и кратности ошибок в блоках информации различной длительности, внего введены блок установлениядлительности интервалов анализа,блок управления анализом кратности смежных ошибок и интервалов между ошибками, блок управления анализом количества ошибокв блоках информации и блок выбораизмеряемого параметра, при этомвыход блока выявления ошибок чеблок установления длительности подключен к сигналь смежных ошибок и интервалов между ошибками, к соответствующему входу блока выбора измеряежго параметра и к входу счетчика общего числа ошибок, выход которого подключен к соответствующему входу блока отображения, второй выход блока установления длительности интервалов анализа, второй и третий входы которого являются соответственно входом тактовой частоты и входом сигнала "Пуск", подключен к входу блока установления длительности блоковинформации и к тактовым входам блока установления длительности безошибочных интервалов, блока управления . анализом кратности .смежных ошибок и интервалов между ошибками и блока управления анализом количества ошибок в блоках информации, выходы которых подключены к соответствующим входам блока выбора измеряемого параметра, выходы которого подключены к соответствующим входам блока анализа, выходы которого подключены к соответствующим входам блока отображения, выход блока установления длительности блоков информации подключен к сигнальному входу блока управления анализом количества ошибок в блоках информации, а потенциальный вход блока выбора измеряемого параметра является входом сигнала управления выбором.51 О15 ЗО 35 40 45 50 55 Изобретение относится к электросвязи и может быть использовано для измерения статистических характеристик дискретных каналов связи и для контроля состояния аппаратуры и каналов передачи дискретной информации в процессе.их эксплуатации.Цель изобретения - расширение функциональных возможностей путем измерения статистических параметров частости одиночных ошибок, группирования смежных ошибок, интервалов между ошибками и кратности ошибок в блоках информации различной. длительностиНа чертеже представлена структурная электрическая схема устройства для проверки достоверности и анализа распределения ошибок.Устройство для проверки достоверности и анализа распределения ошибок содержит блок,1 выявления ошибок, блок 2 установления длительности интервалов анализа, включающий счетчик 2-1, переключатель 2-2 коэффициента счета, первый триггер 2-3 и первый и второйключи 2-4 и 2-5, блок 3 установления длительности безошибочных интервалов, блок 4 управления анализом кратности смежных ошибок и интервалов между ошибками, вклю- чаюп 1 ий второй триггер 4-1 и с третьего по шестой ключи 4-2 - 4-5, блок 5 установления длительности блоков информации, блок 6 управления анализом количества ошибок в блоках информации, включающий третий триггер 6-1 и седьмой и восьмой ключи 6-2 и 6-3; блок 7 выбора измеряемого параметра, включающий элемент запрета 7-1, с первого по седьмой элементы 7-2-7-8 совпадения, переключатель 7-9 и первый, второй и третий элеиенты ИЛИ 7-10, 7-1 и 7-12, счетчик 8 общего числа ошибок, блок 9 анализа, включающий четвертый триггер 9-1, регистр 9-2 сдвига, блок 9-3 совпадений, блок 9-4 счетчиков, и блок 10 отображения.Устройство работает следующим образом.Проверка достоверности и анализ распределения ошибок производится сеансами измерений 10 " тактов (где и "- 1,2,3,4,), устанавливаемыми с помощью блока 2 установления длительности интервалов анализа, За установленв пЗ сеанс измерений производится с помощью счетчика 8 подсчет общего количества ошибок и одновременно с блока 9 анализа происходит анализ и регистрация на отдельных счетчиках одного из следующих параметров, .выбранного для анализа: количество одиночных и смежных ошибок различной краткости; количество интервалов между ошибками; количество безошибочных блоков и количество блоков с ошибками различной кратности.Выбор параметра для анализа осуществляется блоком 7 выбора измеряемого параметра путем коммутации соответствующих информационного и управляющих сигналов в зависимости от положения переключателя 7-9, подающего на один из своих выходов потенциал (О или 1 - в зависимости от выполнения элементов запрета и совпадения 7-1 - 7-8), пОступающий на вход "Управление".По сигналу начала измерений ("Пуск) все счетчики, регистры сдвига и триггеры устройства устанавливаютсяв исходное состояние.При этом сигналом с выхода триггера 2-3 открываются первый и второй ключи 2-4 и 2-5, через которые проходят импульсы сигнала ошибки и импульсы тактовой частоты. Счетчик 2-1в с коэффициентом счета 1 О (и = 1,2, 3,4 ) производит подсчет импульсов тактовой частоты и при достижении коэффициента счета, установленного переключателем 2-2, срабатывают первый триггер .2-3, который закрывает первый и второй ключи 2-4 и 2-5. На этом заканчивается сеанс измерений.Количество ошибок за сеанс измерений подсчитывается счетчиком 8 общего числа оши 1 ок. Блоком 9 анализа за каждый сеанс измерений производится анализ измеряемого параметра с регистрацией результатов на отдельных счетчиках и отображением их на блоке 1 О отображения.В блоке 9 анализа в исходном состоянии четвертый триггер 9-1 находится в состоянии "1",а регистр 9-2 сдвига и блок 9-4 счетчиков - в состоянии "0". Импульсами информационного сигнала (информационным сигналом являются импульсы сигнала ошибки при анализе смежных ошибок и кратности ошибок в блоках инфор40 50 мации, а при анализе интервалов между ошибками - импульсы с выхода блока 3 установления длительности безошибочных интервалов) сигнал логической "1" считывается с четвертого триг гера 9-1 и продвигается по регистру 9-2 сдвига.Разряд регистра 9-2 сдвига, который находится в состоянии , определяется либо количеством поступивших ошибок, либо количеством импульсов с блока 3 установления длительности безошибочных интервалов.Управляющими сигналами, поступающими с блоков 4 и 6 управления ана лизом происходит считьвание информации с регистра 9-2 сдвига с помощью блока 9-3 совпадения в соответствующие счетчики блока 9-4 счетчикев и установка регистра 9-2 сдвига в ис ходное состояние.Управляющими сигналами для блока 9 анализа являются: при анализе смежных ошибок - первый тактовый импульс после сигнала ошибки; при ана лизе интервалов между ошибками - первый импульс сигнала ошибки; при анализе кратности ошибок в блоке информации - импульсы с выхода блока 5 установления длительности блоков З 0 информации.Блок 5 установления длительности блоков информации представляет собой двоичный делитель с переменным коэффициентом деления. Выбор коэффициента деления устанавливается с помощью переключателя. По достижении установленного коэффициента деления на выходе делителя появляется импульс, поступающий на информа. ционный вход триггера 6-1. С первой тактовой частотой через восьмой ключ 6-3 происходит считьвание (с помощью блока 9-3 совпадения) информации с четвертого триггера 9-1 и регист 45 ра 9-2 сдвига, а со второй тактовой частотой (сдвинутой по отношению копервой на 180 ) происходит установка четвертого триггера 9-1 и регистра 9-2 сдвига в исходное состояние. Если в блоке информации ошибок не было, то 111", с четвертого триггера 9-1 считывается в счетчик регистрации безошибочных блоков, а если ошибки были, то "1" с регистра 9-2 сдвига считывается в соответствующии,55 счетчик регистрации блоков с ошибками определенной кратности.Анализ одиночных и смежных ошибок различной кратности и подсчет каждо" го типа ошибок за сеанс измерений на счетчиках производится аналогичным образом. Отличие состоит в том, что управляющим является первый тактовый импульс после последовательности смежных ошибок, который управляет вторым триггером 4-1, и с первой тактовой частотой через шеетой ключ 4-5 происходит считывание информации с регистра 9-2 сдвига в соответствующие счетчики блока 9-4; а со второй тактовой частотой через пятый ключ 4-4 происходит установка триггера 9-1 и регистра 9-2 сдвига в исходное состояние. В результате анализа за сеанс измерений на двоичных счетчиках блока 9-4 будет зафиксировано количество одиночных, двоичных, тройных и более высокой степени кратности смежных ошибок,Аналогично производится и анализ интервалов между ошибками с помощью блока 3 установления длительности безошибочных интервалов и блока 4 управления анализом.Блок 3 установления длительности безошибочных интервалов представляет собой двоичный делитель со схемами анализа для выбора различных коэффициентов деления, соответствующих требуемым интервалам анализа. На вход блока 3 подаются импульсы тактовой частоты. Появление сигнала (импульса) на выходе той или иной схемы анализа (с выбранным коэффициентом деления) свидетельствует о том, что интервал междуошибками превысил данный коэффициент деления или равен ему. Импульсы, появляющиеся на выходе блока 3, являются продвигающими для регистра 9-2 сдвига. При появлении сигнала ошибки второй триггер 4-1 устанавливается в состояние логической "1", и первый тактовой частотой через четвертый ключ 4-3 происходит считывание информации с регистра 9-2 сдвига, а со второй тактовой частотой (через третий ключ 4-2) триггер 9-1 и регистр 9-2 устанавливаются в исходное состояние./5 илиал ППП Патент , г. Ужгород, ул, Проектная каэ 732660 ВНИИПИпо де 3035,сударс м изоб осква,ений и35, Рау митета СССРткрытийская наб.,
СмотретьЗаявка
3638122, 23.08.1983
ВОЙСКОВАЯ ЧАСТЬ 25871
ЛИННИК ИВАН ДМИТРИЕВИЧ, ЧЕРТЫКОВЦЕВ БОРИС ПЕТРОВИЧ, ПОТАПОВА НАДЕЖДА АНАТОЛЬЕВНА
МПК / Метки
МПК: H04B 3/46
Метки: анализа, достоверности, ошибок, проверки, распределения
Опубликовано: 23.11.1985
Код ссылки
<a href="https://patents.su/4-1193830-ustrojjstvo-dlya-proverki-dostovernosti-i-analiza-raspredeleniya-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для проверки достоверности и анализа распределения ошибок</a>
Предыдущий патент: Устройство для передачи и приема информации по согласованной двухпроводной линии связи
Следующий патент: Устройство сопряжения двухпроводного и четырехпроводного каналов связи
Случайный патент: Переключающее устройство для многостандартного телевизионного приемника