Устройство для управления встречно-параллельно включенными тиристорами

Номер патента: 1153382

Авторы: Намитоков, Соколов

ZIP архив

Текст

. ОаИлнрмити хРЕСПУБЛИК 4(51) Н 02 М 108 ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ г(72) К.К.Намитоков и В,Ф,Соколов (71) Харьковский институт инженеров коммунального строительства (53) 621.3 16.727 (088.8)(54)(57) УСТРОЙСТВО ЛЯ УПРАВЛЕНИЯ ВСТРЕЧНО-ПАРАЛЛЕЛЬНО ВКЛЖЧЕННЬ 1 МИ ТИРИСТОРАМИ, содержащее два блока управления, каждый из которых включает в себя импульсный трансФорматор, вторичная обмотка которого предназначена для подключегия к управляющему переходу соответствующего тиристора, ключевой элемент, пороговый элемент, конденсатор и три резистора, о т - л и ч а ю щ е е с я тем, что, с ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И 03 НРЫТИЙ целью повышения надежности и упрощения, каждый блок управления снабжен/тремя диодами, дополнительным конденсатором и резистивным делителем напряжения, а ключевой элемент выполнен на транзисторе, причем аноды диодов предназначены для подключения к одной клемме, а первые выводы конденсаторов - к другой клемме питающей сети, катод первого диода через первый резистор подключен к эмиттеру транзистора и второму выводу конденсатора, катод второго диода через второй резистор подключен к базе транзистора и средней точке резистивного делителя, а катод третьего дио- Я да через третий резистор подключен к второму выводу дополнительного конденсатора и первому выводу порогово- д- го элемента, второй вывод которого подключен к первому выводу реэистивного делителя, второй вывод которого- через первичную обмотку импульсного трансформатора подключен к коллекто- ффффф ру транзистора. СЛИзобретение относится к электротехнике и может быть использовано для управления тиристорными ограничителямн напряжения, например, в электроосветительных установках. 5Известен тиристорный ограничитель напряжения, содержащий два встречно-параллельно включенных тиристора, установленных между полюсами источника питания и нагрузкой, причем управ ляющие переходы тиристоров через импульсные трансформаторы подсоединены к фазосдвигающему устройству, вход которого подключен к органу измерения напряжения 1 1, 15Недостатком известного устройства является его сложность.Наиболее близким к предлагаемому является устройство для управления встречно-параллельно включенными ти ристорами, содержащее два блока управления, каждый из которых включает в себя импульсный трансформатор вторичная обмотка которого предназначена для подключения к управляющему переходу соответствующего тирнстора, ключевой элемент, пороговый элемент, конденсатор и три резистора 2 .Недостатком устройства является его сложность из-за наличия блока 30 фазового управления и отсутствие ограничения напряжения на нагрузке при резком повышении напряжения сети, что снижает надежность работы нагрузки е 35Цель изобретения - упрощение и повышение надежности за счет ограничения напряжения на нагрузке, когда напряжение сети выше номинального.40Поставленная цель достигается тем, что в устройстве для управления встречно-параллельно включенными тиристорами, содержащем два блока управления, каждый из которых включает45 в себя импульсный трансформатор, вторичная обмотка которого предназначена для подключения к управляющему переходу соответствующего тиристора, ключевой элемент, пороговый элемент, конденсатор и три резистора, каждый.ф 50 блок управления снабжен тремя диодами, дополнительным конденсатором и резистивиым делителем напряжения, а ключевой элемент выполнен на транзисторе, причем аноды диодов предназна 55 чены для подключения к одной клемме, а первые выводы конденсаторов - к другой клемме питающей сети, катод первого диода через первый резисторподключен к эмиттеру транзистора ивторому выводу конденсатора, катодвторого диода через второй резисторподключен к базе транзистора и средней точке резистивного делителя, акатод третьего диода через третийрезистор подключен к второму выводудополнительного конденсатора и первому выводу порогового элемента, второй вывод подключен к первому выводу резистивного делителя, второй вывод которого через первичнуы обмотку импульсного трансформатора подключен к коллектору транзистора.На чертеже представлена принципиальная схема устройства.Устройство для управления встречно- параллельно включенными тиристорами 1 и 2, питающими нагрузку 3, содержит два блока управления 4 и 5, каждый из которых состоит из диодов 6-8, аноды которых подключены к одной из клемм А питающей сети, Катод первого диода 6 через первый резистор 9 подключен к эмиттеру транзистора 10 и второму выводу конденсатора 11, первый вывод которого совместно с первым выводом дополнительного конденсатора 12 подключен к другой клемме И питающей сети. Катод второго диода 7 через второй резистор 13 подключен к базе транзистора 10 и средней точке резистивного делителя напряжения 14. Катод третьего диода 8 через третий резистор 15,подключен к второму выводу конденсатора 12 и к первому выводу порогового элемента 16, например динистора, второй вывод которого подключен к первому выводу делителя 14, второй вывод которого через первичную обмотку импульсного трансформатора 17 подключен к коллектору транзистора 10. Вторичная обмотка трансФорматора 17 подключена к управляющему переходу соответствующего тиристора 1 или 2.Устройство работает следующим образом.К полюсам А И приложено переменное напряжение сети, Предположим, что в данный момент положительная полуволна напряжения Ь снимается с полюса А, при этом тиристор 2 включиться не может.В блоке управления 4 тиристора 2 через выпрямительные диоды 6 и 8, ограничительные резисторы 9 и 15 за3 1153 ряжаются конденсаторы 11 и 12, Одновременно на базу транзистора 10 подается запирающее напряжение, снимаемое с катода диода 7 через ограничительный резистор 13. При достижениинапряжения включения 0 динистора 16 к базе транзистора 1 О подводится и напряжение конденсатора 12. Таким образом, в положительную полуволну сетевого напряжения транзистор О и закрыт. После смены полярности сетевого .напряжения положительный потенциал, снимаемый с диода 7 на базу транзистора 10, равен нулю, а к базе транзистора О приложено напряжение разряда конденсатора 12, которое обеспечивает запирающее напряжение на базе транзистора 10 до момента эапирания динистора 16, который определяется величиной его удерживающего 2 В тока. В момент эапирания динистора 16 транзистор 10,открывается эа счет энергии конденсатора 11, поступающей на базу транзистора через коллекторный резистор делителя 14. Отпирание д 382 4транзистора 10 ведет к разряду конденсатора 1 через эмнттерно-коллекторный переход транзистора 10 и первичную обмотку импульсного трансформатора 17. При этом на управляющий электрод тиристора 2 подается импульс управления, который отпирает тиристор 2 с некоторым сдвигом Ы относительно начала полуволны.Аналогичные процессы происходят и в блоке управления 5 тиристора Таким образом, в каждую полуволну питающего напряжения один из тиристоров отпирается, а блок управления второго запертого тиристора подготавливает его импульс управления. Момент генерации импульса управления определяется действующим значением полу- волны сетевого напряжения предшедствующего полупериода,В результате, при превышениях сетевое напряжение на нагрузке остается стабилизированным, благодаря чему повышается надежность работы нагрузки.Тираж 646НИИ 1 И Государственного комитет по делам изобретений и открьгги 035, Москва, Ж, Раувская на 4/5Проектная

Смотреть

Заявка

3665399, 25.11.1983

ХАРЬКОВСКИЙ ИНСТИТУТ ИНЖЕНЕРОВ КОММУНАЛЬНОГО СТРОИТЕЛЬСТВА

НАМИТОКОВ КЕМАЛЬ КАДЫРОВИЧ, СОКОЛОВ ВЯЧЕСЛАВ ФЕДОРОВИЧ

МПК / Метки

МПК: H02M 1/08

Метки: включенными, встречно-параллельно, тиристорами

Опубликовано: 30.04.1985

Код ссылки

<a href="https://patents.su/4-1153382-ustrojjstvo-dlya-upravleniya-vstrechno-parallelno-vklyuchennymi-tiristorami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления встречно-параллельно включенными тиристорами</a>

Похожие патенты