Цифровое устройство слежения за задержкой псевдослучайной последовательности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1088146
Авторы: Алгазинова, Попов
Текст
00 41,708 СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХ .РЕСПУБЛИК ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 09) СИ)Зса Н 04(21) 35529 (22) 15.02 (46) 23.04 (72) А.Р. (53) 621.3 (56) 1. Ав У 467489,2. Авто В 702536 зинов ельство СССР О, 1973.ьство СССР 8, 1978 (про 0тотип)(54)(57) ЦИФРОВОЕ УСТРОЙСТВО СЛЕЖЕНИЯ ЗА ЗАДЕРЖКОЙ ПСЕВДОСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее последовательно соединенные задающий генератор, блок добавления-вычитания импульсов, делитель частоты и опорныйгенератор псевдослучайных последова-.тельностей, последовательно соединенные сумматор по модулю два и элементИ, последовательно соединенные перемножитель и реверсивный счетчик, счетный вход которого подключен к выходуэлемента И, второй вход которого подсоединен к выходу задающего генератора, первый выход опорного генераторапсевдослучайных последовательностейподсоединен к объединенным входамперемножителя и сумматора по модулюдва, второй вход которого подключенк второму выходу опорного генераторапсевдослучайных последовательностей,при этом второй вход перемножителяявляется. входом цифрового устройстваслежения за задержкой псевдослучайнойпоследовательности, о т л и ч а ющ е е с я тем, что, с целью повьппения помехозащищенности, в него введены последовательно соединеннйе первыйдополнительный реверсивный счетчик,блок памяти и коммутатор коррекционных сигналов, последовательно соединенные дополнительныи перемножитель, второй дополнительный реверсивный счетчик и первый цифровой компаратор последовательно соединенные дополнительный делитель частоты и второй цифровой компаратор, другие входы которого подключены к соответствующим выходам реверсивного счетчика, установочный вход которого, объединенный с установочным входом первого дополнительного реверсивного счетчика и первыми управляющими входами блока памяти и коммутатора коррекционных сигналов, подключен к выходу дополнительного делителя частоты, второй выход которого подсоединен к установочному входу второго дополнительног реверсивного счетчика и управляющему входу первого цифрового комнаратора, а вход дополнительного делителя час- тоты подключен к выходу делителя частоты, выход первого цифрового компа- с. ратора подсоединен к управляющему входу первого дополнительного реверсивного счетчика и объединенным вторым управляющим входам блока памяти и коммутатора коррекционных сигналов, первый и второй выходы второго цифрового компаратора подсоединены к со ответствующимобъединейным входам блока памяти и коммутатора коррекционных сигналов, при этом выходы коммутатора коррекционных сигналов подсоединены к управляющим входам блока добавления - вычитания импуль- ,уф сов, а первый и второй входы дополнительного перемножителя подключены соответственно к второму входу пере- множителя и третьему выходу опорного генератора псевдослучайных последовательностей.Изобретение относится к технике электросвязи и может быть использовано для синхронизации радиотехнических систем передачи данных, использующих псевдослучайные последо вательности.Известно цифровое устройство слежения за задержкой псевдослучайной последовательности, содержащее последовательно соединенные кварцевый генератор, управляющий элемент, делитель частоты, опорный генератор псевдослучайных последовательностей, один выход которого подключен к одному из входов перемножителя, выход которого подключен к одному из управляющих входов реверсивного счетчика, выходы сложения и вычитания которого подключены к другим входам управляющего элемента, а также после довательно соединенные сумматор по модулю два и элемент И, к другому входу которого подключен выход кварцевого генератора, а выход элемента И подключен к счетному входу реверсивного счетчика 1 .Недостатком известного цифрового устройства слежения за задержкой псевдослучайной последовательности является низкая помехозащищенность, 30Наиболее близким по технической сущности к изобретению являетсяцифровое устройство слежения за задержкой псевдослучайной последовательности, содержащее последователь но соединенные задающий генератор, блок добавления-вычитания импульсов, делитель частоты и опорный генератор псевдослучайных последовательностей, последовательно соединенные сумматор40 по модулю два и элемент И, последовательно соединенные перемножитеж и реверсивный счетчик, счетный вход которого подключен к выходу элемента45 И, второй вход которого подсоединен к выходу задающего генератора, первый выход опорного генератора псевдослучайных последовательностей подсоединен к объединенным входам перемножителя и сумматора по модулю два, второй вход которого подключен к второмч выходу опорного генератора псевдослучайных последовательностей, при этом второй вход перемножителя является входом цифрового устройства слежения за задержкой псевдослучайной последовательности, выход перемножителя через элемент НЕ подсоединен к второму управляющему входу реверсивного счетчика, выходы сложения и вычитания которого подсоединены к соответствующим входам блока добавления-вычитания импульсов 2 .Недостатком известного цифрового устройства слежения за задержкой псевдослучайной последовательности является низкая помехозащищенность.Цель изобретения - повьппение помехозащищенности.Для достижения указанной целив цифровое устройство слежения зазадержкой псевдослучайной последовательности, содержащее последовательно соединенные задающий генератор,блок добавления-вычитания импульсов,делитель частоты и опорный генераторпсевдослучайных последовательностей, последовательно соединенные сумматор по модулю два и элемент И, последовагельно соединенные перемножитель и реверсивный счетчик, счетный вход которого подключен к выходу элемента.И, второй вход которого подсоединен к выходу задающего генератора, первый выход опорного генератора псевдослучайных последовательностей подсоединен к объединенным входам перемножителя и сумматора по модулю два, второй вход которого подключен к второму выходу опорного генератора псевдослучайных последовательностей, при этом второй вход перемножителя является входом цифрового устройства слежения за задержкой псевдослучайной последовательности, введены по 1 следовательно соединенные первый до-, полнительный реверсивный счетчик, блок памяти и коммутатор коррекционных сигналов, последовательно соединенные дополнительный перемножитель, второй дополнительный реверсивный счетчик и первый цифровой компаратор, последовательно соединенные дополнительный делитель частоты и второй цифровой компаратор, другие входы которого подключены к соответствующим выходам режрсивного счетчика, установочный вход которого, объединенный с установочным входом первого дополнительного реверсивного счетчика и первыми управляющими входами блока памяти и коммутатора коррекционных сигналов, подключен к выходу дополнительного делителя частоты, второй выход которого подсоединен к установочному входу второго дополнительного реверсивного счетчика и управляющему входу первого цифрового компаратора, а вход дополнительного делителя частоты подключен к выходу делителя частоты, выход перво го цифрового компаратора подсоединен к управляющему входу первого дополнительного реверсивного счетчика и объединенным вторым управляющим входам блока памяти и коммутатора коррекционных сигналов,первый и второй выходы второго цифрового компаратора подсоединены к соответствующим объединенным входам блока памяти и коммутатора коррекционных сигналов, при этом выходы коммутатора коррекционных сигналов подсоединены к управляющим входам блока добавления-вычитания импульсов, а первый и второй входы дополнительного перемножителя 2 О подключены соответственно к второму входу перемножителя и третьему выходу опорного генератора псевдослучайных последовательностей.На чертеже приведена структурная электрическая схема цифрового устройства слежения за задержкой псевдослучайной последовательности.Цифровое устройство слежения за задержкой псевдослучайной после- ЗО довательности содержит задающий генератор 1, блок 2 добавления-вычитания импульсов, делитель 3 частоты, опорный генератор 4 псевдослучайных последовательностей, перемножитель 5, З 5 реверсивный счетчик 6, сумматор 7 по модулю два, элемент И 8, дополнительный перемножитель 9, первый 10 и второй 11 дополнительные реверсивные счетчики, первый 12 и второй 13 4 О цифровые компараторы, блок 14 памяти, дополнительный делитель 15 частоты, коммутатор 16 коррекционных сигналов,Устройство работает следующим образом.45Входной сигнал умножается в пере- множителе 5 на опорный сигнал, поступающий с первого выхода опорного генератора 4 псевдослучайных последовательностей. С выхода перемножителя 5 сигнал рассогласования поступает на вход управления реверсивного счетчика 6.На счетный вход реверсивного счетчика,б через элемент И 8 поступает последовательность импульсов с выхода задающего генератора 1, Временной интервал счета импульсов в реверсивном счетчике 6 определяется сигналом с сумматора 7 по модулю два, на входы которого подаются два смещенных во времени опорных сигнала с первого и второго выходов опорного генератора 4 псевдослучайных последовательностей. Выходной сигнал дополнительного делителя 15 частоты, поступающий на установочный вход реверсивного счетчика 6, устанавливает последний в среднее состояние, соответствующее среднему значению максимально возможного числа, записанного в реверсивный счетчик б.В зависимости от знака сигнала рассогласования опорного и входного сиг,налов, поступающего с выхода перемножителя 5, реверсивный счетчик 6 будет чаще работать на суммирование или вычитание, в результате чего его код изменится относительно среднего значения. Через временные интервалы, задаваемые сигналом дополнительного делителя 15 частоты, второй цифровой компаратор 13 осуществляет сравнение текущего кода реверсивного счетчика 6 с кодом его среднего состояния, Результирующие сигналы сравнения поступают на входы блока 14 памяти и через коммутатор 16 коррекционных сигналов следуют на входы блока 2 добавления-вычитания импульсов, Блок 2 добавления-вычитания импульсов вводит дополнительные импульсы или стирает часть импульсов в сигнале, поступающем на вход. делителя 3 часто."ы, При изменении числа импульсов на единицу выходной сигнал делителя 3 частоты сдвигается на величину 1/Го в сторону уменьшения рассогласования по задержке между опорным сигналом и входным (Г - частота опорного генератора 1).Таким образом происходит подстройка фазы опорного и входного сигналов.На входы дополнительного перемножителя 9 поступают входной сигнал и опорный сигнал с третьего выхода опорного генератора 4 псевдослучай- ных последовательностей, совпадающий по фазе в режиме синхронизма с входным сигналом. Выходной сигнал дополнительного перемножителя 9 управляет направлением счета второго дополнительного реверсивного счетчика 11.фДополнительный делитель 15 частоты задает время накопления входного сигнала и сбрасывает второй дополнительный реверсивный счетчик 11 в среднее1088146 Составитель В. ОрловН. Лазаренко Техред А.Кикемезей Корректор А. Дзятк 690/53 Тираж 635 ВНИИПИ Государственного комитетапо делам изобретений и открыти 13035, Москва, Ж, Раушская наб ПодписноеССР каз д, 4/5 лиал ППП "Патент", г. Ужгород, ул. Проектная, 4 состояние. Результирующий сигнал накопления второго дополнительного реверсивного счетчика 11 сравнивает-, ся в первом цифровом компараторе 12 с кодом порога, Превышение порога свидетельствует о наличии неискаженного входного сигнала.При подавлении сигнала импульсными и интерференционными помехами во втором дополнительном реверсивном счетчике 11 накапливаются шумы, Первый цифровой компаратор 12 фиксирует непревышение порога и переключает режим работы блока 14 памяти с записи на считывание, С выхода блока 14 памяти снимается информация о знаке подстройки Фазы опорного сигнала, полученная первым дополнительным реверсивным счетчиком О, и подается через коммутатор 16 коррекционных сигналов на блок 2 добавления-вычитания импульсов. Это позволяет поддер живать требуемые фаэовые соотношения между входным и опорными сигналами в моменты воздействия помех. Таким образом, в предложенном цифровом устройстве сложения за задержкой псевдослучайной последовательности за счет исключения ложных подстроек Фазы опорного сигнала, про. исходящих вследствие помех, обеспечивается более высокая помехозащищенность по сравнению с известным цифровым устройством слежения за задержкой,
СмотретьЗаявка
3552992, 15.02.1983
ПРЕДПРИЯТИЕ ПЯ Р-6208
ПОПОВ АЛЕКСЕЙ РОМАНОВИЧ, АЛГАЗИНОВА ЛЮДМИЛА ИВАНОВНА
МПК / Метки
МПК: H04L 7/00
Метки: задержкой, последовательности, псевдослучайной, слежения, цифровое
Опубликовано: 23.04.1984
Код ссылки
<a href="https://patents.su/4-1088146-cifrovoe-ustrojjstvo-slezheniya-za-zaderzhkojj-psevdosluchajjnojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Цифровое устройство слежения за задержкой псевдослучайной последовательности</a>
Предыдущий патент: Устройство для приема и передачи информации
Следующий патент: Хронизатор сеансов связи
Случайный патент: Устройство для обтяжки коробок облицовочным материалом