Устройство для контроля частоты

Номер патента: 917113

Авторы: Гайдучок, Кирианаки, Руденко, Цукорник

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик и 917113(23) Приоритет Государственный комитет СССР. по дедам изобретений и открытий. 76 (088. 8) Дата опубликования описания 300382 Р.М. Гайдучок, Н.В. Кирианаки, В.И. Руденко и Г.В, Цукорник(71) Заявите еский вовский ордена Ленина полит(54) УСТРОЙСТВ КОНТРОЛЯ ЧАСТОТ входым ператорвыходвход дам Изобретение относится к импульсной технике и.может быть использова-. но в тахометричееких приборах для контроля частоты.Известно устройство для контроля частоты, содержащее генератор им-, пульсов, счетчик, элементы совпадения, управляющие триггеры, дешифраторы и входной Формирователь, связанный своим выходом со входом сброса счетчика импульсов, счетный вход . которого соединен с выходом генератора импульсов, а выходы - со входами дешифраторов, подключенных своими выходами к управляющим входам рабочих триггеров управления, выходы которых соединены с одними входами элементов совпадения, вторые входы которых подключены к выходу формирователя, а выходы - к управляющим вховыходных триггеров управления 1Недостатки данного устройства для контроля частоты - низкая технологичность устройства и отсутствие унификадии его схеж.Наиболее близким к предлагаемому является устройство для контроля частоты, включающее Формирователь импульсоввыход которого соединен с первыми входами элемента ИЛИ,триггера и регистра, вторыекоторого подключены к выходаШного счетчика, а также генеримпульсов и второй счетчик,которого соединен со вторыми амиэлемент а ИЛИ и три ггера 2 ) .Недостатками известного устройства являются ограниченные Функцио"нальные воэможности, так как устройство обеспечивает толькодвухпороговый контроль частоты.Цель изобретения - расширениеФункциональных возможностей устройства.5 поставленная цель достигаетсятем, что в устройство для контролячастоты, содержащее Формировательимпульсов, выход которого соединенс первыми входами элемента ИЛИ,триггера и регистра, вторые входы которого подключены к выходам первогосчетчика, а также генератор импульсов и второй счетчик, выход которогосоединен со вторыми входами элемен та ИЛИ и триггера, введены блок па-.мяти и делитель, первый и второйвходы которого соединены с выходамисоответственно генератора импульсови Формирователя импульсов, а выход 0 делителя подключен к первому входукогда это значение станет равным нулю, импульсом заема счетчика 7 устанавливается в единичное состояниетриггер 4., который переключает при этом коэффициент деления делителя 3 с Ы на И = 1, а также увеличивает на единицу адрес, подаваемый на входы блока 7 памяти. Увеличенным адресом из блока памяти извлекается значение кода и младших Разрядов первой контрольной уставки и записывается в счетчик 8 этим же импульсом заема, прошедшим через элемент 5 ИЛИ.Таким образом, значение кода младших разрядов, записанное в счетчик 8, будет вычитаться импульсами генератора 2, поскольку коэффициент деления делителя 3 при этом равен единице.Если значение периода контролируемой частоты больше значения первой контрольной уставки, то импульсом заема триггер 4 устанавливается в нулевое состояние и переключает делитель 3 на коэффициент деления Ю а также увеличивает содержимое счетчика б на единицу. Новым значением адреса из блока памяти выбирается код и - старших разрядов второй контрольной уставки и записывается в счетчик 8 тем же импульсом заема, и описанный цикл контроля повторяется с новым значением уставки.Такой процесс продолжается в течение периода контролируемой частоты. По окончании периода импульсом с выхода формирователя 1 значение адреса последней, выбранной за период контролируемой частоты, уставки записывается в регистр 9, выходы которого могут быть подключены к блоку индикации и Формирования сигналов управления. Формула изобретения второго, счетчика, второй и третьи входы которого соединены соответственно с выходом элемента ИЛИ и вы.ходами блока памяти, первые входы которого подключены к выходам первого счетчика, один из входов которого соединен с выходом Формирователя импульсов, а другой подключен к выходу триггера, третьему входу делителя и второму входу блока памяти.На чертеже представлена структурная схема устройства для контроля частоты.Устройство содержит формирователь 1 импульсов, генератор 2 импульсов, делитель 3, триггер 4, элемент 5 ИЛИ,)5 счетчик б, блок 7 памяти, счетчик 8 и регистр 9.Делитель 3 частоты имеет два переключаемых коэффициента деления И -- 2 и И = 1. Разрядность вычитающего счетчика -8 импульсов равна п, а Разрядность контрольных уставок 2 .Значения контрольных уставок ихранятся в блоке 7 памяти и записаны в возрастающем порядке. 25Контрольчастоты осуществляется развертывающим методом, при котором в каждом цикле контроля адреса контрольных уставок выбираются последовательно в порядке возрастания, причем по 1-тому адресу в блоке 7 хранится число, которое соответствует разности между значением 1-ой и 1-1-ой уставок. Причем сравнение каждой уставки с периодом контролируемой частоты происходит в два этапа. Сначаладля операции сравнения извлекается из блока 7 памяти значения старших разрядов контрольной уставки, а потом - значения млацших разрядов40устройство работает следующим образом.Входной формирователь 1 Формирует короткие импульсы с интервалом сле дования, равным периоду контролируемой частоты. Импульсом с выхода входного Формирователя сбрасывается в нулевое состояние делитель 3, устанавливая коэффициент деления 01, триггер 4 и суммирующий счетчик б, управляющий (К) адресными входами блока 7 памяти. Нулевым адресом, установленным в суммирующем счетчике б, из блока 7 выбирается значение кода и старших разрядов первой контрольной уставки, который записывается в вычитающий счетчик 8 этим же сигналом, с выхода входного Формирователя, прошедшим через элемент 5 ИЛИ. Нри этом импульсы генератора 6 О, 2 через делитель 3 поступают на счет" ный вход вычитающего счетчика 7.Этими импульсами уменьшается записанное в него значение кода старших разрядов первой контрольной уставки. 65 Таким образом, предлагаемое устройство обладает более широкими функциональными возможностями, поскольку оно обеспечивает многопороговый контроль частоты, при этом значения контрольных уставок могут легко перепрограммироваться. Устройство для контроля частоты, содержащее формирователь импульсов, выход которого соединен с первыми входаье элемента ИЛИ, триггера и регистра, вторые входы которого подключеин к выходам первого счетчика, а также генератор импульсов и второй счетчик, выход которого соединен с вторыми входами элемента ИЛИ и триггера, о т л и ч а ю щ ее с я тем, что, с целью расширения функциональных возможностей, в него917113 Составитель В. ПотаповРедактор Н. Ковалева Техред А. Бабинец КорректорИ а каз 188 б 5 Тираж 719ВНИИПИ Государственпо делам изобрете 13035, Москва, Ж,Подписноета СССРтийб., д. 4/5 го комитй и открыушская н тент, г. Ужгород, ул. Проектная, 4 П введены блок памяти и делитель,первый и второй входы которого соединены с выходами соответственно генератора импульсов и Формирователяимпульсов, а выход делителя подключен. к первому входу второго счетчика, второй и третьи входы которогосоединены соответственнос выходомэлемента ИЛИ и выходами блока памяти, первые входы которого подключены к выходам первого счетчика,один из входов которого соединен свыходом формирователя импульсов, адругой подключен к выходу триггера,третьему входу делителя и второьрвходу блока памяти.Источники информации,принятые во внимание при экспертизе1, Патент США 9 3537001,кл. С 01 В 23/00, 1970.2, Авторское свидетельство СССРР 657404, кл, С 04 Г 10/04, 1976

Смотреть

Заявка

2919423, 05.05.1980

ЛЬВОВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ГАЙДУЧОК РОМАН МИХАЙЛОВИЧ, КИРИАНАКИ НИКОЛАЙ ВЛАДИМИРОВИЧ, РУДЕНКО ВИКТОР ИВАНОВИЧ, ЦУКОРНИК ГЕННАДИЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G01R 23/00

Метки: частоты

Опубликовано: 30.03.1982

Код ссылки

<a href="https://patents.su/3-917113-ustrojjstvo-dlya-kontrolya-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля частоты</a>

Похожие патенты