Устройство для синхронизации воспроизведения цифровой информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 907580
Автор: Серебряный
Текст
(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ВОСПРОИЗВЕДЕНИЯ ЦИФРОВОЙ ИНФОРМАЦИИ Изобретение относится к .магнитной записи, а именно к устройствам для синхронизации воспроизведения цифровой информации.Известно устройство для синхронизации воспроизведения цифровой информации, содержащее генератор импульсов, ко входу которого подкаочены последовательно соединенные сумматор фильтр нижних частот и фазовый дискриминатор, а также триггеры и логические элементы И 1 .Недостаток этого устройства заключается в низкой помехозащищенности.35Известно также устройство, содержащее последовательно соединенныеуправляемый генератор, фазовый дискриминатор, фильтр нижних частот,сумматор и генератор импульсов, вы.лд которого соединен со вторымвходом фазового дискриминатора,частотный дискриминатор, первыйвход которого связан с выходом управлюощего генератора, второй вход - с входом управляемого генератора, а выход его подсоединен к второму входу сумматора и управляемому входу управляемого генерато" Ра 123Недостаток известного устройства состоит в малой помехозащищенности вследств,е малой полосы захвата.Цель изобретения - повышение помехоустойчивости за счет расширения полосы захвата.Эта цель достигается тем, что в устройство для синхронизации воспроизведения цифровой инФормации введены первый логический элемент И, последовательно соединенные второй логический элемент И, счетчик импульсов, первый дешифратор, первый триггер и первый интегратор, последовательно соединенные второй дешифратор, второй триггер, третий триггер и второй интегратор, генератор эталонной частоты, выход которого соеди90758 ольсон нен с вторлм входом счетчика импульсов, с вторым входом второго триггера и со стробирующими входами первого и третьего триггеров, логический элемент ИЛИ-НЕ, выход которого соединен с первым входом первого логического элемента И, а входы соединены с выходами первого и третьего триггеров, причем выход генератора импульсов подсоединен к О первому входу второго логического элемента И, второй вход которого подключен к выходу первого дешифратора, входы которого соединены с входами второго дешифратора и выхо дами счетчика импульсов, а выходы первого и второго интеграторов подключены к второму и третьему входам сумматора, выход усилителя воспроизведения подсоединен к 20 второму входу первого логического элемента И, выход которого соединен с вторым входом фазового дискриминатора.На чертеже показан один из возмож ных вариантов структурной схемы устройства для синхронизации воспроизведения цифровой информации,Устройство содержит последователь 30 но соединенные головку 1 воспроизведения и усилитель 2 воспроизведения, последовательно соединенные фазовый дискриминатор 3, фильтр 4 нижних частот, сумматор 5 и генератор 6 импульсов, выход которого подключен к первому входу фазового дискриминатора 3, кроме того, оно содержит первый логический элемент И 7, последовательно соединенные второй логический элемент И 8, счет 40 чик 9 импульсов, первый дешифратор 10, первый триггер 11 и первый ин - тегратор 12, последовательно соеди - ненные второй дешифратор 13, второй триггер 14, третий триггер 15 и второй интегратор 16, генератор 17 эталонной частоты, выход которого соединен со вторым входом счетчика 9 импульсов, со вторым входом второго триггера 14 и со стробируюши - ми входами первого 11 и третьего 5 триггеров, логический элемент ИЛИ-НЕ 18, выход которого соединен с первым входом первого логического элемента И. 7, а выходы соединены с выходами 55 первого 11 и третьего 15 триггеров, причем выход генератора 6 импульсов подсоединен к первому входу нто 0 4рого логического элемента И 8, второй вход которого подключсн к нъходу первого дешифратора 10, нходы которого соединены со входами второго дешифратора 1 3 и выходами счетчика 9 импульсов, а выходы первого 12 и второго 16 интеграторов подключены ко второму и третьему входам сумматора 5, выход усилителя 2 воспроизведения подсоединен ко второму нходу первого логического элемента И 7, выход которого соединен со вторым входом фазового дискриминатора 3,Устройство работает следуюим образом.Пифровая информация с выхода головки 1 воспроизведения через последовательно соединенные усилитель 2 воспроизведения, первый логический элемент И 7, фазовый дискриминатор 3, Фильтр 4 нижних частот и сумматор б подается на первый вход генератора 6 импульсов, управляя его частотой, которая контролируется схемой, состоящей из последователь - ио соединенных второго логического элемента И 8, счетчика 9 импульсов, первого дешифратора 1 О и второго дешифратора 3, а также ератора, 7 эталонной частоты. Первый дешифратор 10 выделяет число, соответствующее ижней границе полосы захвата фазоной автоподстройки частоты, а второй дешифратор 13 выделяет число, соответствующее верхней границе полосы захвата фазоной автоподстройки частоты . Частота генератора 7 эталонной частоты выбрана ниже час -тоты сигнала воспроизведения из условия получения требуемой точности контроля частоты генератора б имПри отклонении частоты генератора 6 импульсов за нижнюю границу полосы захвата фазовой антоподстройки частоты второй триггер 14 и третий триггер 15 устанавливаются импульса - ми с выхода генератора 17 эталонной час.тоты н состояние логической единицы, сигнал с выхода второго интегратора 16 через сумматор 6 увеличивает частоту генератора 6 импульсов. При отклонении частоты генератора 6 импульсов за нерхнюю границу полосы захвата фазоной антоподстройки час - тоты сигнал с выхода перного дешифратора 10 блокирует счетчик 9 имульсов через н горой логический эле907580 Формула изобретения Устройство для синхронизации вос- ЗО произведения цифровой информации, содержащее последовательно соединен. ные головку воспроизведения и усилитель воспроизведения, последовательно соединенные фазовой дискрими натор, фильтр нижних частот, сумматор и генератор импульсов, выход которого подключен к первому входу фазового дискриминатора, о т л и - ч а ю щ е е с я теч, что, с целью ВНИИПИЗаказ 600/59 Тираж 624 Подписное Филиал ППП "Патент", г.ужгород, ул.Проектная,4 мент И 8, первый триггер 11 устанавливается в состояние логической единицы и сигнал с выхода первого интегратора 12 через сумматор 6уменьшает частоту генератора 6 импульсов, причем в обоих случаях отклонения частоты генератора 6 импульсов за границы полосы захватафазовой автоподстройки частоты осуществляется блокировка фазовой автоподстройки частоты через логическийэлемент ИЛИ-НЕ 18 и первый логический элемент И 7. При соответствиичастоты генератора 6 импульсов полосе захвата фазовой автоподстройкичастоты первый триггер 1 и третийтриггер 15 устанавливаются в состояние логического нуля, через первыйлогический элемент И 7 включаетсяфазовая автоподстройка частоты,Использование изобретения позволяет повысить помехоустойчивость син:,ронизации воспроизведения цифровойинформации за счет расширения полосы захвата фазовой автоподстройкн,частоты,повышения помехоустойчивости за счетрасширения полосы захвата, в неговведены первый логический элементИ, последовательно соединенные второй логический элемент И, счетчикимпульсов, первый дешифратор, первыйтриггер и первый интегратор, последовательно соединенные второй дешифратор, второй триггер, третий тригО гер и второй интегратор, генераторэталонной частоты, выход которогосоединен с вторым входом счетчикаимпульсов, с вторым входом второготриггера и со стробирующими входами5 первого и третьего триггеров, логический элемент ИЛИ-НЕ, выход которого соединен с первым входом первогологического элемента И, а входы соединены с выходами первого и третье 20 го триггеров, причем выход генератора импульсов подсоединен к первому входу второго логического элемента И, второй вход которого подключенк выходу первого дешифратора, входыг 5 которого соединены с входами второгодешифратора и выходами счетчикаимпульсов, а выходы первого:И второго интеграторов подключены к второмуи третьему входам сумматора, выходусилителя воспроизведения подсоединен к второму входу первого логического элемента И, выход которого соединен с вторым входом фазового дискриминатора,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР9618783, кл.1 В 5/06.2Авторское свидетельство СССР9411 500, кл . 6 11 В 5/06 (прототип) .
СмотретьЗаявка
2948905, 01.07.1980
ПРЕДПРИЯТИЕ ПЯ Г-4149
СЕРЕБРЯНЫЙ ЭДУАРД МАТВЕЕВИЧ
МПК / Метки
МПК: G11B 27/10
Метки: воспроизведения, информации, синхронизации, цифровой
Опубликовано: 23.02.1982
Код ссылки
<a href="https://patents.su/3-907580-ustrojjstvo-dlya-sinkhronizacii-vosproizvedeniya-cifrovojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации воспроизведения цифровой информации</a>
Предыдущий патент: Мозаичная печатающая головка
Следующий патент: Запоминающее устройство с восстановлением информации
Случайный патент: Устройство для аэрации воды в рыбоводных водоемах