Устройство для синхронизации сигналов тактовой последовательности

Номер патента: 790218

Автор: Схиртладзе

ZIP архив

Текст

(22) Заявлено 181278 (21) 2697423/18-21с присоединением заявки Мо(23) ПриоритетОпубликовано 2312,80 Бюллетень йо 47Дата опубликования описания 23,1230 Союз Советских Соцналнстнческнк Республик(51)М. Кл.з Н 03 К 5/13 Государствеииый комитет СССР по делам изобретений. и открытий(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ СИГНАЛОВ ТАКТОВОЙ ПОСЛЕДОВАТЕЛЬНОСТИИзобретение относится к импульсной технике и может быть использовано для передачи данных.и контроля дискретных каналов связи,Известно устройство для синхронизации, содержащее фазовый дискриминатор, интегрирующее устройство и устройство управления, на вход фазового дискриминатора поступает входная информация и синхронизируемые сигналы тактовой последовательности, сигнал рассогласования с выхода фазового дискриминатора в виде сигнала добавления и вычитания поступает на вход интегрирующего устройства, которое срабатывает при наличии сравнительно длительного рассоглассвания фаэ, с выхода интегрирующего устройства сигнал добавления или 1 вычитания псступает на вход устройства управления, которое воздействует на управляемый делитель, добавляя или исключая импульсы высокочастотной последовательности, поступающие на вход последнего 1. Недостатком данного устройстваявляется низкая скорость передачиданных. Наи 4 олее близким по техническойсущности к изобретению является устройство фаэирования, содержащеегенератор, ключи, элемент ИЛИ, делители Ое, Од, От, две ферротранзисторных ячейки, служащие для эамыка"ния и раэмыкания ключа Ки и входногодифференциального трансформатора,для выделения переднего и заднего10 фронтов информационного сигнала, которые поступают на замыкание ключаКд и на запись ферротранэисторнойячейки. В данном устройстве местныйгенератор вырабатывает импульсы вы 15 сокочастотной последовательности Тключи Ки, КА и элемент ИЛИ составляют управляющее устройство, а делитель Ъо является управляеьым делителем, с выхода которого получают20 синхронизируемую тактовую последовательность Тс .,С помощью ключа Косуществляются исключение ймпульсоввысокочастотной последовательности,а с помощью ключа Кй -добавление25 2,Синхронизация сигналов тактовойпоследовательности Т осуществляется путем исключения или добавленияимпульсных сигналов высокочастотной30 .последовательности Тв . В этом случаекак и в предыдущем устройстве дляполучения необходимой точности фазировайия на практике выбирают соотношфие между укаэанными вьше пОследовательностями Тс =(64-128) ГоУстройство хорошо работает нанизких и средних скоростях передачиинформации.Недостатком устройства являетсянизкая скорость передачи данных,поскольку с повышением скорости передачи информации период высокочастотной последовательности То становится соизмеримым или меиьше временисрабатывания даже наиболее быстродействующих логических интегральныхмикросхем. Это уменьшает надежностьработы и усложняет устройство.Например, если скорость передачи информации порядка 4 ИБод и, слеловательно,.частота сигналов синхронизируемой тактовой последовательности Тс на приеме порядка 4 МГц, топри соблюдении соотношения То =- (64-128)То следует выбрать частоту сигналов О в пределах-51 ИГцчто выше предельной частоты наи. -более быстродействующих логическихэлементов .(например микросхемы серии 100),Цель изобретения - повышение скорости передачи данных,Указанная цель достигается тем,что н устройство для синхронизациисигналов тактовой послеловательности,содержащее управляемый генератор импульсов, выход которого соединен совходом .-разрядного управляемого делителя, вход установки нуля которогоподключен к выходу элемента ИЛИ, авход управляемого генератора импульсов подключен к шине информационноговхода, введены и -элементов И и а -интеграторов, причем первые входыэлементон И объединены и подключеныко входам управляемого генератораимпульсов, а вторые входы соединеныс выходами разрядов и -разрядного управляемого делителя, выходы элементов И подключены ко входам интеграторов, а выходы интеграторов подключены ко входам элемента ИЛИ,выход которого соединен со входамиустановки нуля интеграторов,Сущность изобретения заключается в том, что управляющий сигнал вырабатывается в момент времени, состветствующий средневероятному значению характеристического момента восстановления информационного сигнала и используется не для управления числом импульсов высокочастотной последонательности, как в известных устройствах, а для установки нуля раза рядов управляемого делителя час"тоты. Установка нуля разрядов делителя частоты фиксирует Фазу сигналов тактовой последовательности.еО 65 Емкость интеграторов выбирают исходя из полуЧения заданной помехоустойчивости и необходимого быстродействия устройства синхронизации,Изобретение позволяет уменьшить частоту импульсных сигналов высокоНа чертеже приведена Функциональлная схема устройства,Устройство содержит управляемыйгенератор 1 импульсов, й -разрядныйуправляевюй делитель 2; элементы3-1 в : 3-й И интеграторы 4-1 в ; 4-И,элемент 5 ИЛИ,Работает устройство следующим образом.На вход й -разрядного управляемогоделителя 2 поступает сигнал высоко 10 частотной последонательности Тр свыХода управляемого генератора 1импульсов, На выходе п -разрядногоделителя 2 вырабатывается сигналпоследовательности с, а сигналы с1 . выхода разрядов управляемого делите-.ля 2 периодически (с периодом Тс,)открывают поочередно элементы 3-13-ь И на время не более То, В этомслучае информационный сигнал (импульсный сигнал длительностью не более 1/2 То и соответствующий действительному характеристическому моменту носстановле ия информационнойпосылки) пройдет только через одийд из элементов 3 И, который укажет навременное положение информационногосигнала относительно синхронизируемой тактовой последовательности Т,Сработает тот интегратор 4, на входкоторого поступило наибольшее коли"честно импульсных сигналов,В этом случае сигнал с выхода интегратора соответствует средневероятному значению (математическомуожиданию) информационного сигнала,А так как сигнал на выходе интегратора 4 вырабатывается в моментпоступления на его вход последнегопо счету импульсного сигнала с выхода соотнетствующего элемента,3 И.40 (если временная задержка разрядовинтегратора меньше половины периодаТб) то этот сигнал можно использовать для установки нуля разрядовделителя, Этой установкой тактоваяпоследонательность ТС привязываетсяк математическому ожиданию информационного сигнала. Таким образом,осуществляется фазирование тактовойпоследовательности Гс . Установкущо нуля можно осуществить любым другим сигналом, сдвинутым относительноматематического ожидания информационного сигнала на постоянный интервал времени, кратный числу периодовТбЭтим можно добиваться любой ориентации сигналов Т относительно информационного сигнала, Частота появления сигнала с выхода одного иэинтеграторов зависит от емкости интегратора и качества канала связи,790218 Формула изобретения Составитель Е.Мосолков едактор М.Габуда Техред М,Голинка Корректор С.Шекм068/61 Тираж 995 ИПИ Государстве о делам изобрет 035, Москва, 7 Эак Подписноеного комитета ССГний и открытий5, Раушская наб 4 иал ППП Патент, г. Ужгород, ул. Проектная частотной последовательности и повы"сить надежность работы синхронизирующего устройства на.высоких .скоростях передачи информации,Устройство для синхронизации сигналов тактовой последовательности, содержащее управляеьвй генератор импульсов, выход которого соединен со входом 0-разрядного управляемого делителя, вход установки нуля которого подключен к выходу элемента ИЛИ, а вход управляемого генератора импуль,сов подключен к шине информационного входа, о т л и ч а ю щ е е с я тем, что, с целью повышения скорости передачи данных, в него введены й = элементов И и"интеграторов, причем первые.входы элементов И объединены и соединены со входом управляембго генератора импульсов, а вторыевходы соединены с выходами разрядовП-разрядного управляемого делителя,выходы элементов И подключены ковходам интеграторов, а выходы интеграторов подключены ко входам элемента ИЛИ, выход которого соединен совходами установки нуля интеграторов.Источники информации,принятые во внимание при экспертизе1. Гуров В,С., Емельянов Г.А. Основы передачи данных по проводнымканалам .связи, М., Связь, 1964,15 с. 231-235.2, Чепиков А.П. Фазирование приемной части телеграфной системы,Электросвязь, 1961,Р 10,

Смотреть

Заявка

2697423, 18.12.1978

ПРЕДПРИЯТИЕ ПЯ М-5619

СХИРТЛАДЗЕ АЛЕКСАНДР ИВАНОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: последовательности, сигналов, синхронизации, тактовой

Опубликовано: 23.12.1980

Код ссылки

<a href="https://patents.su/3-790218-ustrojjstvo-dlya-sinkhronizacii-signalov-taktovojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации сигналов тактовой последовательности</a>

Похожие патенты