Устройство для определения скорости телеграфирования
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоцивлистическихРеспублик 11 788417(53) УДК 621,394. .662 (088.8) по делам изобретений н открытий(54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ СКОРОСТИ ТЕЛЕГРАФ ИРОВАНИЯИзобретение относится к технике электросвязи и может использоваться для определения скорости модуляции в синхронных и стартстопных системах связи.По основному авт. св.577692 известно устройство для определения скорости телеграфирования, содержащее последовательно соединенные преобразователь входных сигналов, блок квантования, ко второму и третьему входам которого подключены выход генератора опорных частот и управляющий выход блока выделения эле;ентарного периода входного сигнала, блок пересчета и блок индикации, а второй выход преобразователя входных сигналов через формирователь сигнала Сброс подключен к установочному входу блока выделения элементарного периода входного сигнала, причем третий выход генератора опорных частот соединен с третьим входом блока пересчета 11.Однако известное устройство имеет низкую точность определения скорости телеграфирования.Цель изобретения - повышение точности определения скорости телеграфирования,2Для достижения этой цели в устройстводля определения скорости телеграфирования, содержащее последовательно соединенные преобразователь входных сигналов, блок квантования, ко второму и третьему входам которого подключены выход генератора опорных частот и управляющий выход блока выделения элементарного периода входного сигнала, блок пересчета и блок индикации, а второй выход преобразователя входных сигналов через формирователь сигнала 10 Сброс подключен к установочному входублока выделения элементарного периода входного сигнала, причем третий выход генератора опорных частот соединен с третьим входом блока пересчета, введены дополнительный блок квантования, дополнительныйформирователь сигнала Сброс, дополнительный блок выделения элементарного периода входного сигнала, дополнительный счетчик и формирователь сигнала пересчета, при этом выход блока выделения элементарного периода входного сигнала подсоединен к первому входу блока пересчета через дополнительный счетчик, второй и третий входы которого соединены соответственно с выходом дополнительного блока выделения эле45 яо 55 ментарного периода входного сигнала и с выходом формирователя сигнала пересчета, первый и второй входы которого соединены соответственно с дополнительным выходом блока выделения элементарного периода входного сигнала и с допопнительным выходом дополнительного блока выделения элементарного периода входного сигнала, управляющий вход и вход которого соединены соответственно с выходом дополнительного формирователя сигнала Сброс и с выходом дополнительного блока квантования, первый, второй и третий входы которого соединены соответственно с первым дополнительным выходом преобразователя входных сигналов, с четвертым выходом генератора опорных частот и с управляющим выходом дополнительного блока выделения элементарного периода входного сигнала, а вход дополнительного формирователя сигнала Сброс соединен со вторым дополнительным выходом преобразователя входных сигналов.На чертеже представлена структурная электрическая схема предложенного устройства. Устройство для определения скорости телеграфирования содержит преобразователь 1 входных сигналов; блок 2 квантования; генератор 3 опорных частот; формирователь 4 сигнала Сброс; блок 5 пересчета; блок 6 индикации; блок 7 выделения элементарного периода входного сигнала; дополнительный блок 8 выделения элементарного периода входного сигнала, каждый из которых состоит из реверсивного счетчика 9; дешифратора 10 нулевого состояния реверсивного счетчика, элемента 11 памяти и суммирующего счетчика 12; дополнительный счетчик 13; формирователь 14 сигнала пересчета; дополнительный блок квантования 15; дополнительный формирователь 16 сигнала Сброс.Устройство работает следующим образом.Из сигнала, поступающего на преобразователь 1, формируются прямоугольные посылки, которые подаются на один из входов блоков 2 и 15 квантования. На второй вход этих блоков подается кварцованная частота с выхода генератора 3 опорных частот. Пачки импульсов с выхода блоков 2 и 15 поступают одновременно на входы синхронизации суммирующего счетчика 12 и реверсивного счетчика 9. Первая посылка, заполненная кварцованной частотой, записывается в оба счетчика. Затем сигналом Сброс, сформированным путем задержки заднего фронта посылки формирователем 4 и дополнительным формирователем 16, реверсивный счетчик 9 переводится в нулевое состояние, а число, записанное в суммирующем счетчике 12 параллельным кодом, переписывается в реверсивный счетчик 9 и элемент1 памяти с одновременной установкой суммирующего счетчика 12 в нулевое состояние. 5 10 15 хо т зе зз 46 Вторая пачка импульсов записывается в суммирующий счетчик 12, а в реверсивном счетчике 9 производится считывание числа, обусловленного первой посылкой, Если вторая посылка короче первой, то реверсивный счетчик 9 не доводится до нулевого состояния. Сигнал Сброс опять переводит реверсивный счетчик 9 а нулевое состояние и переписывает в него число второй посылки с суммирующего счетчика 12.2 сли третья посылка по длительности больше второй, то она, считывая число второй посылки, доводит реверсивный счетчик 9 до нулевого состояния. Дешифратор 10 запирает блоки 2 и 15 квантования, запрещая счет всей длительности третьей посылки суммирующим счетчиком 12. Таким образом, в суммирующий счетчик 12 может записаться число, равное записанному в реверсивном счетчике 9, или меньшее, соответствующее более короткой посылке всей предыдущей последовательности. Процесс анализа входного сигнала повторяется с приходом каждой новой посылки. При поступлении посылки минимальной длительности она, записавшись соответствующим числом в суммирующий счетчик 12 и далее - в реверсивный счетчик 9, контролирует все последующие посылки, Информация о длительности позитивных посылок с элемента 11 памяти блока 7 параллельным кодом переписывается в дополнительный счетчик 13, а негативных посылок с элемента 11 памяти блока 8 - последовательным кодом. Формирователь 14 сигнала пересчета сформирует команду на пересчет при поступлении по одному сигналу Сброс с формирователей 4 и 16 при условии поступления сигнала первым с формирователя 4. Таким образом, в дополнительном счетчике 13 записывается число, соответствующее суммарной длительности минимальных посылок из последовательностей Позитив и Негатив. Это число, несущее в себе информацию о длительности двух элементарных посылок принимаемых сигналов, поступает в блок 5 пересчета, который пересчитывает его в число, соответствующее скорости модуляции. Блок 6 индикации высвечивает результат измерения. Таким образом, предложенное устройство обеспечивает точное определение скорости модуляции независимо от наличия и величины преобладания в измеряемых сигналах, что очень важно при эксплуатации различных оконечных устройств. Определение же скорости модуляции при наличии преобладаний выделением предполагаемой элементарной посылки одной полярности дает ложный результат. Истинное значение скорости модуляции в этом случае можно получить лишь усреднением двух посылок минимальной длительности, выделенных из позитивной и негативной последовательностей измеряемых сигналов.788417 Формула изобретения ВНИИПИ Заказ 8383/72 Тираж 729 ПодписноеФилиал ППП Патент, г. Ужгород, ул. Проектная, 4 Устройство для определения скорости телеграфирования по авт. св.577692, отличающееся тем, что, с целью повышения точности определения скорости телеграфирования, введены дополнительный блок квантования, дополнительный формирователь сигнала Сброс, дополнительный блок выделения элементарного периода входного сигнала, дополнительный счетчик и формирователь сигнала пересчета, при этом выход бло ка выделения элементарного периода входного сигнала подсоединен к первому входу блока пересчета через дополнительный счетчик, второй и третий входы которого соединены соответственно с выходом дополнитель 1 й ного блока выделения элементарного периода входного сигнала и с выходом формирователя сигнала пересчета, первый и второй входы которого соединены соответственно с дополнительным выходом блока выделения элементарного периода входного сигнала и с дополнительным выходом дополнительного блока выделения элементарного периода входного сигнала, управляющий вход и вход которого соединены соответственно с выходом дополнительного формирователя сигнала Сброс и с выходом дополнительного блока квантования, первый, второй и третий входы которого соединены соответственно с первым дополнительным выходом преобразователя входных сигналов, с четвертым выходом генератора опорных частот и с управляющим выходом дополнительного блока выделения элементарного периода входного сигнала, а вход дополнительного формирователя сигнала Сброс соединен со вторым дополнительным выходом преобразователя входных сигналов.Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР577692, кл. Н 04 1. 7/04,. 1976 (прототип).
СмотретьЗаявка
2727527, 14.02.1979
СТАВРОПОЛЬСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. 60ЛЕТИЯ ВЕЛИКОГО ОКТЯБРЯ
БЕЛЯКОВ ЮРИЙ ГРИГОРЬЕВИЧ, МЕЛЬНИК АНАТОЛИЙ ЕМЕЛЬЯНОВИЧ
МПК / Метки
МПК: H04L 11/08
Метки: скорости, телеграфирования
Опубликовано: 15.12.1980
Код ссылки
<a href="https://patents.su/3-788417-ustrojjstvo-dlya-opredeleniya-skorosti-telegrafirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для определения скорости телеграфирования</a>
Предыдущий патент: Устройство синфазного приема импульсных сигналов
Следующий патент: Устройство выбора канала с экстремальным средним напряжением
Случайный патент: Трехкомпонентный пьезоэлектрический акселерометр