Частотно-фазовый компаратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54)ЧАСТОТНО-ФАЗОВЪЙ КОМПАРАТОР Изобретение относится к радиотехнике и мо. жет использоваться в устройствах автоматической подстройки частоты и фазы импульсных сигналов.По основному авт. св. 1 О 484621 известен частотно-фазовый компаратор, содержащий элементы И-НЕ, фазовый и два блокировочных триггера, причем входы фазового триггера подключены к входам двух элементов И-НЕ, к выходам которых подключены. первые входы блокировочных триггеров, нулевые выходы ко.1 О торых соединены с их вторыми входами через третий элемент И-Н,а единичные выходы бло.кировочных триггеров подключены соответственно к первым входам четвертого и пятого15 элементов И-НЕ, при этом второй вход пятогоэлемента И-НЕ соединен с выходом четвертого элемента И-НЕ, второй вход которого подключен к нулевому выходу фазового триггера 1),Однако такой компаратор работает при сравнительно цеболыпом диапазоне длительностей входных сигналов.Цель изобретения - расширение диапазона длительностей входных сигналов. Это достигается тем, что в частотно-фазовом компараторе, содержащем элементы И-НЕ, фа. зовый а два блокирово цых триггера, причем входы фазового триггера подключены к входам двух элементов И-НЕ, к вьходам которых подключены первые входы блокироночцых триг. геров, нулевые выходы которых соединены с их вторыми входами через третий элемент И-НЕ, а единичные выходы блокировочцых триггеров подключены соответственно к первым входам четвертого и пятого элементов И.НЕ, при этом второй вход пятого элемента И.НЕ соединен с выходом четвертого элемента И-НЕ, второй вход которого подключен к нулевому выходу фазового триггера, единичный и нуле. вой выходы фазового триггера подключены со. ответственно к вторым входам двух элемецтов И-НЕ через устройства задержки.На чертеже приведена структурная электри. ческая схема предлагаемого компарагора.Частотно-фазовый компаратор содержит фазовый триггер 1, два блокировочных триггера 2 и 3, элементы И-НЕ 4 - 8 и два устройства 9 и 10 задержки. На чертеже обозначены так3 7же входы 11 и 12 компаратора, являющиесявходами фазового триггера 1,Компаратор работает следующим образом.При превышении частоть 1, эталонного сигнала,поступающего на вход 12, над контролируемымсигналом, поступающим на вход 11, обязатель.но возникает ситуация, при которой в промежутке между двумя соседними импульсамиконтролируемой частоты на вход 12 компара.тора подаются два импульса эталонной частоты.Первый импульс устанавливает нулевой выходфазового триггера 1 в состояние "1", и одновремеццо этот импульс проходит на элементИ.НЕ 5,Однако совпадения в элементе И-НЕ 5 непроисходит, так как включение разрешающегоуровня с фазового триггера 1 задерживаетсяв устройстве 9 ца величину, равную или болеедлительности входного сигнала, Таким образом,первый импульс эталонной частоты подготовляет элемент И НЕ 5 к прохождению второгоимпульса. Второй импульс с выхода элементаИ-НЕ 5 поступает на первый вход блокировочного триггера 3 и опрокидывает его, При этомединичный, выход блокировочного триггера 3устанавливается в состояние 0", блокируя работу элемента И.НЕ 8. В результате на выхо.де компаратора устанавливается состояние "1",что соответствует превышению эталонной частоты над контролируемой, В этом состоянии.омпаратор находится до тех пор, пока в про.межутке между поступлениями двух импуль.сов эталонного сигнала на вход 11 не поступает два импульса контролируемого сигнала.При этом происходит опрокидывание блокиро.вочцого триггера 2 и сигналы с нулевых вы.ходов блокировочных триггеров 2 и 3 через 58478 4элемент И-НЕ 6 устанавливают блокировочныетриггеры 2 и 3 в исходное состояние, при ко.тором на их единичных выходах появляетсяуровень "1. Компаратор переходит от режимасравнения частот к режиму сравнения фаз.Поскольку при этом на элементы И.НЕ 7 и 8с единичных выходов блокировочных триггеров 2 и 3 подается разрешающий уровень "1",то выход компаратора повторяет состояние 10 нулевого выхода фазового триггера 1, длительность импульса ца котором пропорциональнафазовому сдвигу сравниваемых частот.При превышении в исходном состоянии частоты контролируемого сигнала над эталонным, 15 компаратор работает аналогично, начиная сустановки единичного выхода фазового тригге.ра 1 в состояние "1".Предлагаемый компаратор позволяет расширить диапазон длительностей входных сигналов 20 и не требует специальных формирователей входного сигнала. Формула изобретения25 Частотно-фазовый компаратор по авт. св.Н 484621, о т л и ч а ю щ и й с я тем, что, с целью расширения диапазона длитель.настей входных сигналов, единичный и нулевой 30 выходы фазового триггера подключены соответ.ственцо к вторым входам двух элементов И НЕ через устройства задержки,Источники информации,35 принятые во внимание при экспертизе1. Авторское свидетельство СССР Я 484621,кл. Н 03 О 13/00, 1974 (прототип).758478 оставитель Е. Петроваехред Ж, Кастелевич Корректор М. Коста едактор С. Сурков Подписное Тираж 995 НИИПИ Государственного комитета СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д, 4
СмотретьЗаявка
2616232, 15.05.1978
ПРЕДПРИЯТИЕ ПЯ М-5783
ЛЕВОЧКИН ЮРИЙ ВАСИЛЬЕВИЧ, ЛЕВОЧКИНА ВАЛЕНТИНА ИВАНОВНА
МПК / Метки
МПК: H03D 13/00
Метки: компаратор, частотно-фазовый
Опубликовано: 23.08.1980
Код ссылки
<a href="https://patents.su/3-758478-chastotno-fazovyjj-komparator.html" target="_blank" rel="follow" title="База патентов СССР">Частотно-фазовый компаратор</a>
Предыдущий патент: Частотный детектор
Следующий патент: Двухтактный усилитель мощности
Случайный патент: Задраивающее устройство