Устройство для подавления помех

Номер патента: 698128

Авторы: Кулебин, Усачев

ZIP архив

Текст

Союз Советских Социалистических РеспубликАВТОРО(ОРУ СВИ ополнительное к авт. свид-ву Р 519857 Заявлено 16,0378 (21) 2590410/1 соединением зая рственный комитеСССРелам изобретенийи открытий Госуд) публиковано 15,1179. Боллетень Мо ата опубликования описания 15,117 Авторы зобрете Л,И,Кулебин(71) Заявител 54 ) УСТРОЙСТВО ДЛЯ ПОДАВЛЕНИЯ ПОХЕ Изобрет технике, в лям импуль временных ся в вычис тике,я к импульсной формироватением кратко- использоватьнике и автома 5 тносит ение част ости к подавл и може ной те мех ит О я По основному авт.св, Р 519857 известно устройство для подавления помех, содержащее два триггера, каждый из которых имеет выходы нулевой, единичный, синхронизации и раздельной установки в 0 и выходы единичный и инверсный, причем входы раздельной установки в 0 обоих триггеров объединены, вход синхронизации первого триггера является входом устройства, единичный выход второготриггера является выходом устройства, а единичный выход первого триггера соединен с еднничйым входом второго триггера, единичный вход второго триггера объединен с его входом синхронизации, нулевой его вход заземлен, а инверсный выход соединен с единичным входом первого триггера, причем объединенные входы раздельной установки в О обоих триггеров являются управляющим входом устройства 1). Однако известное устройствоподавляет только кратковременныепомехи положительной полярности,что снижает его помехоустойчивость.Цель изобретения - повьпиение помехоустойчивости,Для этого в устройство для подавления помех, содержащее три триггера, каждый из которых имеет выходы нулевой, единичный, синхронизации и раздельной установки в Ои выходы единичный и инверсный, причем входы раздельной установки вО обоих триггеров объединены,вход синхронизации первого триггераявляется входом устройства, единичный выход второго триггера являетсвыходом устройства,а единичный выходпервого триггера соединен с единичным входом второго триггера, единичный вход второго триггера объединенс его входом синхронизации, нулевойего вход заземлен, а инверсный выходсоединен с единичным входом первоготриггера, причем объединенные входыраздельной установки в О обоихтриггеров являются управляющим входом устройства, введены два дополнительных триггера, соединенные также,как и два основных триггера, и триэлемента ИЛИ-НЕ причем входы синхронизации первых основного и дополнительного триггеров объединены и являются входом синхронизации устройства, первый элемент ИЛИ-НЕ двумя входами подключен к входу раздельной установки в О первого основного триггера и является управляющим входом устройства, выход первого элемента ИЛИ-НЕ соединен с входом раздельной установки в О первого дополнительного триггера, второй элемент ИЛИ-НЕ первым входом подключен к выходу второго основного триггера, вторым входом - к выходу третьего элемента ИЛИ-Не и является выходом устройства, выход второго элемента ИЛИ-НЕ соединен с первым входом третьего элемента ИЛИ-НЕ, второй вход которого соединен с выходом второго,дополнительного триггера.На чертеже изображена структурная электрическая схема предложенного устройства для подавления помех.Устройство содержит два основных триггера 1 и 2, два дополнительных триггера 3 и 4, первый, второй и третий элементы ИЛИ-НЕ 5, б, 7.Устройство работает следующимобразом,В исходном состоянии на входахраздельной установки в О основных триггеров 1 и 2 присутствуетнулевой сигнал, которым они устанавливаются в нулевое состояние привключении напряжения питания устройства. Одновременно на входах раздельной установки в ,О дополнительных триггеров 3 и 4 присутствуетв исходном состоянии единичныйсигнал, поэтому при подаче напряжения питания дополнительные триггеры4 и 3 могут устанавливаться в произвольное состояние, Но независимоот этого максимум через время,равное двум периодам тактовых ймпульсов после включения напряжения питания, устройство приходит в исходноесостояние. При этом на его выходеустанавливается нулевой сигнал, Припоступлении на управляющий входустройства единичного сигнала разрешается работа основных триггеров1 и 2, а дополнительные триггеры3 и 4 перебрасываются в нулевоесостояние, После этого спадом первого пришедшего тактового импульса,поступившего на вход синхронизацииосновного триггера 1, на его единичном выходе устанавливается единичный сигнал, а на инверсном выходенулевой сигнал. Затем спадом слЕдующего тактового импульса на единичномвыходе основного триггера 1 устанавливается нулевой сигнал, при этомосновной триггер 2 перебрасывается в единичное состояние, Единичный сигнал появляется на выходе устройства. Нулевый сигнал с инверсного выхода основного триггера 2 поступает на единичный вход основного триггера 1 и устанавливает его в единичное состояние. Этот сигнал осуществляет блокировку основного триггера 1, т.е. поступающие на его вход синхронизации тактовые импульсы 1 О не могут привести основной триггер1 в нулевое состояние и таким образом на единичном выходе основноготриггера 1 сохраняется единичныйсигнал до прихода на управляющий15 .вход устройства нулевого сигнала,Нулевый сигнал, поступающий науправляющий вход устройства, перебрасывает основные триггеры 1и 2 в нулевое состояние и разрешает20 работу дополнительных триггеров3 и 4 которая происходит точнотакже, как и работа основных триггеров 1 и 2, но при этом на выходеустройства устанавливается нулевой25 сигнал до прихода на вход устройства единичного сигнала. Если наустройство, находящееся в исходномсостоянии, поступает. Управляющийсигнал недостаточной длительности,то спад первого пришедшего тактовогоимпульса перебрасывает основнойтриггер 1 в единичное состояние,а переброс основного триггера 2в единичное состояние может произойти по спаду следующего тактовогоимпульса и если до его прихода науправляющем входе устройства появляется нулевой сигнал, то основныетриггеры 1 и 2 придут в исходноесостояние. Одновременно дополнительные триггеры 3 и 4 перебрасываютсяв нулевое состояниеОднако спадамидвух последующих тактовых импульсовони возвращаются в единичные состояния. При этом на выходе устройства45 сохраняется нулевый сигнал,Экспериментальная проверка показала, что в предложенном устройстве для подавления помех количествоисправляемых ошибок повышается в два раза по сравнению с известным устройством.Формула изобретенияУстройство для подавления помехпо авт.св.9519857,о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости, в него введены два дополнительных триггера, сое диненные также, как и два основныхтриггера, и три элемента ИЛИ-НЕ, причем входы синхронизации первых основного и дополнительного триггеров объединены и являются входом синхрони 65 зации устройства, первый элементСоставитель И.ГрачеваРедактор И.Нестерова Техред И. Асталош Корр Е,Лука 7/18 Тираж 1060 ЦНКИПИ Государственного коми по делам изобретений и о 13035, Москва, Ж, Рауаскаказ б 5 Подписноетета СССРкрытий.наб д.4/5 филиал ППП Патент, г, Ужгород, ул. Проектная, 4 ИЛИ-НЕ двумя входами подключен к входу раздельной установки в О первого основного триггера и является управляюцим входом устройства, выход первого элемента ИЛИ-НЕ соединен с входом раздельной установки в О первого дополнительного5 триггера, второй элемент ИЛИ-НЕпервым входом подключен к выходу второго основного триггера, вторым входом - к выходу третьего элемента;ИЛИ-НЕ и является выходом устройства, выход второго элемента ИЛИ-НЕ; соединен с первым входом третьего элемента ИЛИ-НЕ, второй вход которого соединен с выходом второго дополнительного триггера.Источники информации, принятые во внимание при экспертизе1. Авторское свидетельство СССР М 519857, кл, Н 03 К 5/153, 1974 (прототип).

Смотреть

Заявка

2590410, 16.03.1978

ПРЕДПРИЯТИЕ ПЯ Р-6208

УСАЧЕВ ВИКТОР МИХАЙЛОВИЧ, КУЛЕБИН ЛЕОНИД ИВАНОВИЧ

МПК / Метки

МПК: H03K 5/153

Метки: подавления, помех

Опубликовано: 15.11.1979

Код ссылки

<a href="https://patents.su/3-698128-ustrojjstvo-dlya-podavleniya-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для подавления помех</a>

Похожие патенты