Устройство для измерения коэффициента ошибок

Номер патента: 543187

Авторы: Гладилин, Кувшиновский, Марченко

ZIP архив

Текст

(и 1 54387 Союз Советских Социалистических Республик(23) Приорите света Министров СССРо делам изобретений Бюллетень Ъе 5,01.7(5 21.394.662,2(088.8) ублпковано открыт ата опубликования описания 14.02.77(54) УСТРОЙСТВО ИЗМЕРЕНИЯ КОЭффИЦИЕНТОШИБОК фициентом деле торого подключ первый элемен полнительный переменным ко чен к первому ительный выход козаписп единицы в елптеля, причем дорий вход делителя с м деления подклюгистра сдвига. ния, допол ен к входу т распред управляюп эффицпенто разряду ре Изобретейпе относится к телеграфни 11 передаче данных и может использоваться для оценки качества передачи дискретной информации в каналах тональной частоты.Известно устройство для измерения коэффициента ошибок, содержащее последовательно соединенные фазирующий блок, датчик эталонных сигналов и блок сравнения, на второй вход которого и вход фазирующего блока подан анализируемый сигнал, а также датчик времени и цифровые индикаторы 11.Однако известное устройство обладает недостаточно высокой точностью измерения.С целью повышения точности измерения коэффициента ошибок в предлагаемое устройство для измерения коэффициента ошибок введены делитель с переменным коэффициентом деления, распределитель, ключевой блок и регистр сдвига, при этом выходы блока сравнения и датчика времени подключены к входам первого цифрового индикатора через ключевой блок, делитель с переменным коэффициентом деления и регистр сдвига, выход последнего разряда которого подключен к своему входу записи, к входу начальной установки делителя с переменным коэффициентом деления непосредственно, а к входам второго цифрового индикатора - через распределитель, выходы которого подключены к управляющим входам делителя с переменным коэфНа чертеже приведена структурная электрическая схема предложенного устройства.1 О Устройство для измерения коэффициентаошибок содержит последовательно соединенные фазирующий блок 1, датчик 2 эталонных сигналов и блок 3 сравнения, второй вход которого и вход фазпрующего блока 1 соедпне ны с входом устройства, датчик 4 времени,причем выходы блока 3 сравнения и датчика 4 подключены к входам первого цифрового индикатора 5 через ключевой блок 6, делитель 7 с переменным коэффициентом деления и ре О гпстр 8 сдвига, выход последнего разряда которого подключен к своему входу Записи, к входу Начальной установки делителя 7 непосредственно, а к входам второго цифрового индикатора 9 - чсрез распределитель 10, 25 его выходы подключены к управляющим входам делителя 7, дополнительный выход последнего подключен к входу Записи единицы в первый элемент распределителя 10, причем дополнительный управляющий вход делителя ЗО 7 подключен к первому разряду регистра 8,Устройство работает следующим образом.Сигналы информации, поступающие из канала связи, подаются в фазирующий блок 1, который осуществляет фазпрованпс датчика 2, и в блок 3 сравнения, который производит поразрядное сравнение сфазированных эталонной и анализируемой последовательностей сигналов.Сигналы ошибок с выхода блока 3 сравнения через ключевой блок б, открывающийся ца время измерения сигналом с выхода датчика 4, поступают на вход делителя 7.В начале сеанса измерений приводятся в нулевое состояние все элементы распределителя 10, записывается единица в нулевой разряд регистра 8 и запускается датчик 4, открывающий выходным сигналом ключевой блок одля прохождения сигналов от блока 3 сравнения.До появления первой ошибки нулевой разряд регистра 8 находится в состоянии единица, при этом выдается сигнал Нет ошибок и открывается по дополнительному управляющему входу делитель 7. Первый сигнал ошибки, появившийся на выходе ключевого блока 6, проходит через делитель 7 на вход записн единицы в первый элемент распределителя 10 и на вход регистра 8, при этом сигнал Нет ошибок пропадает. На цифровом индикаторе 5 числа а появляется цифра один, на цифровом индикаторе 9 числа р появляется показание Ро, Делитель 7 открывается по первому управляющему входу. Десятый сигнал ошибки вызывает появление сигнала на выходе регистра 8, которым записывается единица в первый разряд регистра 8, на цифровом индикаторе 5 появляется число один, производится начальная установка делителя 7 и продвижение единицы в распределителе 10 из первого элемента во второй, На цифровом )шдикаторе 9 устанавливается показание )Зо - 1 и открывается по следующему управляющему входу делитель 7.При дальнейшем увеличении числа ошибок, например при появлении 15-ой ошибки, на цифровом индикаторе 5 появляется цифра два, при появлении 25-ой ошибки - цифра три и т. д, С появлением 95-ой ошибки формируется очередной сигнал на выходе делителя 7, вызывающий появление сигнала на выходе регистра 8, при этом в регистр 8 записывается число один, в распределителе 10 едишща продвигается пз второго элемента в третий, по следующему управляющему входу открывает. ся делитель 7 и делается начальная установка его как и раньше.543187 4Показания цифровых индикаторов 5 и 9, равные соответственно 1 ц ро - 2, сохраняются неизменными вплоть до момента появления 150-ой ошибки, когда на выходе делителя 7 появляется сигнал, поступающий в регистр 8 и изменяющий показание цифрового индикатора 5 с числа однц на два. Последующие сигналы ца выходе делителя 7 появляются через сто сигналов ошибок, поступающих на вход устройства.Таким образом, коэффициент деления делителя 7 увеличивается в десять раз в моменты переключения регистра 8, что обеспечивает получение результата измерения в виде Кош= =а 10 - ) с погрешностью до половины веса разряда числа а без какого-либо дополнительного округления в конце сеанса измерения,10 15 2) 25 З 1 З 5 4 З 45 50 55 Формула изобретения Устройство для измерения коэффициента ошибок, содержащее последоватсльцо соединенные фазпрующий блок, датчик эталонных сигналов и блок сравнения, на второй вход которого и вход фазпрующего блока подан анализируемый сигнал, а также датчик времени и цифровые индикаторы, о т л и ч а ю щ е е с я тем, что, с целью повьппенця точности измерения коэффициента ошибок, введены делитель с переменным коэффициентом деления, распределитель, ключевой блок ц регистр сдвига, прц этом выходы блока сравнения ц датчика времени подключены к входам первого цифрового индикатора через ключевой блок, делитель с переменным коэффцциецто деления н регистр сдвига, выход последнего разряда которого подключен к своему входу Записи к входу Начальной установки делителя с переменным коэффициентом деления непосредственно, а к входам второго цифрового индикатора - через распределитель, выходы которого подключены к управляющим входам делителя с переменным коэффициентом деления, дополнительный выход которого подключен к входу Записи единицы в первый элемент распределителя, причем дополнительный управляющий вход делителя с переменным коэффициентом деления подключен к первому разряду регистра сдвига.Источники информации, принятые во внимание при экспертизе:1. Авторское свидетельство СССР М 351334, М. Кл. Н 041 11/08, 1972 (прототип).543187 Составитель Г. ТепловаТехред А. Камышннкова Редактор Т. Я нова Корректор Л. Котова Типография, пр. Сапунова, 2 Заказ 43/12 Изд. М 113 Тираж 869 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 45

Смотреть

Заявка

2043069, 08.07.1974

ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧБРУЕВИЧА

ГЛАДИЛИН НИКОЛАЙ ДМИТРИЕВИЧ, МАРЧЕНКО ВЛАДИМИР АФАНАСЬЕВИЧ, КУВШИНОВСКИЙ ВАЛЕРИЙ СЕРГЕЕВИЧ

МПК / Метки

МПК: H04L 11/08

Метки: коэффициента, ошибок

Опубликовано: 15.01.1977

Код ссылки

<a href="https://patents.su/3-543187-ustrojjstvo-dlya-izmereniya-koehfficienta-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для измерения коэффициента ошибок</a>

Похожие патенты