411472
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 411472
Текст
ческааф .)А Союз СееетскниСоциалмстическииРеспиблии Зависимое от авт, свидетельствал. 6 061 1/ Заявлено 05.Л 11,1971 ( 168800118-24) с присоединением заяв и осударственный комитетСовета Министров СССРпо репам изобретенийи открытий оритет публиковано 15.1.1974. БюллетеньУДК 681.325(088.8) Дата опубликования писания 5 Х 1.197 Авторыизобретения. ф. Блейерс и А, П. Спалви Трудового Красного Знамени политехнический институт аявитель жскии ор ИФРО-АНАЛОГОВОЕ МНО)КИТЕЛЬНО-ДЕЛ ИТЕЛЬНОЕ УСТРОЙСТВОИзобретение относится к области вычислительной техники, а именно, к множительноделительным устройствам гибридных вычислительных машин.Известны цифро-аналоговые делительные устройства, состоящие из аналого-цифрового преобразователя и источника опорного напряжения. При делении делимым является аналоговое напряжение, подаваемое на вход аналого-цифрового преобразователя, а делителем - опорное напряжение,Однако такие устройства не позволяют производить операцию умножения.С целью расширения функциональных возможностей устройства оно содержит блок управления опорным напряжением, содержащий инверторы, первую и вторую группы схем И, схемы ИЛИ, триггеры, ключи, резисторную сетку типа Я - 2 Р; входы блока управления опорным напряжением соединены с первыми входами первой группы схем И и со входами инверторов, выходы инверторов соединены с первыми входами второй группы схем И, вторые входы первой и второй групп схем И соединены с управляющими входами блока управления опорным напряжением, выходы схем И, первой и второй групп, относящихся к одному входу блока управления опорным напряжением, соединены со входами схем ИЛИ, выходы котоорых соединены с единичными входами триггеров, единичные выходы триггеров соединены со входами ключей, .выходы ключей соединены с резисторной сеткой типа Й - 2 Я,5 выход которой является выходом блока управления опорным напряжением и соединенсо входом источника опорного напряжения.На чертеже приведена схема предлагаемогоустройства.10 Устройство включает аналогоцифровой преобразователь 1, соединенный с источникомопорного напряжения 2, на входном каскадекоторого включен блок управления 3, а второй вход преобразователя 1 соединен с источ 15 ником аналогового напряжения,На входе источника опорного напряжения2 включена сетка резисторов 4 - 11 типай - 2 Р.Резисторы 5, 7, 9 сетки установлены на вы 20 ходах ключей 12 - 14, входы которых соединены с единичными выходами триггеров15 - 17.Входы триггеров 15 - 17 соединены схемами 1 ЛЛИ 18 - 20, на входы которых уста 25 новлены логические схемы И 21 - 26, Входылогических схем И 22, 24, 26 соединены синверторами 27 - 29.Устройство работает следующим образом.Код на выходе преобразователя 1 поразряд 30 ного уравновешивания прямо пропорционален5 10 15 20 25 ЗО Отношению аналогового входного йапряжения0, к опорному напряжению У,:у 6 вхоп Следовательно, для реализации операции деления опорное напряжение должно меняться прямо пропорционально коду делителя, подаваемого из цифровой вычислительной машины. Для четырехразрядного нормализованного кода делителя пределы изменения кода составят от 1000 до 1111, что соответствует изменению опорного напряжения в пределах от 0,5 Уоп до УопДля выполнения операции деления из цифровой вычислительной машины на один из входов схем И 21, 23, 25 подается разрешающий потенциал, а на другие - нормализованный код мантиссы масштабного коэффициента, который через схемы И 21, 23, 25 и схемы ИЛИ 18 - 20 поступает на триггеры 15 - 17. Сигнал с триггеров 15 - 17 передается на ключи 12 - 14, при этом к резисторам 5, 7, 9 подключается либо эталонное напряжение, что соответствует единичному состоянию в данном разряде, либо общая точка источника опорного напряжения, что соответствует нулевому состоянию разряда.Резистор 11 постоянно соединен с источником эталонного напряжения, так как код,мантиссы масштабного, коэффициента из цифровой вычислительной машины, подается в нормализованной форме. Если подан код 1000, то резисторы 5, 7, 9 подключены к общей точке источника опорного напряжения 2 и опорное напряжение на его выходе будет минимальным, т. е. 0,5 Уоп.Если подан код 1111, то резисторы 5, 7, 9 подключаются к эталонному напряжению и опорное напряжение на выходе источника будет,максимальным. При различных промежуточных комбинациях кода мантиссы, масштабного коэффициента напряжение на выходе источника 2 будет принимать различные и промежуточные значения.Для выполнения операции умножения выходной код аналого-цифрового преобразователя ,1 должен быть прямо пропорционален произведению аналогового напряжения У, и преобразованного У:И=К УУоп К,где )оп =опЭто значит, что на,выходе источника 2 напряжение должно меняться обратно пропорционально коду цифровой вычислительной машины. 35 40 45 50 55 60 Если число разрядов Ме превь 1 й 1 ает четЫ. рех, получение обратно пропорциойального кода сводится к инвертированию 2, 3 и 4 разрядов прямого кода и осуществляется следующим образом.Из ЦВМ на блок управления 3 поступает нормализованный код множителя. В режиме умножения 2, 3 и 4 разряды кода инвертирук)тся инверторами 27 - 29 и поступают на схемы И 22, 24 и 26, на второй вход которых подан разрешающий потенциал из ЦВМ, С выходов схем И проинвентированный код 2, 3, 4 разрядов через схемы ИЛИ 18 - 20 поступает на триггеры 15 - 17, единичные выходы которых подключены к управляющим входам ключей 12 - 14.Ключи 12 - 14 подключают к резисторам 5, 7 и 9 либо к источнику эталонного напряжения, что соответствует единичному состоянию в данном разряде, либо к общей шине устройства, что соответствует нулевому состоя. нию в данном разряде. На выходе источника спорного напряжения 2 появится напряжение сбратно пропорциональное кодуподанному на устройство из ЦВМ.Таким образом, выходной код аналого-цифрового преобразователя будет пропорционален произведению входного напряжения на код множителя,Предмет изобретения Цифро-аналоговое множительно-делительное устройство, содержащее аналого-цифровой преобразователь, первый вход которого соединен с выходом источника опорного напряжения, а второй вход соединен с выходом источника аналогового напряжения, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства, оно содержит блок управления опорным напряжением, содержащий инверторы, первую и,вторую группы, схем И, схемы ИЛИ, триггерыключи, резисторную сетку типа Р - 2 Р, входы блока управления опорным напряжением соединены с первыми входами первой группы схем И и со входами инвертороввыходы инверторов соединены с первыми входами второй группы схем И, вторые входы первой и второй групп схем И соединены с управляющими входами блока управления опорным напряжением, выходы схем И первой и второй групп, относящихся к одному входу блока управления опорным напряжением, соединены со входами схем ИЛИ, выходы которых соединены с единичными входами триггеров, единичные выходы триггеров соединены со входами ключей, выходы ключей соединены с резисторной сеткой типа Р - 2 Р, выход которой соединен со входом источника опорного напряжения,Составитель И. ДолгушеваРедактор Л, Цветкова Техред Е. Борисова Корректор О. Тюрин Заказ 1163/12ЦНИИП ПодппспоР Типография., пр. Сапунова Изд.1173Государственного по делам изо Москва, Ж,Тираж 624омитета Совета Министроетеыий и открытийаушская паб., д, 4/5
СмотретьЗаявка
1688001, 05.08.1971
МПК / Метки
МПК: G06J 1/00
Метки: 411472
Опубликовано: 15.01.1974
Код ссылки
<a href="https://patents.su/3-411472-411472.html" target="_blank" rel="follow" title="База патентов СССР">411472</a>
Предыдущий патент: 411471
Следующий патент: 411473
Случайный патент: Самоустанавливающийся крепежный узел